集成电路及判断集成电路的接脚连接状况的方法

文档序号:8379622阅读:724来源:国知局
集成电路及判断集成电路的接脚连接状况的方法
【技术领域】
[0001]本发明有关于一种集成电路,特别是一种可供使用者判断接脚连接状况的信息的集成电路。
【背景技术】
[0002]为符合使用者的需求,电子装置中的集成电路常须配合机构设计而透过不同材质的线材与其他电路连接,例如笔记型电脑的显示面板的影像数据集成电路,其接脚即可能经由软性电路板或玻璃基板上的印刷电路与其他电路相耦接。由于集成电路如影像数据集成电路可能设置于电子装置的机构中较为复杂的部位,因此当电子装置被检测出故障时,较难以检测出问题产生的原因。
[0003]在现有技术中,为检测出电子装置故障的原因,会检测集成电路的接脚连接状况,亦即集成电路的每一个接脚是否皆已确实的与线路连接。由于部分接脚可能透过软性电路板与其他电路连接,而软性电路板的连接状况无法由外观上直接得知,因此可能须将电子装置的机构拆开,并利用电表量测外部电路连接至集成电路的接脚间的阻值是否正常,若阻值过大,则表示集成电路的接脚与其他电路的连接状况不良。然而由于集成电路的体积较小,而若在接线较为复杂的情况下,利用电表量测阻值的方式则更加显得困难且复杂。另外利用电表量测阻值时,亦可能破坏机构而使得维修更加困难,甚至无法还原。因此如何有效地判断集成电路的接脚连接状况即成为一个有待解决的课题。

【发明内容】

[0004]本发明的一实施例提供一种集成电路,集成电路包含感测输出接脚、驱动器、第一感测输入接脚、第二感测输入接脚及感测器。驱动器用以经由感测输出接脚输出感测信号。第一感测输入接脚经由第一外部线路耦接于感测输出接脚,并可用以接收感测信号。第二感测输入接脚经由第二外部线路耦接于感测输出接脚,并可用以接收感测信号。感测器耦接于第一感测输入接脚及第二感测输入接脚,并可用以将第一感测输入接脚所接收的感测信号与时脉信号进行比较以产生第一比较结果,及将第二感测输入接脚所接收的感测信号与时脉信号进行比较以产生第二比较结果,该感测信号为脉冲宽度调制信号。
[0005]本发明的一实施例提供一种判断集成电路的接脚连接状况的方法。集成电路包含感测输出接脚、第一感测输入接脚及第二感测输入接脚。其方法包含经由感测输出接脚输出感测信号,第一感测输入接脚经由第一外部线路接收感测信号,第二感测输入接脚经由第二外部线路接收感测信号,将时脉信号与第一感测输入接脚所接收的感测信号的责任周期比较,以产生第一比较结果,将时脉信号与第二感测输入接脚所接收的感测信号的责任周期比较,以产生第二比较结果,及根据至少第一比较结果及第二比较结果判断集成电路的接脚连接状况,该感测信号为脉冲宽度调制信号。
【附图说明】
[0006]图1为本发明一实施例的集成电路的示意图。
[0007]图2为本发明一实施例的时脉信号与感测信号的比较图。
[0008]图3为本发明一实施例的感测信号的责任周期与外部线路阻抗的对照曲线图。
[0009]图4为本发明另一实施例的集成电路的示意图。
[0010]图5为本发明另一实施例的集成电路的示意图。
[0011]图6为判断图1的集成电路的接脚连接状况的方法流程图。
[0012]图7为判断图4的集成电路的接脚连接状况的方法流程图。
[0013]图8为判断图5的集成电路的接脚连接状况的方法流程图。
[0014]其中,附图标记:
[0015]100、200、300集成电路
[0016]110、310感测输入接脚
[0017]120、320驱动电路
[0018]130、132、134、140、142感测输出接脚
[0019]146,330,340
[0020]150,350感测器
[0021]160、170、190、360、370开关
[0022]180功能电路
[0023]Cl附属电路
[0024]C2面板电路
[0025]G玻璃板
[0026]A1、A2、A3、A4外部线路
[0027]L1、L2、LG1、LG2、LG3导电走线
[0028]Lg4、Lg5
[0029]SIGA、SIGA1、SIGA2、SIGai,感测信号
[0030]SIGA1’’、SIGA2’、SIGA2”
[0031]SIGb、SIGb1、SIGb2
[0032]Vl高电位
[0033]V2低电位
[0034]T1、T2、T3、T4时段
[0035]CK时脉信号
[0036]Tck周期
【具体实施方式】
[0037]图1为本发明一实施例的集成电路100的示意图。集成电路100包含感测输出接脚110、驱动器120、感测输入接脚130、140及感测器150。驱动器120可用以经由感测输出接脚110输出感测信号SIGa。感测输入接脚130可经由外部线路Al耦接于感测输出接脚110,因此感测输入接脚130可经由外部线路Al接收感测输出接脚110所发出的感测信号。感测输入接脚140可经由外部线路A2耦接于感测输出接脚110,因此感测输入接脚140可经由外部线路A2接收自感测输出接脚110所发出的感测信号。在图1中,驱动器120与感测器150虽以两个不同的硬件单元表示,然而本发明并不以此为限,在本发明的其他实施例中,驱动器120与感测器150亦可设置于相同的硬件单元中。
[0038]感测器150耦接于感测输入接脚130及感测输入接脚140。由于感测信号SIG#5过外部线路Al后可能会衰减,因此感测输入接脚130所接收的感测信号SIGai可能会与感测信号SIGa有所差异。感测器150可将感测输入接脚130所接收的感测信号SIGai与时脉信号CK进行比较以产生第一比较结果,并可将感测输入接脚140所接收的感测信号SIGa2与时脉信号CK进行比较以产生第二比较结果。时脉信号CK可由感测器150自行产生,亦或感测器150可根据集成电路100中其他元件所产生的时脉信号作为时脉信号CK。根据第一比较结果及第二比较结果可得知感测输入接脚130与外部线路Al的连接状况以及感测输入接脚140与外部线路A2的连接状况。
[0039]图2为本发明一实施例的时脉信号CK、感测信号SIGA& SIGai的比较图。在图2的实施例中,感测输出接脚110所输出的感测信号5164可为脉冲宽度调制信号(Pulse WidthModulat1n, PWM),且其责任周期(Duty Cycle)为二分之一(50%),亦即感测信号SIGA&于高电位Vl的时段Tl会与感测信号SIGa处于低电位V2的时段T2相等。由于外部线路Al具有阻抗,因此感测输入接脚130实际上所接收的感测信号SIGai会有所延迟,导致感测信号SIGai处于高电位Vl的时段T3会小于时段Tl,而感测信号SIGai处于非高电位Vl的时段T4则会大于时段T3,亦即感测信号SIGaJ^责任周期会小于二分之一。当外部线路Al的阻抗越大时,感测信号SIGai的波形变化延迟会越严重,因此感测信号SIGai的责任周期会越短;而当外部线路Al的阻抗越小时,感测信号SIGai的波形则会越接近感测信号SIGJA波形。
[0040]申言之,感测器150可将时脉信号CK与感测信号SIGai相
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1