一种0.2阶t型分数阶积分电路模块的利记博彩app
【技术领域】
[0001] 本发明设及一种通用分数阶积分电路模块及其0.2阶混浊系统电路实现,特别设 及一种0.2阶T型分数阶积分电路模块。
【背景技术】
[0002] 因为实现分数阶混浊系统的电路的电阻和电容都是非常规电阻和电容,一般采用 电阻串联和电容并联的方法实现,目前,实现的主要方法是利用现有的电阻和电容在面包 板上组合的方法,运种方法可靠性和稳定性比较低,并且存在容易出错,出错后不易查找等 问题,本发明为克服运个问题,采用T型结构,设计制作了PCB电路,整个电路模块电路由六 部分组成,第一部分由四个电阻和一个电位器串联后,与四个电容并联组成,后面五部分均 由四个电阻和一个电位器串联后,与四个电容并联部分相串联组成,T型0.2阶通用积分电 路由前四部分组成,后面部分不用,悬空,采用运种方法的实现0.2阶分数阶混浊系统电路, 可靠性高,不易出错。
【发明内容】
[0003] 本发明要解决的技术问题是提供一种0.2阶T型分数阶积分电路模块,本发明采用 如下技术手段实现发明目的:
[0004] 1、一种0.2阶T型分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成 第一部分,电阻Ry与电容切串联,形成第二部分,电阻Rz与电容Cz串联,形成第S部分,电阻 Rw与电容Cw串联,形成第四部分,电阻Ru与电容化串联,形成第五部分,电阻Rv与电容Cv串 联,形成第六部分,第一部分与后面五部分为并联连接;所述电容Cx由电容Cxl、Cx2、Cx3、 Cx4并联组成;所述电阻Ry由电位器Ry 1和电阻Ry 2、Ry 3、Ry4、R巧串联组成,所述电容切由电 容切1、切2、切3、Cy4并联组成;所述电阻化由电位器Rzl和电阻Rz2、Rz3、Rz4、化5串联组成, 所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和电阻Rw2、Rw3、 Rw4、RwS串联组成,所述电容Cw由电容Cwl、Cw2、03、04并联组成;所述电阻Ru由电位器Rul 和电阻邮2、咖3、咖4、咖5串联组成,所述电容〇1由电容〇11、〇12、〇13、加4并联组成;所述电 阻Rv由电位器Rvl和电阻1?¥2、1?¥3、1?¥4、1?¥5串联组成,所述电容0由电容01、02、03、04 并联组成;所述电阻Rx = 2.512M,所述电位器Rx 1 = OK,所述电阻Rx2 = 2M、Rx3 = 500K、Rx4 = 10K、R巧= 2K,所述电容 Cx = 0.01259uF,所述电容 Cxl = 10nF、Cx2 = 2.2nF、Cx3 = 330PF、Cx4 = 33PF;所述电阻 Ry = 3.394M,所述电位器 1?71 = 01(,所述电阻1?72 = 3.31、1?73 = 5化、1?74 = 33K、R巧= IOK,所述电容切= 5.239uF,所述电容切l = 4.7uF、切2 = 470nF、切3 = 6加 F、切4 悬空;所述电阻Rz = 1.865M,所述电位器Rzl = 0K和所述电阻Rz2 = lM、Rz3 = 510K、Rz4 = 360K、Rz5 = 5K,所述电容 Cz = 0.5362uF,所述电容 Czl = 470nF、Cz2 = 68nF、Cz3悬空、Cz4悬 空;所述电阻Rw = 1.104M,所述电位器Rwl = OK和所述电阻Rw2 = lM、Rw3 = 100K、Rw4 = 2K、 1?讯5 = 21(,所述电容0 = 0.0509411尸,所述电容01 = 47姑、02 = 3.3姑、03 = 33口尸、04 = 30PF;所述电阻Ru、Rv均悬空,所述电容化、Cv均悬空。
[0005] 2、基于T型通用分数阶积分电路模块的0.2阶Lorenz型混浊系统电路,其特征在 于:
[0006] (I)Lorenz型混浊系统的数学模型i :
i </ = 2化占 = 14, (6 = 10.6. d 二 1 衣
[000引(2) -个0.2阶Lorenz型混浊系统的数学模型i i为:
ii 0 = 20,方= 14, C 二 10.6,苗= 2.8, a 二 0 2
[0010] (3)根据0.2阶Lorenz型混浊系统的数学模型ii构造模拟电路,利用运算放大器 Ul、运算放大器U2及电阻和T型0.2阶积分电路模块U5、T型0.2阶积分电路模块U6、T型0.2阶 积分电路模块U7构成反相加法器和反相0.2阶积分器,利用乘法器U3和乘法器U4实现乘法 运算,所述运算放大器Ul和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用 AD633JN;
[0011] 所述运算放大器Ul连接运算放大器U2、乘法器U3、乘法器U4和T型0.2阶积分电路 模块、T型0.2阶积分电路模块U6,所述运算放大器U2连接乘法器U3、乘法器U4和T型0.2阶积 分电路模块U7,所述乘法器U3连接运算放大器Ul,所述乘法器U4连接运算放大器U2;
[0012]所述运算放大器Ul的第1引脚通过电阻R7与Ul的第6引脚相接,第巧I脚通过电阻 R6与第1引脚相接,第3、5、10、1巧I脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接T型 0.2阶积分电路模块U6的A引脚,第7引脚接输出y,通过电阻Rl与第13引脚相接,通过电阻R8 与第巧I脚相接,接T型0.2阶积分电路模块U6的B引脚,接乘法器U4的第3引脚,第8引脚接输 出X,通过电阻R4与第9引脚相接,通过电阻R5与第2引脚相接,接乘法器U3的第1引脚,接乘 法器U4的第1引脚,接T型0.2阶积分电路模块呪的B引脚,第9引脚接T型0.2阶积分电路模块 呪的A引脚,第13引脚通过电阻R2与第14引脚相接,第14引脚通过电阻R3与第9引脚相接; [OOU]所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、1巧I脚接地,第4引脚接VCC, 第11引脚接VEE,第8引脚输出Z,通过电阻R12与第9引脚相接,接乘法器U3的第3引脚,接接T 型0.2阶积分电路模块的B引脚,第9引脚接T型0.2阶积分电路模块U7的A引脚,第13引脚通 过电阻RlO接第14引脚,第14引脚通过电阻R13接第9引脚;
[0014] 所述乘法器U3的第1引脚接Ul的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚均接 地,第巧I脚接VEE,第巧I脚通过电阻R9接Ul第6引脚,第8引脚接VCC;
[0015] 所述乘法器U4的第1引脚接Ul的第8脚,第3引脚接Ul的第7脚,第2、4、6引脚均接 地,第巧I脚接VEE,第巧I脚通过电阻Rl 1接肥第13引脚,第8引脚接VCC;
[0016] 所述T型0.2阶积分电路模块U5的A引脚接运算放大器Ul的第9引脚,B引脚接接运 算放大器Ul的第8引脚;
[0017] 所述T型0.2阶积分电路模块U6的A引脚接运算放大器Ul的第6引脚,B引脚接接运 算放大器Ul的第7引脚;
[0018] 所述T型0.2阶积分电路模块U7的A引脚接运算放大器U2的第9引脚,B引脚接接运 算放大器肥的第8引脚。
[0019] 本发明的有益效果是:采用T型结构,设计制作了PCB电路,电路由六部分组成,第 一部分由四个电阻和一个电位器串联后,与四个电容并联组成,后面五部分均由四个电阻 和一个电位器串联后,与四个电容并联部分相串联组成,T型0.2阶通用积分电路由前四部 分组成,后两部分不用,悬空,采用运种方法的实现0.2阶分数阶混浊系统电路,可靠性高, 不易出错。
【附图说明】
[0020] 图1为本发明的T型分数阶积分电路模块内部结构示意图(a)、内部实际连接图(b) 和0.2阶积分电路模块图(C)。
[0021] 图2为本发明优选实施例的电路连接结构示意图。
[0022] 图3和图4为本发明的电路实际连接图。
【具体实施方式】
[0023] 下面结合附图和优选实施例对本发明作更进一步的详细描述,参见图1-图4。
[0024] 1、一种0.2阶T型分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成 第一部分,电阻Ry与电容切串联,形成第二部分,电阻Rz与电容Cz串联,形成第S部分,电阻 Rw与电容Cw串联,形成第四部分,电阻Ru与电容化串联,形成第五部分,电阻Rv与电容Cv串 联,形成第六部分,第一部分与后面五部分为并联连接;所述电容Cx由电容Cxl、Cx2、Cx3、 Cx4并联组成;所述电阻Ry由电位器Ry 1和电阻Ry 2、Ry 3、Ry4、R巧串联组成,所述电容切由电 容切1、切2、切3、Cy4并联组成;所述电阻化由电位器Rzl和电阻Rz2、Rz3、Rz4、化5串联组成, 所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和电阻Rw2、Rw3、 Rw4、RwS串联组成,所述电容Cw由电容Cwl、Cw2、03、04并联组成;所述电阻Ru由电位器Rul 和电阻邮2、咖3、咖4、咖5串联组成,所述电容〇1由电容〇11、〇12、