氧化物薄膜晶体管阵列基板及利记博彩app与液晶显示面板的利记博彩app
【技术领域】
[0001]本发明涉及液晶显示的技术领域,特别涉及一种氧化物薄膜晶体管阵列基板及其利记博彩app,以及具有该氧化物薄膜晶体管阵列基板的液晶显示面板。
【背景技术】
[0002]随着显示技术的发展,液晶显示器(Liquid Crystal Display,LCD)因其轻便、低辐射等优点越来越受到人们的欢迎。液晶显示面板包括对置的彩色滤光片基板(colorfilter,CF)和薄膜晶体管阵列基板(TFT array)以及夹置在两者之间的液晶层(LClayer)。
[0003]非晶硅(a-Si)是目前普遍用于制作阵列基板上薄膜晶体管(TFT)的半导体层材料,但非晶硅由于存在因自身缺陷而导致的电子迀移率低、稳定性差等问题,使它在显示领域的运用受到了限制。随着显示面板的分辨率不断提高,非晶硅薄膜晶体管已经无法满足高分辨率显示面板的正常充电需求,为解决此问题,高电子迀移率的氧化物薄膜晶体管替代非晶硅薄膜晶体管诞生。氧化物薄膜晶体管(oxide TFT)是指半导体沟道采用氧化物半导体制备的薄膜晶体管,氧化物半导体层材料的典型代表有IGZ0(Indium Gallium ZincOxide,铟镓锌氧化物)、ITZ0(Indium Tin Zinc Oxide,铟锡锌氧化物)等。由于氧化物半导体具备电子迀移率高、工艺温度低、光透过性高等特点,因此成为目前薄膜晶体管显示领域的研究热点之一。
[0004]在制备氧化物薄膜晶体管阵列基板时,如果利用传统的背沟道刻蚀(ba c kchannel etched,BCE)方式制作氧化物薄膜晶体管,在沟道处进行湿蚀刻(wet etching)制作源极和漏极时会对沟道处的半导体层造成伤害,所以需要在半导体层上制作一层蚀刻阻挡层(Etch Stopper),通过蚀刻阻挡层对半导体层进行保护,防止在制作源极和漏极时的蚀刻工艺对半导体层造成损伤。因此,蚀刻阻挡型的薄膜晶体管相比于背沟道刻蚀型的薄膜晶体管,需要多一道制作蚀刻阻挡层的光罩且需要对蚀刻阻挡层进行单独曝光与蚀刻工
-H-
O
[0005]图1A至图1G为现有在制备氧化物薄膜晶体管阵列基板时的局部剖面示意图,图中仅示意了与氧化物薄膜晶体管相对应位置的局部剖面结构,该制作过程包括:
[0006]如图1A所示,在基板10上先通过派射(Sputter)等方法沉积一层栅极金属材料层,然后对该栅极金属材料层进行蚀刻工艺(例如包括上光阻、曝光、显影、蚀刻、去光阻等步骤),在基板10上形成图形化的栅极11;
[0007]如图1B所示,在基板10上依次连续沉积栅极绝缘层12和氧化物半导体材料层13两层薄膜,氧化物半导体材料层13例如为IGZO氧化物半导体薄膜,栅极绝缘层12可通过等离子体增强化学气相沉积(PECVD)等方法沉积在基板10上并覆盖栅极11,氧化物半导体材料层13可通过溅射等方法沉积在栅极绝缘层12上;
[0008]如图1C所示,利用湿蚀刻工艺(例如包括上光阻、曝光、显影、蚀刻、去光阻等步骤),对氧化物半导体材料层13进行蚀刻图形化,在对应栅极11的上方形成氧化物半导体13a;
[0009]如图1D所示,在栅极绝缘层12上沉积一层蚀刻阻挡材料层14,蚀刻阻挡材料层14例如为氧化硅(S1x)或氮化硅(SiNx)薄膜,并可通过PECVD等方法沉积在栅极绝缘层12上并覆盖氧化物半导体13a;
[0010]如图1E所示,利用干蚀刻工艺(例如包括上光阻、曝光、显影、蚀刻、去光阻等步骤),对蚀刻阻挡材料层14进行蚀刻图形化,在氧化物半导体13a上对应栅极11的上方形成蚀刻阻挡层14a;
[0011]如图1F所示,在栅极绝缘层12上沉积一层源漏金属材料层15,源漏金属材料层15可通过溅射(Sputter)等方法沉积在栅极绝缘层12上并覆盖氧化物半导体13a和蚀刻阻挡层 14a;
[0012]如图1G所示,利用湿蚀刻工艺(例如包括上光阻、曝光、显影、蚀刻、去光阻等步骤),对源漏金属材料层15进行蚀刻图形化以形成源极151和漏极152,其中源极151和漏极152相互间隔并分别与氧化物半导体13a接触连接,在源漏金属材料层15被蚀刻形成相互间隔的源极151和漏极152时,由于蚀刻阻挡层14a的保护作用,可以避免蚀刻工艺对下方的氧化物半导体13a造成损伤。
[0013]经过上述制程后,在阵列基板上即基本完成对氧化物薄膜晶体管的制作,后续只要再进行其他的膜层制作即可。然而上述的利记博彩app,在制作氧化物薄膜晶体管时,共采用四道蚀刻工艺(第一道蚀刻工艺用于制作栅极11,第二道蚀刻工艺用于制作氧化物半导体13a,第三道蚀刻工艺用于制作蚀刻阻挡层14a,第四道蚀刻工艺用于制作源极151和漏极152),因此需要较多的光罩(mask)使用数量(共四张)及更复杂的制作工艺,制作成本高,降低黄光产能和生产效率。另外,在制作源极151和漏极152时,需要与氧化物半导体13a进行对位,对位精度较低,制程的节拍时间(tact time)增加。
【发明内容】
[0014]本发明的目的在于提供一种氧化物薄膜晶体管阵列基板的利记博彩app,以解决在阵列基板上制作氧化物薄膜晶体管时需要较多的光罩数量及复杂的制作工艺,制作成本高,黄光产能和生产效率低的问题。
[0015]本发明提供一种氧化物薄膜晶体管阵列基板的利记博彩app,该氧化物薄膜晶体管阵列基板的利记博彩app包括如下步骤:
[0016]在衬底上形成图形化的栅极;
[0017]在该衬底上依次连续形成栅极绝缘层、氧化物半导体材料层和蚀刻阻挡材料层,其中该栅极绝缘层覆盖在该栅极上,该氧化物半导体材料层覆盖在该栅极绝缘层上,该蚀刻阻挡材料层覆盖在该氧化物半导体材料层上;
[0018]利用干蚀刻工艺对该蚀刻阻挡材料层进行蚀刻图形化以在该氧化物半导体材料层上对应该栅极的上方形成蚀刻阻挡层,此时该氧化物半导体材料层未被蚀刻;
[0019]在该氧化物半导体材料层上形成一层源漏金属材料层,其中该源漏金属材料层覆盖该蚀刻阻挡层;
[0020]在该源漏金属材料层上涂覆一层光阻层,对该光阻层进行曝光和显影,利用显影留下的光阻层图案作为遮罩对该源漏金属材料层进行第一次湿蚀刻以形成源极和漏极;
[0021]再以该光阻层图案作为遮罩对该氧化物半导体材料层进行第二次湿蚀刻以在对应该栅极的上方形成氧化物半导体;
[0022]去除该光阻层图案。
[0023]进一步地,在去除该光阻层图案之后,该利记博彩app还包括在该栅极绝缘层上形成钝化层,该钝化层覆盖该源极、该漏极和从该源极和该漏极之间露出的该蚀刻阻挡层,在该钝化层上于对应该源极或该漏极的位置处形成通孔,然后在该钝化层上形成像素电极,其中该像素电极通过该通孔与该源极或该漏极电连接。
[0024]进一步地,该像素电极的制作步骤具体包括:在该钝化层上先沉积一层透明导电材料层,然后对该透明导电材料层进行蚀刻图形化以在各像素区域内形成该像素电极。
[0025]进一步地,该氧化物半导体材料层为IGZ0、ITZ0或ZnO氧化物半导体薄膜。
[0026]进一步地,该栅极绝缘层和该蚀刻阻挡材料层为氧化硅、氮化硅或氮氧化硅薄膜。
[0027]进一步地,栅极金属材料层和该源漏金属材料层为Cr、W、T1、Ta、Μο、Α1、Cu金属或
I=IO
[0028]本发明还提供一种氧化物薄膜晶体管阵列基板,该氧化物薄膜晶体管阵列基板通过上述的氧化物薄膜晶体管阵列基板的利记博彩app制作形成。
[0029]本发明还提供一种液晶显示面板,包括彩色滤光片基板和氧化物薄膜晶体管阵列基板以及夹置在该彩色滤光片基板与该氧化物薄膜晶体管阵列基板之间的液晶层,该氧化物薄膜晶体管阵列基板为上述的氧化物薄膜晶体管阵列基板。
[0030]本发明提供的氧化物薄膜晶体管阵列基板的利记博彩app,通过将氧化物半导体和源极及漏极合成一张光罩进行黄光蚀刻制程,因此可以节省一张光罩的使用,精简了制程,降低了制作成本,提高了黄光产能和生产效率。
[0031]进一步地,在制作氧化物半导体与源极和漏极时,均以相同的光阻层图案作为遮罩进行蚀刻,因此源极和漏极与氧化物半导体之间具有自对准效果,对位精度高,并可以减少制程节拍时间(tact time)。
【附图说明】
[0032]图1A至图1G为现有在制备氧化物薄膜晶体管阵列基板时的局部剖面示意图。
[0033]图2A至图2J为本发明实施例在制备氧化物薄膜晶体管阵列基板时的局部剖面示意图。
[0034]图3为本发明实施例在制备氧化物薄膜晶体管阵列基板时的另一局部剖面示意图。
[0035]图4为本发明实施例中氧化物薄膜晶体管阵列基板的制作流程图。
【具体实施方式】
[0036]为更进一步阐述本发明为达成预定发明目的所采取的技术方式及功效,以下结合附图及实施例,对本发明的【具体实施方式】、结构、特征及其功效,详细说明如后。
[0037]图2A至图2J为本发明实施例在制备氧化物薄膜晶体管阵列基板时的局部剖面示意图,图3为本发明实施例在制备氧化物薄膜晶体管阵列基板时的另一局部剖面示意图,图4为本发明实施例中氧化物薄膜晶体管阵列基板的制作流程图。该氧化物薄膜晶体管阵列基板的利记博彩app包括如下步骤:
[0038]如图2A所示,在衬底20上形成图形化的栅极21。衬底20例如为玻璃基板或塑料基板等。在衬底20上制作栅极21时,通过磁控派射(sputter)或热蒸发等方法在衬底20上先沉积形成一层栅极金属材料层,栅极金属材料层可以采用Cr、W、T1、Ta、Mo、Al、Cu等金属或合金,也可以采用由多层金属薄膜构成的复合薄膜;然后通过蚀刻工艺(例如包括上光阻、曝光、显影、蚀刻、去光阻等步骤)对该栅极金属材料层进行刻蚀图形化,以在衬底20上制作形成图形化的栅极21。
[0039]如图2B所示,在衬底20上依次连续形成栅极绝缘层22、氧化物半导体材料层23和蚀刻阻挡材料层24共三层薄膜。栅极绝缘层22例如为氧化硅(S1x)、氮化硅(SiNx