一种vdmos器件的利记博彩app及vdmos器件的利记博彩app

文档序号:9472773阅读:494来源:国知局
一种vdmos器件的利记博彩app及vdmos器件的利记博彩app
【技术领域】
[0001]本发明涉及半导体芯片制造工艺技术领域,特别是涉及一种VDMOS器件的利记博彩app及VDMOS器件。
【背景技术】
[0002]在平面型VDMOS的结构中,栅漏之间的电容,主要是因为多晶硅栅极/栅氧化层/外延层之间形成的寄生电容造成(如图1所示),这个电容会影响VDMOS的动态特性。为了降低这个电容值,目前主要有两种方法,第一种是整体增加栅氧化层的厚度(如图1中的栅氧化层),但这会影响到VDMOS的其他参数,比如阈值电压。第二种办法是局部增加栅氧化层的厚度(如图2所示),这种方法可以在一定程度上降低栅漏电容,同时也可以避免栅氧化层厚度的变化对阈值电压的影响,但是这种办法也不能从根本上解决问题,并且其制作工艺同时会复杂很多。

【发明内容】

[0003]本发明要解决的技术问题是提供一种VDMOS器件的利记博彩app及VDMOS器件,解决现有技术中平面型VDMOS器件的结构中栅漏之间存在电容影响VDMOS器件的动态特性的问题。
[0004]为了解决上述技术问题,本发明实施例提供一种VDMOS器件的利记博彩app,包括如下步骤:
[0005]在N型衬底的第一表面上相对的两侧生成场氧化层;
[0006]在所述第一表面上的所述场氧化层之间形成P型体区;
[0007]在所述P型体区上形成N型源区;
[0008]腐蚀所述场氧化层至露出所述P型体区;
[0009]在所述N型源区的基础上生成栅氧化层;
[0010]在所述栅氧化层上生成多晶硅层并进行光刻和刻蚀,形成一开口 ;
[0011]在所述场氧化层、所述多晶硅层以及所述栅氧化层的基础上生成介质层并刻蚀至所述P型体区,形成接触孔;
[0012]在所述介质层和所述P型体区的基础上生成第一金属层,并进行光刻和刻蚀,形成VDMOS器件的栅极与源极的电极;
[0013]在所述N型衬底的与所述第一表面相对的第二表面上进行研磨、腐蚀和蒸镀,生成第二金属层。
[0014]上述的利记博彩app,其中,生成所述场氧化层之前还包括如下步骤:
[0015]生成垫氧化层以及氮化硅层;
[0016]对所述氮化娃层进行光刻与刻蚀。
[0017]上述的利记博彩app,其中,所述场氧化层是由部分所述垫氧化层在通氧后转变而成的。
[0018]上述的利记博彩app,其中,形成所述P型体区之前还包括如下步骤:
[0019]去除进行光刻与刻蚀后剩余的所述氮化硅层。
[0020]上述的利记博彩app,其中,所述P型体区位于通氧后未转变的所述垫氧化层与所述N型衬底之间。
[0021]上述的利记博彩app,其中,所述N型源区位于所述P型体区与通氧后未转变的所述垫氧化层之间。
[0022]上述的利记博彩app,其中,在腐蚀所述场氧化层的同时将通氧后未转变的所述垫氧化层同时腐蚀掉。
[0023]上述的利记博彩app,其中,生成所述场氧化层的温度范围为900?1100°C,生成所述场氧化层的厚度范围为0.1?1.0um。
[0024]上述的利记博彩app,其中,生成P型体区的离子为硼离子,所述硼离子的剂量范围为1.0E13?1.0E15个/cm,能量范围为100?150KEV,驱入温度范围为1100?1200。。,时间范围为50?200min。
[0025]上述的利记博彩app,其中,生成所述N型源区时第一次注入的是砷或磷离子,所述砷或磷离子的剂量范围为1.0E15?1.0E16个/cm,能量范围为80?300KEV。
[0026]上述的利记博彩app,其中,腐蚀所述场氧化层采用的是氢氟酸;所述栅氧化层的生长温度范围为900?1100°C,生成所述栅氧化层的厚度范围为0.05?0.20um。
[0027]上述的利记博彩app,其中,生成所述多晶硅层的温度范围为500?700°C,生成所述多晶硅层的厚度范围为0.3?0.8um。
[0028]上述的利记博彩app,其中,所述介质层的结构为0.2um的不掺杂的二氧化硅与0.8um
的磷娃玻璃。
[0029]上述的利记博彩app,其中,所述第一金属层为铝、硅或铜合金。
[0030]上述的利记博彩app,其中,所述第二金属层为钛、镍和银复合层。
[0031]本发明还提供了一种VDMOS器件,包括N型衬底,还包括:
[0032]位于所述N型衬底的第一表面上相对两侧的场氧化层;
[0033]位于所述第一表面上的所述场氧化层之间的P型体区;
[0034]位于所述P型体区上的N型源区;
[0035]位于所述N型源区上的栅氧化层;
[0036]位于所述栅氧化层上的具有开口的多晶娃层;
[0037]位于所述场氧化层、所述多晶硅层以及所述栅氧化层上的介质层,所述介质层经刻蚀至所述P型体区,形成接触孔;
[0038]位于所述介质层和所述P型体区上的第一金属层,所述第一金属层经光刻与刻蚀后形成VDMOS器件的栅极与源极的电极;
[0039]位于所述N型衬底上与所述第一表面相对的第二表面上的第二金属层。
[0040]本发明的上述技术方案的有益效果如下:
[0041]上述方案中,所述VDMOS器件的利记博彩app对VDMOS的结构以及制作工艺流程进行优化,采用场氧化层的阻挡进行N型源区和P型体区的制作,再利用厚的场氧化层腐蚀形成的坡面,来制作沟道。最后的结构中,完全避免了栅漏电容的存在。因此,解决了平面型VDMOS器件的结构中栅漏之间存在电容影响VDMOS器件的动态特性的问题。
【附图说明】
[0042]图1为现有技术的VDMOS器件示意图一;
[0043]图2为现有技术的VDMOS器件示意图二 ;
[0044]图3为本发明实施例的VDMOS器件制作过程中的结构示意图一;
[0045]图4为本发明实施例的VDMOS器件制作过程中的结构示意图二 ;
[0046]图5为本发明实施例的VDMOS器件制作过程中的结构示意图三;
[0047]图6为本发明实施例的VDMOS器件制作过程中的结构示意图四;
[0048]图7为本发明实施例的VDMOS器件制作过程中的结构示意图五;
[0049]图8为本发明实施例的VDMOS器件制作过程中的结构示意图六;
[0050]图9为本发明实施例的VDMOS器件制作过程中的结构示意图七;
[0051]图10为本发明实施例的VDMOS器件制作过程中的结构示意图八;
[0052]图11为本发明实施例的VDMOS器件制作过程中的结构示意图九;
[0053]图12为本发明实施例的VDMOS器件制作过程中的结构示意图十;
[0054]图13为本发明实施例的VDMOS器件制作过程中的结构示意图1^一 ;
[0055]图14为本发明实施例的VDMOS器件制作过程中的结构示意图十二。
【具体实施方式】
[0056]为使本发明要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
[0057]本发明针对现有的技术中平面型VDMOS器件的结构中栅漏之间存在电容影响VDMOS器件的动态特性的问题,提供一种VDMOS器件的利记博彩app,如图3至图11所示,包括如下步骤:
[0058]在N型衬底的第一表面上相对的两侧生成场氧化层;
[0059]在所述第一表面上的所述场氧化层之间形成P型体区;
[0060]在所述P型体区上形成N型源区;
[0061]腐蚀所述场氧化层至露出所述P型体区;
[0062]在所述N型源区的基础上生成栅氧化层;
[0063]在所述栅氧化层上生成多晶硅层并进行光刻和刻蚀,形成一开口 ;
[0064]在所述场氧化层、所述多晶硅层以及所述栅氧化层的基础上生成介质层并刻蚀至所述P型体区,形成接触孔;
[0065]在所述介质层和所述P型体区的基础上生成第一金属层,并进行光刻和刻蚀,形成VDMOS器件的栅极与源极的电极;
[0066]在所述N型衬底的与所述第一表面相对的第二表面上进行研磨、腐蚀和蒸镀,生成第二金属层。
[0067]本发明实施例提供的所述VDMOS器件的利记博彩app对VDMOS的结构以及制作工艺流程进行优化,采用场氧化层的阻挡进行N型源区和P型体区的制作,再利用厚的场氧化层腐蚀形成的坡面,来制作沟道。最后的结构中,完全避免了栅漏电容的存在。因此,解决了平面型VDMOS器件的结构中栅漏之间存在电容影响VDMOS器件的动态特性的问题。
[0068]如图12和图13所示,生成所述场氧化层之前还包括如下步骤:生成垫氧化层以及氮化硅层;对所述氮化硅层进行光刻与刻蚀。垫氧化层的生长炉管温度范围为900?1100°C,生成的厚度范围为0.05?0.2um ;氮化硅层的生长炉管温度范围为600?900°C,生成的厚度范围为0.1?1.0u
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1