本揭露涉及一种半导体装置及其制造方法,特别涉及上一种用于场效晶体管(field-effecttransistor;fet)的金属栅极,及形成金属栅极的方法。
背景技术:
半导体集成电路(integratedcircuit;ic)工业已经历指数增长。ic材料及设计的技术进步已产生数代ic,其中每一代均具有与前一代相比较小且较复杂的电路。在ic进化过程中,功能密度(即每芯片面积的互连装置数目)已大体上增加,同时几何尺寸(即可使用制造制程产生的最小元件(或线))已减小。此缩小制程大体藉由增加生产效率及降低相关联的成本来提供益处。此缩小亦已增加ic处理及制造的复杂性。
一些ic设计中的一个发展为用高介电常数/金属栅极(high-k/metalgate;hk/mg)替代传统多晶硅栅极。典型hk/mg包括高介电常数栅极介电层、功函数(workfunction;wf)金属层及低电阻金属填充层。此结构应改良晶体管密度及切换速度,同时降低切换功率及栅极泄漏。随着技术节点继续缩小,在hk/mg的制造中出现一些困难。困难中的一者为金属填充层可具有较小占地面积,因此栅极接触件难以适当地降落在金属填充层上。
技术实现要素:
本揭露有关一种形成半导体装置的方法,包含接收一装置,装置具有一基板及一第一介电层,第一介电层位在基板上,且第一介电层环绕一栅极沟槽;沉积一栅极介电层于栅极沟槽中;沉积一栅极功函数层于栅极沟槽中且在栅极介电层上;形成一硬遮罩层于一间隔中,间隔位在栅极沟槽中且由栅极功函数层所环绕;使栅极功函数层凹陷以使得栅极沟槽中的栅极功函数层的一顶表面在第一介电层的一顶表面下方;在使栅极功函数层凹陷之后,移除栅极沟槽中的硬遮罩层;以及在移除硬遮罩层之后,沉积一金属层于栅极沟槽中。
本揭露更有关一种形成半导体装置的方法,包含:接收一装置,装置具有一基板、一栅极间隔物及一第一介电层,栅极间隔物在基板上且提供一栅极沟槽,第一介电层在基板上且环绕栅极间隔物;沉积一栅极介电层于栅极沟槽的一底部及多个侧壁上;沉积一栅极功函数层于栅极沟槽中且在栅极介电层上;形成一硬遮罩层于基板上且填入由栅极功函数层所环绕的一间隔;蚀刻硬遮罩层以使得栅极沟槽中的硬遮罩层的一顶表面在第一介电层的一顶表面下方;蚀刻栅极功函数层以使得栅极沟槽中的栅极功函数层的一顶表面在第一介电层的一顶表面下方;蚀刻栅极介电层以使得栅极沟槽中的栅极介电层的一顶表面在第一介电层的一顶表面下方;移除栅极沟槽中的硬遮罩层,从而提供由栅极功函数层环绕的一第一间隔及在栅极功函数层及栅极介电层的各别顶表面与第一介电层的顶表面之间的第二间隔;及填入一金属层于第一间隔及第二间隔中。
本揭露更有关一种半导体装置,包含:一基板;一第一介电层,位在基板上且环绕一栅极沟槽;一栅极介电层,位在栅极沟槽的一底部及多个侧壁上;一栅极功函数层位在栅极介电层上且在栅极沟槽中,其中栅极功函数层的一顶表面低于第一介电层的一顶表面;以及一金属层,填入栅极沟槽中的一第一间隔及一第二间隔,其中第一间隔系由栅极功函数层环绕且第二间隔在栅极功函数层的顶表面与第一介电层的顶表面之间。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
附图说明
本揭露最佳是在结合随附的附图解读时自以下详细描述来理解。应强调,根据工业中的标准实务,各种特征并非按比例绘制且仅用于说明目的。事实上,出于论述清晰的目的,可任意增加或减小各种特征的尺寸。
图1说明根据本揭露的一实施例构建的具有金属栅极结构的半导体装置;
图2a及图2b显示根据本揭露的各种态样的形成半导体装置的方法的方框图;
图3a说明根据一实施例的在根据图2a及图2b的方法的制造阶段期间的半导体装置的部分透视图;
图3b、图3c、图3d、图3d-1、图3e、图3f、图3g、图3h、图3i、图3j、图3k及图3l说明根据一些实施例的根据图2a及图2b的方法形成靶材半导体装置的截面图;
图4显示根据本揭露的各种态样的形成半导体装置的方法的方框图;以及
图5a、图5b及图5c说明根据一些实施例的根据图4的方法形成靶材半导体装置的截面图。
其中,附图标记
1线
100半导体装置
102基板
104鳍
104a源极/汲极区域
104b通道区域
106隔离结构
108栅极间隔物
110介电层
112栅极沟槽
114介面层
116栅极介电层
118功函数层
120间隔
120-1间隔
122硬遮罩层
124间隔
128金属填充层
128l下部
128u上部
130金属栅极
132介电层
134栅极接触件
200方法
202操作
204操作
206操作
208操作
210操作
212操作
214操作
216操作
218操作
220操作
222操作
400方法
408操作
d1深度
d2尺寸
d3尺寸
s110顶表面
s116顶表面
s118顶表面
s122顶表面
s128顶表面
w1尺寸
w2尺寸
w3尺寸
具体实施方式
以下揭露内容提供许多不同实施例或实例用于实施所提供的标的物的不同特征。下文描述元件及布置的特定实例以简化本揭露。当然,此些仅为实例且并不意欲为限制性。举例而言,以下描述中在第二特征上方或第二特征上形成第一特征可包括以直接接触形成第一特征及第二特征的实施例,且亦可包括可在第一特征与第二特征之间形成额外特征以使得第一特征与第二特征可不直接接触的实施例。另外,本揭露可在各种实例中重复元件符号及/或字母。此重复是出于简明性及清晰的目的,且本身并不指示所论述的各种实施例及/或配置之间的关系。
此外,为便于描述,本文可使用空间相对性术语(诸如「之下」、「下方」、「下部」、「上方」、「上部」及类似者)来描述附图中所说明的一个元件或特征与另一元件(或多个元件)或特征(或多个特征)的关系。除了附图中所描绘的定向外,空间相对性术语意欲包含在使用或操作中的装置的不同定向。设备可以其他方式定向(旋转90度或其他定向)且因此可同样地解释本文所使用的空间相对性描述词。
本揭露大体上是关于半导体装置及制造。详言之,本揭露是关于用于场效晶体管(field-effecttransistor;fet)的金属栅极,诸如高介电常数金属栅极(hk/mg),及形成金属栅极的方法。
图1显示根据本揭露的一实施例的具有金属栅极130(由虚线包围)的半导体装置100。参考图1,装置100包括基板102、安置在基板102上的栅极间隔物108及环绕栅极间隔物108的介电层110。装置100更包括栅极介电层116、功函数(workfunction;wf)层118及在由栅极间隔物108界定的空间中所沉积的金属填充层128。金属填充层128的下部是由wf层118环绕。栅极介电层116、wf层118及金属填充层128为金属栅极130的层。在一实施例中,尽管未显示,但装置100可包括其他特征,诸如在栅极介电层116下方的介面层。栅极介电层116可包括高介电常数介电材料,因此使得金属栅极130成为hk/mg。装置100更包括在栅极间隔物108、介电层110及栅极沟槽128上的另一介电层132。装置100更包括穿透介电层132且降落在金属栅极130上(特定而言在金属填充层128上)的栅极接触件134。
仍参考图1,金属填充层128的顶表面高于栅极介电层116及wf层118的各别顶表面。金属填充层128具有与栅极介电层116及wf层118相比相对较大的占地面积(自俯视图检视)。因此,栅极接触件134直接接触金属填充层128,但不直接接触栅极介电层116或wf层118。在实施例中,金属填充层128包括低电阻金属。归因于金属填充层128的较大占地面积,装置100提供低栅极接触电阻。特定而言,与金属填充层128具有较小占地面积且栅极接触件134直接接触wf层118或栅极介电层116的情况下的栅极接触电阻相比,装置100提供较低的栅极接触电阻。此外,金属填充层128的较大占地面积有利地放大用于制造栅极接触件134的制程窗。
参考图2a及图2b,其中显示根据本揭露的各种态样形成半导体装置(诸如装置100)的方法200。方法200为实例,且不意欲将本揭露限制超出权利要求范围中明确叙述的范畴。可在方法200之前、在其期间及在其之后提供额外操作,且所描述的一些操作可经替代、消除或重新安置以实现方法的额外实施例。下文结合图3a至图3l描述方法200。图3a显示半导体装置100的一部分的透视图,而图3b至图3l显示根据本揭露的态样的在各种制造阶段期间的沿着图3a的「1-1」线的半导体装置100的部分的截面图。
如将显示,装置100为鳍式fet装置。此不一定将实施例限制于任何装置类型、任何装置数目、任何区域数目或任何结构或区域配置。举例而言,所提供的标的物可应用在制造平坦fet装置及其他类型的多栅极fet装置中用于在栅极接触件制造期间减少栅极接触电阻及用于扩大制程窗。此外,装置100可为在ic或其一部分的处理期间制造的中间装置,其可包括静态随机存取记忆体(staticrandomaccessmemory;sram)及/或其他逻辑电路、被动元件(诸如电阻器、电容器及电感器)及主动元件(诸如p型fet(p-typefet;pfet)、n型fet(n-typefet;nfet)、鳍式fet、金属氧化物半导体场效晶体管(metal-oxidesemiconductorfieldeffecttransistor;mosfet)、互补金属氧化物半导体(complementarymetal-oxidesemiconductor;cmos)晶体管、双极晶体管、高压晶体管、高频晶体管)、其他记忆体单元及其组合。
参考图2a,在操作202处,方法200提供或具备处于一个处理状态的装置100。共同地参考图3a及图3b,装置100包括基板102、在基板102上的鳍104及在基板102上的隔离结构106。鳍104突出至隔离结构106之外。鳍104包括通道区域104b及两个源极/汲极区域104a。在本实施例中,装置100更包括安置在鳍104及隔离结构106上的栅极间隔物108。在一替代实施例中,可省略栅极间隔物108。进一步在本实施例中,装置100包括环绕栅极间隔物108(至少在其侧壁上)的介电层110。栅极间隔物108的内部侧壁界定出栅极沟槽112,其实质上沿着「z」方向与通道区域104b对准。下文进一步描述装置100的各种元件。
在本实施例中,基板102为硅基板。或者,基板102可包括另一元素半导体,诸如锗;化合物半导体,包括碳化硅、镓砷、磷化镓、磷化铟、砷化铟及/或锑化铟;合金半导体,包括sige、gaasp、alinas、algaas、gainas、gainp及/或gainasp;或其组合。在又一替代方案中,基板102为绝缘体上半导体(semiconductor-on-insulator;soi)基板。基板102可包括磊晶特征、经应变以达成效能增强及/或具有其他适宜的增强特征。
鳍104包括半导体材料且适用于在其上形成鳍式fet装置,诸如p型鳍式fet或n型鳍式fet。鳍104可使用适宜的制程(包括微影术及蚀刻制程)制造。微影术制程可包括形成上覆基板102的光阻剂(光阻)层、使光阻曝露于图案、执行曝露后烘焙制程及使光阻显影以形成包括光阻的遮罩元件。遮罩元件随后用于向基板102中蚀刻凹陷,同时使鳍104保留在基板102上。蚀刻制程可包括干式蚀刻、湿式蚀刻、反应性离子蚀刻(reactiveionetching;rie)及/或其他适宜的制程。举例而言,干式蚀刻制程可实施含氧气体、含氟气体(例如,cf4、sf6、ch2f2、chf3及/或c2f6)、含氯气体(例如,cl2、chcl3、ccl4及/或bcl3)、含溴气体(例如,hbr及/或chbr3)、含碘气体、其他适宜的气体及/或等离子体及/或其组合。举例而言,湿式蚀刻制程可包括在稀释氢氟酸(dilutedhydrofluoricacid;dhf);氢氧化钾(koh)溶液;氨水;含有氢氟酸(hf)、硝酸(hno3)及/或醋酸(ch3cooh)的溶液或其他适宜的湿式蚀刻剂中蚀刻。在一些实施例中,鳍104可藉由双图案化微影术(double-patterninglithography;dpl)制程形成。在基板102上形成鳍104的方法的多个其他实施例可为适宜的。
隔离结构106可由氧化硅、氮化硅、氮氧化硅、氟硅酸盐玻璃(fluoride-dopedsilicateglass;fsg)、低介电常数介电材料及/或其他适宜的绝缘材料形成。在一实施例中,隔离结构106是由在基板102中蚀刻沟槽(例如以鳍104形成制程的一部分的形式)形成。可随后用隔离材料填充沟槽,接着执行化学机械平坦化(chemicalmechanicalplanarization;cmp)制程。隔离结构106亦可包括场氧化物、硅的局部氧化(localoxidationofsilicon;locos)及/或其他适宜的结构。隔离结构106可包括例如具有一或多个热氧化物内衬层的多层结构。
栅极间隔物108可包括氧化硅、氮化硅、碳化硅氮化物(sicn)、氮氧化硅(sion)、碳化硅氮氧化物(sicon)或其他适宜的介电材料。栅极间隔物108可藉由沉积及蚀刻制程形成。沉积处理可为化学气相沉积(chemicalvapordeposition;cvd)、物理气相沉积(physicalvapordeposition;pvd)、原子层沉积(atomiclayerdeposition;ald)或其他适宜的沉积技术。在一个实例中,蚀刻制程可为各向异性干式蚀刻制程。在方法200包括栅极替换制程的一实施例中,栅极间隔物108首先在虚设栅极的侧壁上形成,且虚设栅极随后经移除,从而提供在栅极间隔物108的相对侧壁之间的栅极沟槽112。栅极沟槽112具有沿着「x」方向的尺寸w1,其亦为通道长度方向。尺寸w1的值取决于鳍式fet装置100的类型(例如,sram装置或逻辑装置)以及用于形成鳍式fet装置100的制程节点(例如,22nm、10nm、7nm等)。
介电层110可包括一或多种介电材料,诸如正硅酸四乙酯(teos)氧化物、未经掺杂的硅酸盐玻璃,或经掺杂的氧化硅,诸如硼磷硅玻璃(borophosphosilicateglass;bpsg)、熔融硅石玻璃(fusedsilicaglass;fsg)、磷硅玻璃(phosphosilicateglass;psg)、掺杂硼的硅玻璃(borondopedsiliconglass;bsg)及/或其他适宜的介电材料。介电层110可藉由等离子体增强cvd(plasmaenhancedcvd;pecvd)制程、可流动cvd(flowablecvd;fcvd)或其他适宜的沉积技术沉积。在一实施例中,装置100更包括在介电层110下面的蚀刻终止层(未显示),且蚀刻终止层可包括氮化硅、氧化硅、氮氧化硅及/或其他材料。
在操作204处,方法200(图2a)在栅极沟槽112中沉积栅极介电层116。参考图3c,在栅极沟槽112的底表面及侧壁表面上沉积栅极介电层116。在本实施例中,在沉积栅极介电层116之前,方法200在栅极沟槽112中及在通道区域104b上沉积介面层114。介面层114可包括介电材料,诸如氧化硅层(sio2)或氮氧化硅(sion),且可藉由化学氧化、热氧化、ald、cvd及/或其他适宜的技术形成。在一替代实施例中,省略介面层114。
继续如图3c中所示的本实施例,在介面层114上沉积栅极介电层116。栅极介电层116可包括高介电常数介电材料,诸如氧化铪(hfo2)、氧化锆(zro2)、氧化镧(la2o3)、氧化钛(tio2)、氧化钇(y2o3)、钛酸锶(srtio3)、其他适宜的金属氧化物或其组合。栅极介电层116可藉由ald及/或其他适宜的方法形成。
在操作206,方法200(图2a)在栅极沟槽112的底部及侧壁上沉积栅极wf层118。参考图3d,栅极wf层118经沉积在栅极介电层116上且部分填充栅极沟槽112。取决于鳍式fet100的类型,栅极wf层118可为p型或n型功函数层。p型功函数层包括有效功函数足够大的金属,其选自(但不限于)以下各者组成的群:氮化钛(tin)、氮化钽(tan)、钌(ru)、钼(mo)、钨(w)、铂(pt)或其组合。n型功函数层包括有效功函数足够低的金属,其系选自(但不限于)以下各者组成的群:钛(ti)、铝(al)、碳化钽(tac)、碳化钽氮化物(tacn)、氮化钽硅(tasin)或其组合。栅极wf层118可包括多个层且可藉由cvd、pvd及/或其他适宜的制程沉积。在一实施例中,方法200执行cmp制程以移除栅极介电层116及栅极wf层118在栅极沟槽112之外的多余的材料,从而使装置100的顶表面平坦化。
仍参考图3d,栅极wf层118提供具有沿着「x」方向的尺寸w2的间隔120。如将随后显示,将向间隔120中沉积金属填充层(诸如图1的金属填充层128)。在本实施例中,宽度w2等于或大于用于沉积金属填充层128的临界尺寸。随着制程节点变得较小,间隔120亦可变得较小。如图3d-1中所示,在一实例中,在沉积栅极wf层118之后,如由栅极wf层118环绕的间隔120-1具有小于临界尺寸的尺寸w3。因此,金属填充层128可能未经适当地填充至间隔120-1中,因为其轮廓狭窄。继续此实例,方法200经由图案化及蚀刻制程扩展间隔120-1以使得间隔120-1放大,如图3d中所示。图案化制程可包括微影术,且蚀刻制程可经选择性调适以蚀刻栅极wf层118。
在操作208处,方法200(图2a)在层108、110、116及118上沉积硬遮罩(hardmask;hm)层122且填充间隔120。参考图3e,hm层122可包括介电材料,诸如氧化硅(sio2)、氮化硅(sin)、碳氮化硅(sicn)、碳氮氧化硅(sicon)、氮氧化硅(sion)、其他适宜的介电材料或其组合。hm层122可藉由ald、热氧化、化学氧化、cvd、pvd或其他沉积技术形成。在一实施例中,hm层122为光阻且系藉由包括旋涂的制程形成。在各种实施例中,hm层122具有相对于栅极间隔物108、介电层110、栅极介电层116及功函数层118的蚀刻选择性。在一实施例中,hm层122经沉积在包括pfet与nfet两者的装置100的全部表面上。
在操作210处,方法200(图2a)回蚀hm层122。参考图3f,移除hm层122的覆盖栅极间隔物108、介电层110、栅极介电层116及功函数层118的部分。此外,使在间隔120中的hm层122的部分(图3d)凹陷以使得hm层122的顶表面s122位在介电层110的顶表面s110下方沿着「z」方向一尺寸d1之处。在装置100包括pfet与nfet两者的一实施例中,hm层122可经回蚀在pfet(或nfet)区域中,同时其受nfet(或pfet)区域中的遮罩元件保护。此使得能够对于pfet及nfet的效能作独立调适。此等独立的pfet及nfet调适可类似地在包括随后论述的操作212、214、216及218之后续操作中应用。在实施例中,操作210可使用湿式蚀刻、干式蚀刻、原子层蚀刻(atomiclayeretching;ale)、反应性离子蚀刻或其他回蚀技术。此外,在一实施例中,操作210使用选择性蚀刻,其经调适以蚀刻hm层122同时使层栅极间隔物108、介电层110、栅极介电层116及功函数层118保持实质上不变。此外,hm层122的蚀刻为自对准的,亦即hm层122在除如前述的pfet及nfet的独立调适之外不使用微影术图案化制程的情况下经蚀刻。在一个实例中,操作210可使用计时器模式控制深度d1。
在操作212,方法200(图2a)使栅极wf层118在栅极沟槽112中凹陷。参考图3g,使栅极wf层118凹陷以使得栅极wf层118的顶表面s118位在介电层110的顶表面s110下方沿着「z」方向一尺寸d2之处。自俯视图,在栅极wf层118/硬遮罩层122的各别顶表面与顶表面s110之间的间隔124具有与间隔120(图3d)相比较大的占地面积。在实施例中,沿着「z」方向,表面s118可高于或低于表面s122。或者,表面s118可处于与表面s122实质上相同的位准。操作212可包括干式蚀刻、湿式蚀刻、ale或其他蚀刻技术。此外,操作212包括蚀刻制程,其经选择性调适以蚀刻栅极wf层118同时使栅极间隔物108、介电层110、栅极介电层116及硬遮罩层122保持实质上不变。hm层122保护栅极wf层118的底表面及部分侧壁免受蚀刻制程损害。在一个实例中,操作212可使用计时器模式控制尺寸d2。如将显示,尺寸d2系关于金属填充层128的厚度(图1)。此外,栅极wf层118的蚀刻为自对准的,亦即在不使用微影术图案化制程的情况下使栅极wf层118凹陷在栅极沟槽112内。
在操作214处,方法200(图2b)使栅极介电层116凹陷在栅极沟槽112中。参考图3h,使栅极介电层116凹陷以使得栅极介电层116的顶表面s116位在顶表面s110下方沿着「z」方向一尺寸d3之处。操作214沿着「x」方向进一步扩展间隔124。在实施例中,沿着「z」方向,表面s116可高于或低于表面s118。或者,表面s116可处于与表面s118实质上相同的位准。操作214可包括干式蚀刻、湿式蚀刻、ale或其他蚀刻技术。此外,操作214包括蚀刻制程,其经选择性调适以蚀刻栅极介电层116同时使栅极间隔物108、介电层110、功函数层118及硬遮罩层122保持实质上不变。在一个实例中,操作214可使用计时器模式控制尺寸d3。如将显示,在一些实施例中,尺寸d3是关于金属填充层128的厚度(图1)。此外,栅极介电层116的蚀刻为自对准的,亦即在不使用微影术图案化制程的情况下使栅极介电层116凹陷在栅极沟槽112内。
在方法200的一实施例中,不执行操作214,且方法200自操作212继续至操作216而不使栅极介电层116凹陷。在方法200的另一实施例中,操作212及214是在一个制造步骤中执行,亦即同时蚀刻栅极wf层118及栅极介电层116。继续此实施例,使用包括用于两个层的蚀刻剂的同一配方蚀刻层116及118。举例而言,配方可同时使用含氟气体(例如,cf4、sf6、ch2f2、chf3及/或c2f6)以蚀刻栅极wf层118,及使用含氯气体(例如,cl2、chcl3、ccl4及/或bcl3)以蚀刻栅极介电层116。
在操作216处,方法200(图2b)自栅极沟槽112移除hm层122。参考图3i,其中显示移除hm层122之后的装置100。在栅极沟槽112内,装置100包括凹陷的栅极wf层118及凹陷的栅极介电层116。在栅极沟槽112中提供间隔且其包括间隔120及124。在各种实施例中,操作216的许多方面类似于操作210的彼等方面。特定而言,操作216使用选择性蚀刻,其经调适以蚀刻hm层122同时使栅极间隔物108、介电层110、栅极介电层116数层118保持实质上不变。操作216可执行清洁制程,其清洁环绕间隔120及124的各种表面。
在操作218处,方法200(图2b)在栅极沟槽112中沉积金属填充层(或金属层)128。参考图3j,金属填充层128填充间隔120及124。金属填充层128可包括铝(al)、钨(w)、钴(co)、铜(cu)及/或其他适宜的材料。金属填充层128可藉由cvd、pvd、电镀及/或其他适宜的制程沉积。在一实施例中,操作218更包括cmp制程,其移除在栅极沟槽112之外的多余的金属材料且使装置100的顶表面平坦化。因此,金属填充层128的顶表面s128实质上与表面s110共面。仍参考图3j,金属填充层128具有两个部分:由栅极wf层118环绕的下部128l,及在下部128l上且在各别顶表面s118及s116上的上部128u。自俯视图,上部128u具有与下部128l相比较大的占地面积(或面积)。
在操作220处,方法200(图2b)在金属填充层128上形成栅极接触件134。参考图3k,栅极接触件134穿透介电层132且与金属填充层128电接触。在一实施例中,操作220涉及多种制程,包括沉积、cmp、微影术及蚀刻制程。举例而言,操作220在栅极间隔物108、介电层110及金属填充层128上沉积介电层132,且对介电层132执行cmp制程。介电层132可包括类似于介电层110的介电材料的介电材料,且可藉由pecvd制程、fcvd制程或其他适宜的沉积技术沉积。在实施例中,介电层132可包括一或多个材料层。随后,操作220经由微影术图案化及蚀刻制程在介电层132中形成开口。开口曝露出金属填充层128。归因于金属填充层128的增大的占地面积,操作220在微影图案化制程中具有较大制程窗。随后,操作220在开口中形成栅极接触件134。如图3k中所示,栅极接触件134完全落在金属填充层128上。由于金属填充层128为低电阻材料,因此总栅极接触电阻减小。
在一实施例中,栅极接触件134包括阻障层及在阻障层上的栅极通孔。阻障层可包括钽(ta)、氮化钽(tan)或另一适宜的金属扩散阻障材料;可使用cvd、pvd、ald或其他适宜的制程沉积。栅极通孔使用导电材料,诸如铝(al)、钨(w)、铜(cu)、钴(co)、其组合或其他适宜的材料;且可使用适宜的制程沉积,诸如cvd、pvd、电镀及/或其他适宜的制程。
图3l显示装置100的另一实施例,其未经历如上文所论述的操作214。参考图3l,在此实施例中,金属填充层128的上部128u是由栅极介电层116环绕;因此,其具有与在图3k中相比较小的占地面积。然而,其占地面积仍大于下部128l的占地面积。
在操作222处,方法200(图2b)继续至其他步骤以完成装置100的制造。举例而言,操作222可形成连接装置100的多个元件(例如,p型鳍式fet、n型鳍式fet、其他类型的fet、电阻器、电容器及电感器)以形成完整ic的金属互连件。
图4说明方法400的流程图,方法400可视为方法200的一实施例。方法400的许多方面类似于方法200的多种方面。因此,下文结合图5a至图5c对其简要论述。
参考图4,方法400自操作206继续至操作408,操作408在由wf层118环绕的间隔120中沉积hm层122(图5a)。在一实施例中,操作408包括操作208及210,如上文所论述,其中操作210仅稍微使hm层122凹陷在栅极沟槽112内(亦即,深度d1极小)。在另一实施例中,操作408包括操作208,其用于在各种栅极间隔物108、介电层110、栅极介电层116及功函数层118(参见图3e)上沉积hm层122。且更包括操作210,其使用cmp制程以回蚀hm层122,从而使hm层122的一部分保留在栅极沟槽112中,如图5a中所示。
方法400(图4)自操作408继续至操作212,操作212使wf层118凹陷在栅极沟槽112中,如图5b中所示。因此,顶表面s118在顶表面s110下方。在本实施例中,wf层118的凹陷为自对准的,亦即不使用微影术图案化制程。此为表面s118在(或低于)表面s122下方的实例。此外,操作212使用关于图3g论述的选择性蚀刻制程。
方法400(图4)自操作212继续至操作214,操作214使栅极介电层116凹陷在栅极沟槽112中,如图5c中所示。因此,顶表面s116在顶表面s110下方。在本实施例中,栅极介电层116的凹陷为自对准的,亦即不使用微影术图案化制程。此外,操作214使用关于图3h论述的选择性蚀刻制程。在实施例中,方法400可跳过操作214,如上文所论述。在替代实施例中,方法400可在一个制造步骤中执行操作212及214,如上文所论述。
方法400(图4)继续至操作216,其自栅极沟槽112移除hm层122。在一实施例中,此与方法200(图2b)的操作216相同。因此,装置100提供第一间隔120及第二间隔124,如图3i中所示。其后,方法400(图4)继续至操作218以沉积金属填充层128,如上文关于图2b及图3j所论述。
尽管不意欲为限制性,但本揭露的一或多个实施例为半导体装置及其形成提供许多益处。举例而言,本揭露的实施例在沉积金属填充层之前,使栅极功函数层及栅极介电层凹陷。所得金属填充层具有增大的上部,其提供与典型金属栅极相比较大的占地面积。此有利地放大用于栅极接触件图案化制程的制程窗。此亦有利地减小栅极接触电阻。此外,栅极功函数层及栅极介电层的凹陷为自对准的,亦即不使用微影术图案化制程。本揭露的实施例可容易地整合至现有制造流程中用于改良金属栅极制程及改良装置效能。
在一个示例性态样中,本揭露有关一种形成半导体装置的方法,包含接收一装置,装置具有一基板及一第一介电层,第一介电层位在基板上,且第一介电层环绕一栅极沟槽;方法更包括,沉积一栅极介电层于栅极沟槽中;方法更包括,沉积一栅极功函数层于栅极沟槽中且在栅极介电层上;方法更包括,形成一硬遮罩层于一间隔中,间隔位在栅极沟槽中且由栅极功函数层所环绕;方法更包括,使栅极功函数层凹陷以使得栅极沟槽中的栅极功函数层的一顶表面在第一介电层的一顶表面下方;方法更包括,在使栅极功函数层凹陷之后,移除栅极沟槽中的硬遮罩层。方法更包括,在移除硬遮罩层之后,沉积一金属层于栅极沟槽中。
在一些实例中,上述讨论的方法是更包含,在沉积金属层之前,使栅极介电层凹陷以使得栅极沟槽中的栅极介电层的一顶表面在第一介电层的顶表面下方。在一些实例中,上述讨论的方法更包含,形成一栅极接触件于金属层上,且与金属层电连接。在一些实例中,上述讨论的方法更包含,使栅极功函数层凹陷包括一选择性蚀刻制程,选择性蚀刻制程经调适以蚀刻栅极功函数层并同时使第一介电层及硬遮罩层保持实质上不变。在一些实例中,上述讨论的方法中,使栅极功函数层凹陷更使栅极介电层凹陷以使得栅极沟槽中的栅极介电层的一顶表面在第一介电层的顶表面下方。在一些实例中,上述讨论的方法中,移除硬遮罩层包括一选择性蚀刻制程,选择性蚀刻制程经调适以蚀刻硬遮罩层并同时使第一介电层、栅极介电层及栅极功函数层保持实质上不变。在一些实例中,上述讨论的方法更包含,在形成硬遮罩层之前,蚀刻栅极功函数层以提供所述间隔。在一些实例中,上述讨论的方法中形成硬遮罩层包括,沉积一硬遮罩材料于基板上且填入所述间隔;以及回蚀硬遮罩材料。在一些实例中,上述讨论的方法中,回蚀硬遮罩材料包括一选择性蚀刻制程,选择性蚀刻制程经调适以蚀刻硬遮罩材料,并同时使第一介电材料、栅极介电材料及栅极功函数材料保持实质上不变。在一些实例中,上述讨论的方法中,回蚀硬遮罩材料包括一化学机械平坦化(chemicalmechanicalplanarization;cmp)制程。在一些实例中,上述讨论的方法中,装置更包括一栅极间隔物,以作为栅极沟槽的多个侧壁。
在另一示例性态样中,本揭露涉及形成半导体装置的方法。方法包括接收一装置,装置具有一基板、一栅极间隔物及一第一介电层,栅极间隔物在基板上且提供一栅极沟槽,第一介电层在基板上且环绕栅极间隔物。方法更包括沉积一栅极介电层于栅极沟槽的一底部及多个侧壁上,及沉积一栅极功函数层于栅极沟槽中且在栅极介电层上。方法更包括形成一硬遮罩层于基板上且填入由栅极功函数层所环绕的一间隔,及蚀刻硬遮罩层以使得栅极沟槽中的硬遮罩层的一顶表面在第一介电层的一顶表面下方。方法更包括蚀刻栅极功函数层以使得栅极沟槽中的栅极功函数层的一顶表面在第一介电层的一顶表面下方。方法更包括蚀刻栅极介电层以使得栅极沟槽中的栅极介电层的一顶表面在第一介电层的一顶表面下方。方法更包括移除栅极沟槽中的硬遮罩层,从而提供由栅极功函数层环绕的一第一间隔及在栅极功函数层及栅极介电层的各别顶表面与第一介电层的顶表面之间的第二间隔。方法更包括填入一金属层于第一间隔及第二间隔中。
在一些实例中,上述讨论的方法中,硬遮罩层的蚀刻及硬遮罩层的移除中的每一者均包括一选择性蚀刻制程,选择性蚀刻制程经调适以蚀刻硬遮罩层,同时使栅极间隔物、第一介电层、栅极介电层及栅极功函数层保持实质上不变。在一些实例中,上述讨论的方法中,蚀刻栅极功函数层包括一选择性蚀刻制程,选择性蚀刻制程经调适以蚀刻栅极功函数层同时使栅极间隔物、第一介电层及硬遮罩层保持实质上不变。在一些实例中,上述讨论的方法中,蚀刻栅极功函数层及蚀刻栅极介电层是在一个制造步骤中执行。
在另一示例性态样中,本揭露涉及半导体装置。半导体装置包括基板;在基板上且环绕栅极沟槽的第一介电层;在栅极沟槽的底部及侧壁上的栅极介电层;及在栅极沟槽中的栅极介电层上的栅极功函数层,其中栅极功函数层的一顶表面低于第一介电层的一顶表面。半导体装置更包括填入栅极沟槽中的第一间隔及第二间隔的金属层,其中第一间隔是由栅极功函数层环绕且第二间隔在栅极功函数层的顶表面与第一介电层的顶表面之间。在一些实例中,上述讨论的装置更包含一栅极间隔物,以作为栅极沟槽的此等侧壁。在一些实例中,上述讨论的装置中,栅极介电层的一顶表面低于第一介电层的顶表面,且金属层填入一第三间隔,第三间隔位于栅极介电层的顶表面与第一介电层的顶表面之间。在一些实例中,上述讨论的装置中,栅极介电层包含一高介电常数介电材料,且金属层包含以下其中的一者:铝(al)、钨(w)、铜(cu)及钴(co)。在一些实例中,上述讨论的装置更包含,与金属层直接接触的一栅极接触件,栅极接触件不与栅极功函数层直接接触。
前述内容概述若干实施例的特征以使得一般技术者可较佳地理解本揭露的态样。一般技术者应理解,其可容易地使用本揭露作为设计或修改其他制程及结构的基础用于进行本文中所介绍的实施例的相同的目的及/或达成相同的优点。一般技术者亦应意识到,此等等效构建不偏离本揭露的精神及范畴,且其可在本文中进行各种变化、替代及修饰而不偏离本揭露的精神及范畴。