一种金融加密键盘的利记博彩app

文档序号:11196262阅读:584来源:国知局
一种金融加密键盘的制造方法与工艺

本实用新型涉及金融设备技术领域,具体是涉及了一种金融加密键盘。



背景技术:

密码键盘广泛应用于金融、证券等行业,它通过接口电路(2SR32、TTL或键盘接口等)与上位机连接,实现用户密码的输入,是比较常用的一种鉴别用户身份的器件。当前使用的密码键盘普遍采用了激光蚀刻方法将字符印或刻制在塑料键帽上,每个字符的键码(即键上的字符)和键位(按键的位置)都是固定的。用户在操作密码键盘时,密码位置和顺序都是固定的,因此密码很容易被不法分子偷窥到。



技术实现要素:

本实用新型的目的是为了提供一种采用Zgbee技术进行加密的金融键盘。

所述目的是通过如下方案实现的,

一种金融加密键盘,包括了无线射频电路、密码键盘控制电路和微处理器,所述无线射频电路和密码键盘控制电路均与所述微处理器通过信号线耦接,所述密码键盘控制电路包括了键盘和液晶显示部分,所述无线射频电路包括了射频芯片CC2420,所述射频芯片为Zigbee芯片,所述射频芯片具有SI、S0、SCLK、CSn四个SPI串口,所述的SI、S0、SCLK、CSn四个SPI串口分别与所述微处理器上的MOSI、MISO、SCK、/SS引脚相连,

所述密码键盘模块主要包括液晶显示组件、键值输入组件和液晶显示驱动器三部分,所述液晶显示组件由液晶七段数码管和若干个液晶片组成,键值输入组件是一个具有14个开关的输入装置,直接和所述微处理器相连,由所述微处理器读出其输入键值;

所述液晶显示驱动器内部具有32x4位显示RAM,用于存储显示 数据,显示RAM内部由32个地址连续的RAM单元组成,从地址为0~31单元,分别对应段电极输出SEGO-SEG31,其中每一RAM单元又分为4位,从低位至高位分别对应背电极输出以到COM0-COM3。

作为本实用新型的改进,所述液晶显示驱动器具有/CS、DATA、/WR三个引脚,所述/CS、DATA、/WR三个引脚分别与所述微处理器上的PCO、PC1、PC2三个引脚相连。

与现有技术相比,本实用新型的优点在于:实现了密码键盘液晶动态排序的要求,很好地解决了密码键盘的泄密问题,并且实现了与上位机之间的无线传输。整个系统构思巧妙,而且实用性强。密码键盘与上位机之间采用了新兴的无线传感技术Zgbee技术,采用了CC2420芯片,通过对上位机无线模块的设置,可以实现上位机一对多个密码键盘的模式。

附图说明:

图1是本实用新型实施例中金融加密键盘的总体应用框图;

图2为本实用新型实施例中金融加密键盘的液晶动态排序显示密码键盘的硬件结构图。

具体实施方式:

下面结合附图详细阐述本实用新型优选的实施方式。

本实施例中提供了一种金融加密键盘,包括了无线射频电路、密码键盘控制电路和微处理器,所述无线射频电路和密码键盘控制电路均与所述微处理器通过信号线耦接,所述密码键盘控制电路包括了键盘和液晶显示部分,所述无线射频电路包括了射频芯片CC2420,所述射频芯片为Zigbee芯片,Zigbee技术主要是用于密码键盘与上位机之间的数据的无线传输。在上位机处有一个无线传感部位与之连接,密码键盘电路中也集成了一个无线射频电路。无线射频电路具有收发功能,这样密码键盘的键入值可以通过其射频电路无线发送到连接上位机的无线电路中,然后再通过串口传送到上位机,然后由上位机 对数据进行处理。

所述射频芯片具有SI、S0、SCLK、CSn四个SPI串口,所述的SI、S0、SCLK、CSn四个SPI串口分别与所述微处理器上的MOSI、MISO、SCK、/SS引脚相连,该微处理器微处理器选用了AVR的Atmega16单片机,而射频Atmega16芯片是高性能、低功耗的8位AVR微处理器,具有16K字节的系统内可编程Flash,JTAG接口与IEEE1149.1标准兼容,支持扩展的片内调试功能,具有32个可编程的I/O口,正好满足了本系统的I/O口的需求。另外其具有串行外设接口SPI,可以进行高速的同步数据传输。射频芯片CC2420就是通过SPI接口与单片机进行通信的。

所述密码键盘模块主要包括液晶显示组件、键值输入组件和液晶显示驱动器三部分,所述液晶显示组件由液晶七段数码管和若干个液晶片组成,键值输入组件是一个具有14个开关的输入装置,直接和所述微处理器相连,由所述微处理器读出其输入键值;

HT1621是可编程多功能LCD驱动器,适用于LCD模块和显示驱动模块组成的显示系统。HT1621内部具有32x4位显示RAM,用于存储显示数据,显示RAM内部由32个地址连续的RAM单元组成,从地址为0~31单元,分别对应段电极输出SEGO-SEG31,其中每一RAM单元又分为4位,从低位至高位分别对应背电极输出COM0-COM3。

HT1621只有四根管脚用于接口。HT1621的/CS、DATA、/WR分别与所述微处理器上的PCO、PC1、PC2三个引脚相连。管脚/CS用于初始化串行接口电路和结束主控制器与HT1621之间的通讯,管脚/CS设置为1时,主控制器和HT16211之间的数据和命令无效并初始化。管脚DATA是串行数据输入/输出管脚,读/写数据和写命令通过管脚DATA进行。管脚/WR是写时钟输入管脚,在/WR信号上升沿时,管脚DATA上的数据地址和命令被写入HT1621。

以上所述使本实用新型的优选实施方式,对于本领域的普通技术 人员来说不脱离本实用新型原理的前提下,还可以做出若干变型和改进,这些也应视为本实用新型的保护范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1