一种pwm脉冲输出装置的制造方法

文档序号:9890845阅读:456来源:国知局
一种pwm脉冲输出装置的制造方法
【技术领域】
[0001]本发明涉及一种PffM脉冲输出装置,适用于需要采用PffM控制的各种电源回路中。
【背景技术】
[0002]电源是电子设备的心脏,没有电源一切电子设备将无法正常工作,所以人们对电子产品需求量的加大,也推动了电源管理产品的发展。在电源管理产品中,开关电源的电源效率达到70%到95%,被誉为高效节能电源。开关电源控制芯片是目前IC设计行业的热门产品,研究设计集成度高、功耗低、稳定性好、效率高的开关电源管理芯片是近几年集成电路企业追求的目标。脉冲宽度调制(PWM)是用微处理器的数字输出来控制模拟电路,广泛应用在通信、LED照明、测量、数码产品、功率控制与变换等领域。电流型脉冲宽度调制(PWM)控制器有电压调整率高、线性度好、输出纹波小、频率高、效率高的优点,发展迅速,系统优化度越来越好,成为开关电源市场的发展方向。PWM控制器性能的优劣将直接决定开关电源芯片的性能,其核心环节就是PWM调制电路,PffM调制信号最终决定了整个开关电源的稳定,所以设计出高速、高精度、性能稳定的PWM调制电路十分重要。现有的电流型PWM控制器的缺点是当占空比大于50%时,开环不稳定,存在峰值电流与平均电流的误差,所以容易发生次谐波振荡,且其抗噪声性能差、对多路输出电源的交互调节性能不够理想。

【发明内容】

[0003]为了克服现有电流模式的PffM调制电路开环不稳定、峰值电流与平均电流存在误差的缺点,提高PWM控制器的抗噪性能、实现多路输出电源,本发明设计了一种应用于开关电源的电流型PWM控制电路。
[0004]本发明解决其技术问题所采用的技术方案是。
[0005]在PffM控制器中设计了重要的三个部分:误差放大器,PffM比较器和PffM Logic模块。其中误差放大器部分采用了跨导运算放大器,可以使得电路结构简单、输出阻抗高、负反馈环路增益增大,输出电压误差减小,而且引入频率校正网络来改善闭环频率响应,使系统具有足够的相位裕度。同时设计了一个高速高精度的PWM比较器。设计的PffM比较器输入摆幅大,精度高,响应时间快。通过在比较器的输入级采用并行的PMOS管与NMOS管互补差分对实现输入电压的轨到轨,以获得大的输入摆幅。在比较器电路中加入锁存器电路以实现高速度。通过使用运算放大器的理想负载结构来提高比较器的增益进而获得高精度,增加稳定性。设计了一种PffM Logic模块。这些模块相互配合,产生了一系列可变占空比的驱动脉冲GATE Drive信号,稳定输出电压。
[0006]本发明的有益效果是:误差放大器采用对称OTA结构,该电路结构简单、输出阻抗高、通频带宽宽,高频特性好,而且设计灵活,可以设计多端输入、多端输出电路,PWM比较器有输入摆幅大及高速高精度的特点,克服了现有电流模式的PWM调制电路开环不稳定、存在峰值电流与平均电流的误差、多路输出电源的交互调节性能不够理想的缺点。
【附图说明】
[0007]下面结合附图和实施例对本发明进一步说明。
[0008]图1是误差放大器模块电路。
[0009]图2是PffM比较器模块电路。
[0010]图3是PffM Logic模块电路。
[0011]图4是GATE Drive产生原理图。
[0012]图1 中,M2’、M3’、M2、M3 为 PMOS 管,M0、M1、MO’、M1’、M4、M5 为 NMOS 管,RS、RS’为反馈电阻。Ql、Q1’为三极管。
[0013]图 2 中,M1、M2、M7、M8、M9、M10、M18、M19、M20 为 PMOS 管,M3、M4、Mil、M12、M13、皿14、]?15、]\116、]\117为匪05管,]\15、]\16 是 PMOS 锁存器。
【具体实施方式】
[0014]图1中,输入电压信号Vinl和Vin2经过作为源极跟随器的M0、M1及M0’、M1’降压后分别送到由共发射极组态的Ql和Q1’组成的差分放大电路,对电压信号进行放大,再将其转换为电流信号。Vinl转换成的电流通过由M2和M3组成的电流镜镜像为,Vin2转换成的电流通过由M2’和M3’组成的电流镜、M4和M5组成的电流镜镜像为,输出电流等于和的差值。NMOS管Μ0、Μ0’的栅极接同一偏置电压,以保证源极跟随器Ml和Ml’的栅源电压相同,从而保证该电路的对称性,减小失配的影响。电路呈对称结构,M3与M4串联,M3的源极接M4的漏极,MO、Ml相互串联之后与M3、M4并联,其中Ml的源极接MO的漏极,M2与M3共栅极,且M2的栅极与源极相连之后接Ql的漏极,Ql输出接入电阻RS’。M3’与M4’串联,M3’的源极电感L2、L1然后接M5的漏极,MO’、Ml’相互串联之后与M3’、M4’并联,其中Ml’的源极接MO’的漏极,M2’与M3’共栅极,且M2的栅极与源极相连之后接Ql’的漏极,Q1’输出接入电阻RS’。误差放大器采用对称OTA (Operat1nal TransconductanceAmpIif ier )作为PffM控制电路的误差放大器结构,该电路结构简单、输出阻抗高、通频带宽宽,高频特性好,而且设计灵活,可以设计多端输入、多端输出电路。
[0015]图2中,PMOS管M1、M2和NMOS管M3、M4共同构成互补输入差分对结构,实现输入范围的轨到轨;Ml、M2、M15、M16、M13、M14和二极管连接的M7、M8构成PMOS前置放大器,同理M3、M4和二极管连接的M7、M8构成NMOS前置放大器,通式M5、M6组成一个PMOS锁存器,用来实现比较器的高速度;M7、M8是二极管连接的PMOS管,与PMOS管M5、M6并联以获得高的电压增益。PMOS管M9、M10与NMOS管Mil、M12共同组成了比较器的推挽式输出级。NMOS管M13、M15与M14、M16组成的电流镜将PMOS差分对M1、M2的电流镜像到NMOS差分对M3、M4电流的公共端,然后经输出级输出;M16、M17,M18、M19、M20组成的电流镜提供偏置电流,为互补差分对提供电流。
[0016]图3,其中M20、M19、M18共栅、漏极,M20源极接地,M19源极与M17的栅、漏极连接,M18的源极输出到Ml、M2的漏极,MU M2分别与M3、M4共栅极,MU M2的源极输出分别接到M15、M16的漏极,M15、M16的漏极与源极相连,M15与M13共栅极,M16与M14共栅极,M13、M14、M15、M16的源极接地,M5、M6、M7、M8构成差分放大器理想负载,使得输入摆幅大而且具有高速高精度的特点。其中M5、M7共漏极连接,输出到M13的漏极,M6、M8共漏极连接,输出到M14的漏极,M5、M8共栅极连接,M6、M7共栅极连接,且M5栅极信输出到与M7、M5源极,并作为M9的栅极信号,M5的栅极信号输出到M6、M8的源极,并作为MlO的栅极信号,M9、M10共漏极连接,M9的源极信号流向Mll的漏极,MlO的源极信号流向M12的漏极,且Mll的漏极与栅极相连,M11、M12的源极一同接地,输出信号从MlO的源极引出。
[0017]图4中,PffM Logic模块由反相器、四输入与非门和基本RS触发器组合而成。基本RS触发器RS触发器的Q输出端经过一个反相器作为二输入与非门的输入,其另一个输入端是时钟信号0SC,二输入与非门的输出Vr反馈到反馈到PffM比较器控制斜坡输入端电容充放电的NMOS管M3的栅极,控制电容C的充放电。PffM比较器输出信号PffMSignal和时钟信号OSC共同决定GATE Drive的输出占空比。PffM Logic输出两个信号GATE Drive和Vr,其中Vr反馈到与PffM比较器的反相输入端Vin相连的NMOS管M3的栅极,控制M3的开启和关断,进而控制了电容的充放电,采用前沿调制的方式来调节驱动脉冲占空比,控制输出,稳定输出电压。
【主权项】
1.一种PffM脉冲输出装置,包括重要的三个部分:误差放大器,PffM比较器和PffMLogic模块,其特征在于:PWM控制器的误差放大器模块采用跨导运算放大器作为PffM控制电路的误差放大器,同时在PWM比较器模块设计了一种差分放大器的理想负载结构来提高比较器的输出阻抗,提高增益,增加比较器精度;而且采用前置放大器将输入放大足够大并将其加载到锁存器上,结合前置放大器对输入信号的负指数响应和正反馈锁存器对输入信号的正指数响应的优点来优化比较器的速度提高其比较速度。2.根据权利要求1所述的PWM脉冲输出装置,其特征是误差放大器模块电路呈对称结构,M3与M4串联,M3的源极接M4的漏极,MO、Ml相互串联之后与M3、M4并联,其中Ml的源极接MO的漏极,M2与M3共栅极,且M2的栅极与源极相连之后接Ql的漏极,Ql输出接入电阻RS’ ;M3’与M4’串联,M3’的源极电感L2、LI然后接M5的漏极,MO’、Ml’相互串联之后与M3’、M4’并联,其中Ml’的源极接MO’的漏极,M2’与M3’共栅极,且M2的栅极与源极相连之后接Q1’的漏极,Q1’输出接入电阻RS’。3.根据权利要求1或2所述的PffM脉冲输出装置,其特征是所述PWM比较器模块中M20、M19、M18共栅、漏极,M20源极接地,M19源极与M17的栅、漏极连接,M18的源极输出到MU M2的漏极,Ml、M2分别与M3、M4共栅极,Ml、M2的源极输出分别接到M15、M16的漏极,M15、M16的漏极与源极相连,M15与M13共栅极,M16与M14共栅极,M13、M14、M15、M16的源极接地,M5、M6、M7、M8构成差分放大器理想负载,其中M5、M7共漏极连接,输出到M13的漏极,M6、M8共漏极连接,输出到M14的漏极,M5、M8共栅极连接,M6、M7共栅极连接,且M5栅极信输出到与M7、M5源极,并作为M9的栅极信号,M5的栅极信号输出到M6、M8的源极,并作为MlO的栅极信号,M9、MlO共漏极连接,M9的源极信号流向Mll的漏极,MlO的源极信号流向M12的漏极,且Mll的漏极与栅极相连,MlU M12的源极一同接地,输出信号从MlO的源极引出。4.根据权利要求1所述的PffM脉冲输出装置,其特征是所述PffMLogic模块由反相器、四输入与非门和基本RS触发器组合而成,其中基本RS触发器(O)的Q输出端经过反相器(I)作为二输入与非门(2)的输入,其另一个输入端是时钟信号0SC,经过RS触发器(4)输出给反相器(5),反相器(5)的输出信号反馈给四输入与非门(3),作为控制脉冲发生的一部分。
【专利摘要】一种PWM脉冲输出装置涉及一种PWM脉冲输出装置,适用于需要采用PWM控制的各种电源回路中。本发明设计了一种应用于开关电源的电流型?PWM控制电路,该电路结构简单、输出阻抗高、通频带宽宽,高频特性好,而且设计灵活,可以设计多端输入、多端输出电路,PWM比较器有输入摆幅大及高速高精度的特点,克服了现有电流模式的PWM调制电路开环不稳定、存在峰值电流与平均电流的误差、多路输出电源的交互调节性能不够理想的缺点。在PWM控制器中设计了重要的三个部分:误差放大器,PWM比较器和PWM?Logic模块。
【IPC分类】H02M1/06, H02M1/08
【公开号】CN105656293
【申请号】
【发明人】褚秀清
【申请人】褚秀清
【公开日】2016年6月8日
【申请日】2014年11月14日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1