专利名称:端子电镀用电镀引线结构的利记博彩app
技术领域:
本发明涉及存储器模块多层印刷电路板的端子电镀用电镀引线的结构。
随着存储器IC的小型化、薄型化,安装存储器IC的存储器模块的小型化、薄型化正在取得进展。作为该存储器模块的小型化来说,目前,引人注目的是DIMM(DualInline Memory Module)(双列直插式存储器模块)。所谓DIMM,与以往SIMM(SingleInline Memory Module)(单列直插式存储器模块)正反面邻接的外部端子通过通孔导通连接不同,其正反面邻接的外部端子具有不同的信号。
但是,上述SIMM或DIMM,如图2(a-1)所示,如果端子2电镀时所需的电镀引线从电路板端面引出,则如图2(a-2)所示,在进行根部清理加工时,电镀引线将变成卷丝4,有可能导致邻接的端子2的短路。图中,1表示通孔,5表示根部清理加工的侧面。
因此,如图2(b)所示,在SIMM的情况下,有一种从端子的通孔7引出中层引线的方法,但在DIMM的情况下,因正反面邻接的端子不同,所以如图2(c)所示,要从各端子钻出电镀用通孔。
如采用这种结构,则因在与SIMM相同面积的范围需集中2倍密度的通孔,所以存在使配线设计的难度增加,或不可能实现迂回连接的问题。
本发明的目的是提供一种能够解决上述问题、并能减小配线面积及噪声的存储器模块多层印刷电路板的端子电镀用电镀引线结构。
为达到上述目的,本发明(1)在存储器模块多层印刷电路板上,设有分别配置在正反面的端子、从该端子引出的配线、及连接该配线和中间层的暗穿孔。
因此,即使是象DIMM那样的正反面端子具有不同信号的模块,也能采用BTH(暗穿孔)得到电镀引线,与采用通孔时相比,通孔面积减小一半,可达到减小配线面积的目的。
(2)在存储器模块多层印刷电路板上,设有通过暗穿孔以中层连接在一起进行电镀用的配线、及在该配线电镀后通过进行开孔加工(NC加工)将该配线断开、配置在端子下的中层部分的GND(接地)区。
这样,用中层将邻接的BTH进行连接配线,可整体地得到电镀引线,所以可在端子下的中层设置GND图形的空间。利用该端子下的中层GND图形,能使互相受到信号复杂影向的端子部分的阻抗保持恒定,从而能减小噪声。
(3)在存储器模块多层印刷电路板上,设有以表层连接邻接端子进行电镀用的配线、及在电镀后通过在该配线上进行开孔加工(NC加工)将该配线断开、配置在端子下的中层部分的GND区。
因此,除了与上述(2)同样地能使端子部分的阻抗保持恒定、从而能减小噪声之外,由于不需要BTH,所以能以现有的简易技术实现,另外,由于是用表层进行配线、断线的加工,所以在目视检查时易于进行修改。
图1是表示本发明第1实施例的DIMM的端子电镀用电镀引线结构的斜视图。
图2是表示现有的DIMM的端子电镀用电镀引线存在问题的图。
图3是表示本发明第2实施例的DIMM的端子电镀用电镀引线结构的斜视图。
图4是表示本发明第3实施例的存储器模块多层印刷电路板的端子电镀用电镀引线结构的斜视图。
符号说明10 BTH11 绝缘层12、13、22配线14、23开孔(NC加工)15 GND图形21 端子以下,参照
本发明的实施形态。
首先,说明本发明的第1实施例。
图1是表示本发明第1实施例的DIMM的端子电镀用电镀引线结构的斜视图。
在本实施例中,为得到DIMM的端子电镀用电镀引线,采用了BTH(暗穿孔)。
BTH是采用仅将通孔钻开必要部分(层间通孔)的方法、作为对高密度配线的一种有效技术而使用的。
如图1所示,上下2个BTH10具有不同的信号,但在各个BTH10之间备有绝缘层11,所以即使是在同一位置,也不会发生信号混线。
这里,从正反面的各端子21引出的配线,是以通过各BTH10连接于中层并从中层引出的配线12作为电镀引线连接的。
如上所述,按照第1实施例,即使是象DIMM那样的正反面端子具有不同信号的模块,由于能采用BTH得到电镀引线,所以与采用通孔时相比,通孔面积减小一半,可达到减小配线面积的目的。
图3是表示本发明第2实施例的存储器模块多层印刷电路板的端子电镀用电镀引线结构的斜视图。
在第1实施例中示出了采用BTH从端子下的中层得到电镀引线的方法,但在本实施例中,如图3(a)所示的那样,从表层通过BTH10连接于中层并用中层连接邻接的BTH10而构成配线13,将配线13汇总连接而从电路板侧面得到引线。
在进行电镀后,如图3(b)所示,从进行了配线连接的配线13的上部进行NC加工,形成开孔14,将邻接的信号连接断开。图3(c)是中层的图形(从上部透视)。
这里,由于是将邻接的BTH横向配线,所以端子下的中层部分是空的。可将GND图形15配置在该中层的空的部分。
如上所述,按照第2实施例,用中层连接邻接的BTH进行配线,可整体地得到电镀引线,所以可在端子21下的中层形成配置GND图形15的空间。
利用该端子21下的中层GND图形15,能使互相受到信号复杂影响的端子部分的阻抗保持恒定,从而能减小噪声。
图4是表示本发明第3实施例的存储器模块多层印刷电路板的端子电镀用电镀引线结构的斜视图。
在上述第2实施例中,可通过BTH得到电镀引线,但在本实施例中,如图4(a)所示,是用表层将邻接的端子21连接在一起构成配线22,并用配线22连接而得到电镀引线。
对配线22进行电镀后,如图4(b)所示,在配线22上进行NC加工,形成开孔23,将邻接的信号连接断开。
在这种情况下,也能在端子下的中层配置GND图形。
如上所述,按照第3实施例,除了与第2实施例同样地能使端子部分的阻抗保持恒定,预期能减小噪声之外,由于不需要BTH,所以能以现有的简易技术实现。
另外,由于是用表层进行配线、断线的加工,所以在目视检查时易于进行修改。
本发明并不限定于上述实施例,可根据本发明的主旨作各种变形,这些变形均不脱离本发明的范围。
如以上所详细说明的,按照本发明,可以获得如下效果。按照权利要求1所述的发明,即使是象DIMM那样的正反面端子具有不同信号的模块,也能采用BTH得到电镀引线,与采用通孔时相比,通孔面积减小一半,可达到减小配线面积的目的。按照权利要求2所述的发明,用中层将邻接的BTH进行连接配线,可整体地得到电镀引线,所以可在端子下的中层形成设置GND图形的空间。利用该端子下的中层GND图形,能使受到信号复杂影向的端子部分的阻抗保持恒定,从而能减小噪声。按照权利要求3所述的发明,除了与上述[2]同样地能使端子部分的阻抗保持恒定、从而能减小噪声之外,由于不需要BTH,所以能以现有的简易技术实现,另外,由于是用表层进行配线、断线的加工,所以在目视检查时易于进行修改。
权利要求
1.一种端子电镀用的电镀引线结构,其特征在于在存储器模块多层印刷电路板上备有(a)分别配置在正反面的端子;(b)从该端子引出的配线;及(c)连接该配线和中间层的暗穿孔。
2.一种端子电镀用的电镀引线结构,其特征在于在存储器模块多层印刷电路板上备有(a)通过暗穿孔以中层连接邻接端子一起进行电镀用的配线;及(b)在该配线电镀后通过开孔加工将上述配线断开、配置在端子下的中层部分的GND区。
3.一种端子电镀用的电镀引线结构,其特征在于在存储器模块多层印刷电路板上备有(a)以表层连接邻接端子进行电镀用的配线;及(b)在该配线电镀后通过进行开孔加工将该配线断开,配置在端子下的中层部分的GND区。
全文摘要
本发明提供一种能减小配线面积及噪声的存储器模块多层印刷电路板的端子电镀用电镀引线结构。从正反面的各端子21引出的配线,是以通过各BTH10连接于中层并从中层引出的配线12作为电镀引线而连接的。
文档编号H05K1/16GK1158071SQ9611857
公开日1997年8月27日 申请日期1996年12月6日 优先权日1995年12月6日
发明者早见惠子 申请人:冲电气工业株式会社