无线ap信号强度检测板及静态无线ap信号强度检测系统的利记博彩app

文档序号:10354601阅读:750来源:国知局
无线ap信号强度检测板及静态无线ap信号强度检测系统的利记博彩app
【技术领域】
[0001]本实用新型涉及无线信号强度检测技术,具体涉及一种无线AP信号强度检测板及静态无线AP信号强度检测系统,适用于地铁建设初期使用WIFI技术建设的乘客信息系统AP信号强度的检测。
【背景技术】
[0002]现有的无线信号强度检测装置能够测试现场的信号电磁强度、频率、信噪比、衰减等基本信息,测试人员根据记录与设计数值比较后再调整天线方向、俯仰角、发射功率、增益等参数,这种方法虽简单,却不能连续、在线、实时地对信号强度进行记录,很难批量对无线接入点(AP)进行调整,故存在测试人员工作效率低下,需花费大量调试时间,信号强度不能满足运营要求的问题。
[0003]因此,有必要开发一种新的无线AP信号强度检测板及静态无线AP信号强度检测系统。

【发明内容】

[0004]本实用新型的目的是提供一种无线AP信号强度检测板及静态无线AP信号强度检测系统,能连续、在线、实时对信号强度进行记录,以便后期批量调整天线参数,能提高工作效率。
[0005]本实用新型所述的无线AP信号强度检测板,包括数据处理板卡和信号采集卡;
[0006]所述信号采集卡包括CPU,分别与CPU连接的第一接口、第一存储器、整形电路,与整形电路连接的滤波电路,以及与滤波电路连接的耦合电路;
[0007]所述数据处理板卡包括FPGA(即现场可编程逻辑阵列),以及分别与FPGA连接的声光报警电路、第二存储器、第二接口、第三接口、第四接口、第五接口和信标采集模块,所述数据处理板卡通过第二接口、第一接口与信号采集卡连接。
[0008]所述信号采集卡还包括分别与CPU连接的第一复位电路、第一开关电源以及第一时钟电路;
[0009]所述数据处理板卡还包括分别与FPGA连接的第二复位电路、第二开关电源以及第二时钟电路。
[0010]所述第一接口、第二接口以及第五接口均采用RS422接口。
[0011]所述第三接口为网口。
[0012]所述第四接口为VGA接口。
[0013]本实用新型所述的一种静态无线AP信号强度检测系统,包括喷墨处理装置、其内存储有全线信号设计强度标准数据库的上位机,以及如本实用新型所述的无线AP信号强度检测板,所述上位机、喷墨处理装置分别与无线AP信号强度检测板连接。
[0014]工作原理:无线信号经信号采集卡中的耦合电路耦合后传送给滤波电路、整形电路处理,所述CPU采集信号的幅值和频率,并对所采集的数据进行编码后通过第一接口传送给数据处理板卡。所述数据处理板卡将第二接口传送过来的数据通过FPGA解码,得到信号采集卡发送过来的信号幅值和频率,并依据信标采集模块所记录的位置信息从上位机中调用全线信号设计强度标准数据库,比对实际值与设定值是否在允许误差范围内,如果在误差范围内,则不处理,如果超出误差允许范围,将信标采集装置记录的位置信息和信号幅值、频率信息存入第二存储器中,同时控制声光报警电路发出报警,并调用喷墨处理装置在轨道砼板上标记。
[0015]进一步,还包括用于在完成整个信标段后将所有故障点的信息打印输出的打印机,该打印机与上位机连接。
[0016]进一步,还包括显示器,所述显示器通过VGA接口与无线AP信号强度检测板连接,无线信号强度的幅值、频率和测试仪器所处位置也可通过VGA接口传送给显示器进行显示,便于观察。
[0017]本实用新型的有益效果:它能够连续、在线、实时的对信号强度进行记录,依据位置信标,记录故障点所在位置,并同时输出声光报警信号和喷墨记录位置,具有准确、直观的特点,且可以设置多处信标,连续作业,后期只需要根据输出的报表对无线AP装置进行批量调整即可,大大提高了测试效率。
【附图说明】
[0018]图1为本实用新型所述无线AP信号强度检测板的结构框图;
[0019]图2为本实用新型所述静态无线AP信号强度检测系统的结构框图;
[0020]其中:1、数据处理板卡,la、FPGA,lb、声光报警电路,lc、第二存储器,ld、第三接口,le、第四接口,If、第二复位电路,lg、第二时钟电路,lh、第二开关电源,I1、信标采集模块,Ij、第五接口,2、信号采集卡,2a、CPU,2b、整形电路,2c、滤波电路,2d、耦合电路,2e、第一存储器,2f、第一时钟电路,2g、第一开关电源,2h、第一复位电路,21、第一接口,3、无线AP信号强度检测板,4、打印机,5、上位机,6、显示器,7、喷墨处理装置。
【具体实施方式】
[0021 ]下面通过实施例并结合附图,对本实用新型作进一步说明:
[0022]如图1所示的无线AP信号强度检测板,包括数据处理板卡和信号采集卡。
[0023]如图1所示,信号采集卡2包括CPU2a、整形电路2b、滤波电路2c、耦合电路2d、第一存储器2e、第一时钟电路2f、第一开关电源2g、第一复位电路2h和第一接口2i;以上各模块电路均为现有技术,其中,CPU采用ARM7系列(比如:STR736FV1T7、STR735FZ2T6)。以上各模块电路的具体连接关系如下:
[0024]整形电路2b、第一存储器2e、第一时钟电路2f、第一开关电源2g、第一复位电路2h和第一接口 2i分别与CPU2a连接,滤波电路2c与整形电路2b连接,耦合电路2d与滤波电路2c连接。
[0025]如图1所示,数据处理板卡I包括FPGAla、声光报警电路lb、第二存储器lc、第三接口 IcU第四接口 le、第二复位电路If、第二时钟电路lg、第二开关电源lh、信标采集模块Ii和第二接口 Ik;以上各模块电路均为现有技术,其中,FPGAla采用Spartan-6LXT系列(比如:父〇651^251'、乂0651^451'、乂0651^751'、乂0651^1001
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1