基于单片机实现视频解码芯片配置的视频采集电路的利记博彩app

文档序号:8999454阅读:1433来源:国知局
基于单片机实现视频解码芯片配置的视频采集电路的利记博彩app
【技术领域】
[0001]本实用新型涉及一种视频采集电路,具体是一种利用单片机实现视频解码芯片配置的视频,从而节约主控芯片资源的视频采集电路,属于视频采集处理技术领域。
【背景技术】
[0002]随着多媒体技术的发展,数据量庞大成了视频处理的一个突出问题;在图像帧率及分辨率要求比较高的场合,仅用专用的视频压缩芯片或通用的高性能数字信号处理芯片(DSP),均无法获得令人满意的效果。为此,人们提出了多种解决方案,其中比较有代表性的方案有两种:一种是在中央控制器的调度下,两片或多片视频处理芯片并行对视频数据进行处理。另一种是整个视频处理系统由视频采集子系统和视频压缩子系统共同完成视频处理。
[0003]视频采集子系统通常采用数字信号处理器为核心控制器进行设计,数字信号处理器通常具有高速的运算性能和丰富的外围接口,非常适合视频应用系统使用,通常的数据处理过程是:CCD摄像头将光信号转化为模拟视频信号,视频解码器将模拟视频信号转换为PAL制的数字视频信号,通过存储控制器(通常由数字信号处理器)将数字信号暂存到片外SRAM中,从而图像压缩子系统才能将暂存的视频数据读出并进行压缩处理。
[0004]而广泛采用的视频解码器SAA7113H芯片在上电后,芯片不是立即采集模拟视频信号进行A/D转换处理,输出数字信号,它必须由前端控制器通过I2C串行总线对其内部寄存器进行初始化设置后,才能正常工作。
[0005]现有技术中往往采用核心控制器对SAA7113H芯片进行初始化设置,使其能够正常工作,然而这不但不利于节约核心控制器(也即是数字信号处理器)的内部资源,也不利于软件调试。
【实用新型内容】
[0006]针对现有技术存在的上述不足,本实用新型的目的是:怎样提供一种节约视频采集系统主控芯片内部资源,并且便于调试的视频采集电路。
[0007]为了实现上述目的,本实用新型采用了以下的技术方案。
[0008]基于单片机实现视频解码芯片配置的视频采集电路,其特征在于:包括单片机、视频解码芯片和数字信号处理器;所述视频解码芯片为SAA7113H芯片;
[0009]所述视频解码芯片的模拟视频信号输入口 VIN与CXD摄像头的输出端相连接;视频解码芯片的数字视频信号输出口 VOUT与所述数字信号处理器的数据输入口 VP2相连接;数字信号处理器的数据输出口与存储器的输入口相连接;
[0010]视频解码芯片的时钟端SCL与单片机的输入输出口相连接,视频解码芯片的数据端SDA与单片机的输入输出口相连接。
[0011]进一步的,所述单片机为AT89C51芯片,所述数字信号处理器为DM64芯片。
[0012]相比现有技术,本实用新型具有如下优点:
[0013]本实用新型中,本系统是利用单片机的两个输入输出端口模拟I2C的串行数据端SDA、串行时钟端SCL,按照I2C协议的时序进行配置,配置后SAA7113H芯片按奇偶场的顺序输出PAL制的数字视频信号,实现视频解码,因此与现有技术所采用的由核心控制器对SAA7113H芯片进行初始化设置的方式相比,本实用新型具有节省核心控制器的内部资源,而且便于软件调试的优点。
【附图说明】
[0014]图1为本实用新型的电路结构图;
【具体实施方式】
[0015]下面结合附图和【具体实施方式】对本实用新型作进一步详细说明。
[0016]如图1所示,基于单片机实现视频解码芯片配置的视频采集电路,包括单片机、视频解码芯片和数字信号处理器;
[0017]视频解码芯片为SAA7113H芯片,其将模拟视频信号转换为PAL制的数字视频信号;
[0018]数字信号处理器作为视频采集电路的核心控制器,具体可采用DM64,该型号DSP专门用于多媒体视音频应用,具有高速的运算性能和丰富的外围接口,例如多通道视频口、以太网口等。
[0019]单片机作为视频解码芯片的配置专用控制器,性能要求不高,可采用价格低廉,设计人员普遍熟悉的AT89C51。
[0020]本实用新型的具体电路连接关系是:
[0021]视频解码芯片的模拟视频信号输入口 VIN与CCD摄像头的输出端相连接;视频解码芯片的数字视频信号输出口 VOUT与所述数字信号处理器的数据输入口 VP2相连接;数字信号处理器的数据输出口与存储器的输入口相连接,存储器可采用片外SRAM实现。以上电路连接构成了视频采集电路的主体架构。
[0022]与视频采集电路中视频解码芯片配置电路连接是:
[0023]视频解码芯片的串行时钟端SCL与单片机的输入输出口相连接,视频解码芯片的串行数据端SDA与单片机的输入输出口相连接。具体的可采用单片机的两位普通并行输入输出口实现,例如,采用单片机的引脚Pl.0和Pl.1模拟I2C的SDA、SCL,按照I2C协议的时序进行配置。
[0024]本实用新型的工作原理如下:CCD摄像头将光信号转化为模拟视频信号,视频解码器(SAA7113H芯片)将模拟视频信号转换为PAL制的数字视频信号,通过存储控制器(也即是数字信号处理器实现的核心控制器)将数字信号暂存到片外SRAM中,从而图像压缩子系统可将暂存的视频数据读出并进行压缩处理。
[0025]单片机的引脚Pl.0和Pl.1模拟I2C的SDA、SCL,按照I2C协议的时序对SAA7113H芯片进行配置;根据实际需要单片机可设置SAA7113H芯片的相关功能,如配置芯片的寄存器、复位芯片、使能芯片、改变芯片模式等。
[0026]SAA7113H芯片的时钟由一片24.576MHz的晶振提供,产生内部所需的LLC信号及其二分频信号LLC2。其中LLC2信号用于同步整个图像采集系统,一个LLC2周期采集一个象素的图像数据。
[0027]最后说明的是,以上实施例仅用以说明本实用新型的技术方案而非限制,尽管参照较佳实施例对本实用新型进行了详细说明,本领域的普通技术人员应当理解,可以对本实用新型的技术方案进行修改或者等同替换,而不脱离本实用新型技术方案的宗旨和范围,其均应涵盖在本实用新型的权利要求范围当中。
【主权项】
1.基于单片机实现视频解码芯片配置的视频采集电路,其特征在于:包括单片机、视频解码芯片和数字信号处理器;所述视频解码芯片为SAA7113H芯片; 所述视频解码芯片的模拟视频信号输入口 VIN与CCD摄像头的输出端相连接;视频解码芯片的数字视频信号输出口 VOUT与所述数字信号处理器的数据输入口 VP2相连接;数字信号处理器的数据输出口与存储器的输入口相连接; 视频解码芯片的时钟端SCL与单片机的输入输出口相连接,视频解码芯片的数据端SDA与单片机的输入输出口相连接。2.根据权利要求1所述的基于单片机实现视频解码芯片配置的视频采集电路,其特征在于,所述单片机为AT89C51芯片,所述数字信号处理器为DM64芯片。
【专利摘要】本实用新型公开了基于单片机实现视频解码芯片配置的视频采集电路,包括单片机、视频解码芯片和数字信号处理器,视频解码芯片为SAA7113H芯片;视频解码芯片的模拟视频信号输入口VIN与CCD摄像头的输出端相连接;视频解码芯片的数字视频信号输出口VOUT与数字信号处理器的数据输入口VP2相连接;视频解码芯片的时钟端SCL与单片机的输入输出口相连接,视频解码芯片的数据端SDA与单片机的输入输出口相连接。本实用新型具有节省视频采集电路核心控制器的内部资源,而且便于软件调试的优点。
【IPC分类】H04N5/232
【公开号】CN204652527
【申请号】CN201520299958
【发明人】张仕海, 陈宁宁, 叶利丽, 王渊民, 徐永忠
【申请人】乐山职业技术学院
【公开日】2015年9月16日
【申请日】2015年5月4日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1