包括均衡器的集成电路及用于调节均衡器增益的方法

文档序号:10578103阅读:464来源:国知局
包括均衡器的集成电路及用于调节均衡器增益的方法
【专利摘要】提供了一种集成电路,该集成电路包括:均衡单元,适用于均衡连续输入的输入数据;取样单元,适用于对由均衡单元使用两个或更多个多相位时钟而均衡过的输入数据的中心和边沿取样;以及增益调节单元,适用于使用由取样单元取样的输入数据的中心和输入数据的边沿来调节均衡单元的增益。
【专利说明】包括均衡器的集成电路及用于调节均衡器増益的方法
[0001]相关申请的交叉引用
[0002]本申请要求2015年3月6日提交的第10-2015-0031461号韩国专利申请的优先权,其全部内容通过引用合并于此。
技术领域
[0003]本发明的示例性实施例涉及一种集成电路,更具体地,涉及一种均衡器。
【背景技术】
[0004]在电系统中,信号在集成电路(IC)芯片之内传输或者在两个或更多个IC芯片之间传输。在两个或更多个IC芯片之间,信号可以通过PCB上的传输线、电缆或其他手段来传输。在IC芯片之内,信号可以通过内在线路来传输。在传输期间,在一些信号分量中信号经历损失,该损失应当被补偿。
[0005]在高速信号传输期间,均衡器或持续时间线性均衡器(CTLE)补偿该损失。图1是图示不同示例中的频率响应的示图。在图1中,附图标记“101”表示信道或信号传输线中的一些信号频率分量的信号损失。如所指出的,信号在更高的信号频率分量中经历更大的损失。附图标记“102”表示均衡器的频率响应特性,且均衡器被设计为在更高频率处具有更高的增益。附图标记“103”表示由均衡器恢复的信号的频率响应特性。在信道上,随着信号的频率变得越高,损失也变得越高,但随着信号的频率变得越高,均衡器的增益变得越高。结果,更高频率的信号被均衡器补偿,该均衡器在宽的频率范围内给出被传输信号的恒定响应特性。当均衡器的增益不足时,高频率的信号不能正确地传输。此外,当均衡器的增益过高时,噪音分量被放大。
[0006]均衡器可以连同时钟数据恢复(CDR)电路来使用。在此配置中,为了正确地控制均衡器的增益,由CDR电路产生的时钟和数据的相位必须被正确地对齐。如果在时钟和数据以及均衡器的增益之间存在错位(misaI ignment),则接收到的数据的质量可能差。

【发明内容】

[0007]各种实施例针对一种可以正确地调节均衡单元的增益的集成电路。
[0008]在实施例中,集成电路包括:均衡单元,适用于均衡连续输入的输入数据;取样单元,适用于对由均衡单元使用两个或更多个多相位时钟而均衡过的输入数据的中心和边沿取样;以及增益调节单元,适用于使用由取样单元取样的输入数据的中心和输入数据的边沿来调节均衡单元的增益。
[0009]当输入数据的取样中心具有包括转变点的预定模式时,增益调节单元可以根据在输入数据的取样中心的转变点的两端处的输入数据的取样边沿来调节均衡单元的增益。
[0010]当输入数据的取样中心具有模式(0,0,I,0)时,当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(0,0)时,增益调节单元可以增大均衡单元的增益,而当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(I,I)时,增益调节单元可以减小均衡单元的增益。
[0011]当输入数据的取样中心具有模式(I,I,0,I)时,当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(I,I)时,增益调节单元可以增大均衡单元的增益,而当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(0,0)时,增益调节单元可以减小均衡单元的增益。
[0012]均衡单元可以包括:第一电流源,适用于供应预定量的电流给正输出节点;第二电流源,适用于供应预定量的电流给负输出节点;第一下降单元,适用于响应于正输入节点的电压电平来使正输出节点的电流下降;第二下降单元,适用于响应于负输入节点的电压电平来使负输出节点的电流下降;电容器,连接到负输出节点和正输出节点;以及电阻器,连接到负输出节点和正输出节点。增益调节单元可以调节电容器的电容值和电阻器的电阻值中的一种或更多种。
[0013]取样单元可以包括针对多相位时钟中的每个多相位时钟的一个取样部,以及取样部中的每个可以使用多相位时钟之中的对应于取样部自身的时钟来对均衡输入数据执行取样。
[0014]增益调节单元可以包括:串行到并行转换器,适用于对输入数据的取样中心和输入数据的取样边沿执行串行到并行转换;数据选择器,适用于选择并输出由串行到并行转换器串行到并行地转换的输入数据的取样中心和输入数据的取样边沿中的输入数据的四个连续的取样中心和输入数据的两个连续的取样边沿;以及编码发生器,适用于使用数据选择器的输出来产生用于调节均衡单元的增益的增益调节码。
[0015]集成电路还可以包括:时钟数据恢复单元,适用于使用输入数据的取样中心和输入数据的取样边沿来产生多相位时钟。
[0016]在实施例中,用于调节均衡器电路的增益的方法包括:对连续输入的输入数据的中心和边沿取样;确认输入数据的取样中心是否具有包括转变点的预定模式;以及当输入数据的取样中心具有包括转变点的预定模式时,根据在转变点的两端处的输入数据的取样边沿来调节均衡器电路的增益。
[0017]预定模式可以为(0,0,I,0),且当在转变点的两端处的输入数据的取样边沿为(0,
0)时,调节增益的步骤可以增大均衡单元的增益,以及当在转变点的两端处的输入数据的取样边沿为(I,I)时,调节增益的步骤可以减小均衡单元的增益。
[0018]预定模式可以为(I,I,0,I),且当在转变点的两端处的输入数据的取样边沿为(I,
1)时,调节增益的步骤可以增大均衡单元的增益,以及当在转变点的两端处的输入数据的取样边沿为(0,0)时,调节增益的步骤可以减小均衡单元的增益。
[0019]在实施例中,集成电路可以包括:均衡单元,适用于均衡输入数据;取样单元,适用于对均衡数据的中心和边沿取样;以及增益调节单元,适用于使用取样数据来调节均衡单元的增益。
[0020]当取样数据的取样中心包括具有第一值的第一部分、具有第二值的第二部分和具有第一值的第三部分时,增益调节单元可以调节增益,第一部分是过渡稳定的。
[0021]增益调节单元可以基于取样数据中的单个持续期间的单个中心和相邻边沿的值来调节增益。
[0022]单个中心可以对应于第二部分。
[0023]当单个中心与相邻边沿之间的值不同时,增益调节单元可以增大增益,当单个中心与相邻边沿之间的值相同时,增益调节单元可以减小增益。
[0024]取样中心可以具有模式(0,0,1,0)。
[0025]取样中心可以具有模式(I,I,0,I)。
[0026]取样单元可以包括针对多相位时钟中的每个多相位时钟的取样部,且取样部中的每个可以使用其对应的多相位时钟来对均衡数据取样。
[0027]集成电路还可以包括:时钟数据恢复单元,适用于基于取样数据来产生多相位时钟。
[0028]根据本发明的实施例,可以最佳地调节均衡单元的增益。
【附图说明】
[0029]图1是图示信道上的频率响应的示图。
[0030]图2是图示根据本发明的实施例的集成电路的示图。
[0031]图3是图示图2中示出的均衡单元的示图。
[0032]图4A是示例性地图示均衡单元根据电阻器的电阻值改变的频率增益曲线的示图。
[0033]图4B是示例性地图示均衡单元根据电容器的电容值改变的频率增益曲线的示图。
[0034I图5是示例性地图示图2中示出的取样单元的示图。
[0035]图6是示例性地图示图5中示出的取样单元的操作的示图。
[0036]图7A是示例性地图示当均衡单元增益不足时欠补偿(under-compensated)数据的波形的示图。
[0037]图7B是示例性地图示当均衡单元具有过度增益时过补偿(over-compensated)数据的波形的示图。
[0038]图8是示例性地图示图2中示出的增益调节单元的操作的表格。
[0039]图9是示例性地图示图2中示出的增益调节单元的示图。
[0040]图10是示例性地图示图9中示出的串行到并行转换器和数据选择器的操作的示图。
【具体实施方式】
[0041]下面将参照附图来更详细地描述各种实施例。然而,本发明可以以不同的形式来实施,而不应当被解释为局限于本文中所陈述的实施例。相反地,这些实施例被提供使得本公开将是彻底的且完整的,且这些实施例将把本发明的范围充分地传达给本领域技术人员。贯穿本公开,相同的附图标记指代本发明的各种附图和实施例中的相同的部分。
[0042]图2是图示根据本发明的实施例的集成电路的示图。
[0043]参见图2,集成电路可以包括均衡单元210、取样单元220、增益调节单元230和时钟数据恢复单元240。
[0044]均衡单元210可以均衡数据DATA和DATAB。数据DATA和DATAB可以连续输入。这里,示例为数据DATA与DATAB是差分的。均衡单元210的增益可以由增益调节码GAIN〈0:N>来调
-K-■P。
[0045]取样单元220可以对均衡数据DATA—EQ的持续期间的中心和边沿取样,均衡数据DATA_EQ被均衡单元210使用多相位时钟CLK0、CLK1、CLK0B和CLKlB来均衡。例如,取样单元220可以同步于时钟CLKl和CLKlB来对均衡数据DATA_EQ的持续期间的中心执行取样,以及可以同步于时钟CLKO和CLKOB来对均衡数据DATA_EQ的持续期间的边沿执行取样。这里,示例为提供了四个多相位时钟CLKO、CLK1、CLKOB和CLKIB。然而,这仅为示例性的,且多相位时钟的数目不局限于此。
[0046]增益调节单元230可以产生增益调节码GAIN〈0:N〉,以用于使用取样单元220的取样结果SAMPLE0、SAMPLE 1、SAMPLE0B和SAMPLE1B来调节均衡单元210的增益。
[0047]时钟数据恢复单元240可以使用取样单元220的取样结果SAMPLEO、SAMPLE1、SAMPLE0B和SAMPLE1B来产生多相位时钟CLK0、CLK1、CLK0B和CLK1B。时钟数据恢复单元240可以使用取样结果SAMPLEO、SAMPLE 1、SAMPLE0B和SAMPLE1B来感测数据DATA和DATAB与多相位时钟CLK0、CLK1、CLK0B和CLKlB之间的相位差,且可以调节多相位时钟CLK0、CLK1、CLK0B和CLKlB的相位。相应地,时钟数据恢复单元240可以产生与数据DATA和DATAB的持续期间的中心对齐的时钟CLKI和CLKIB以及与数据DATA和DATAB的持续期间的边沿对齐的时钟CLKO和CLKOBο
[0048]图3是图示图2中的均衡单元210的示图。
[0049]参见图3,均衡单元210可以包括第一电流源311、第二电流源312、第一下降部321、第二下降部322、电容器Cctrl和电阻器Rctrl。
[0050]第一电流源311和第二电流源312可以将相同量的电流分别供应给正输出节点OUT和负输出节点0UTB。
[0051 ] 第一下降部321可以响应于正输入节点IN的电压电平来使正输出节点OUT的电流下降,第二下降部322可以响应于负输入节点INB的电压电平来使负输出节点OUTB的电流下降。下降部321和322可以分别包括PMOS晶体管Pl和P2以及电阻器Rl和R2。
[0052] 正数据DATA可以输入到正输入节点IN,负数据DATAB可以输入到负输入节点INB。而且,作为均衡单元210的输出的均衡数据DATA_EQ可以输出到正输出节点OUT,与均衡数据DATA_EQ具有相反的相位的数据可以输出到负输出节点0UTB。取样单元220可以使用均衡数据DATA_EQ。
[0053 ] 通过正输入节点IN和负输入节点I NB输入的正数据DATA和负数据DATAB可以分别输出到正输出节点OUT和负输出节点0UTB。在此情形下,均衡单元210的频率响应特性(SP,增益)可以根据电容器Cctrl的电容值和电阻器Rctrl的电阻值来调节。电容器Cctrl可以为其电容可以调节的可变电容器,电阻器Rctrl可以为其电阻可以调节的可变电阻器。
[0054]通过根据增益调节码GAIN〈0:N>的对电容器Cctrl的电容值和电阻器Rctrl的电阻值中的一种或更多种的调节,均衡单元210的增益可以根据增益调节码GAIN〈0:N>来调节。SP,均衡单元210可以被设计为使得:(I)电容器Cctrl的电容由增益调节码GAIN〈0:N>来调节;(2)电阻器Rctrl的电阻由增益调节码GAIN〈0:N>来调节;或者(3)电容器Cctrl的电容由增益调节码GAIN〈0:N>的一半来调节,电阻器Rctrl的电阻由增益调节码GAIN〈0:N>的另一半来调节。
[0055]图4A是图示均衡单元210根据电阻器Rctrl的电阻值改变的频率增益曲线的示图。参见图4A,随着电阻器Rctrl的电阻值增大,频率增益曲线朝“401”方向移动。
[0056]图4B是图示均衡单元210根据电容器Cctrl的电容值改变的频率增益曲线的示图。参见图4B,随着电容器Cctrl的电容值增大,频率增益曲线朝“402”方向移动。
[0057]图5是示例性地图示图2中的取样单元220的示图。
[0058]参见图5,取样单元220可以包括多个取样部510到540,取样部510到540的数目等于多相位时钟CLK0、CLK1、CLK0B和CLKlB的数目。
[0059]取样部510到540中的每个可以使用多相位时钟CLK0、CLK1、CLK0B和CLKB中的对应的一个来对均衡数据DATA_EQ执行取样。取样部510到540中的每个可以在对应的时钟的上升沿取样并输出均衡数据DATA_EQ。
[0060]图6是示例性地图示图5中的取样单元220的操作的示图。如上所述,取样单元220可以同步于时钟CLKl和CLKlB来对均衡数据DATA_EQ的持续期间的中心执行取样,以及可以同步于时钟CLKO和CLKOB来对均衡数据DATA_EQ的持续期间的边沿执行取样。在图6中,均衡数据DATA_EQ被图示为串行数据Dl到D5。参见图6,取样单元510可以通过时钟CLKO来对均衡数据DATA_EQ的数据DO的左边沿、数据Dl与D2之间的边沿以及数据D3与D4之间的边沿执行取样。而且,取样单元520可以通过时钟CLKl来对偶数编号的数据DO、D2和04的中心执行取样。而且,取样单元530可以通过时钟CLKOB来对数据DO与Dl之间的边沿、数据D2与D3之间的边沿以及数据D4与D5之间的边沿执行取样。而且,取样单元540可以通过时钟CLKlB来对奇数编号的数据D1、D3和D5的中心执行取样。
[0061 ] 取样单元510到540的取样结果SAMPLE0、SAMPLE1、SAMPLE0B、SAMPLE1B可以被传送到增益调节单元230,且可以被用来调节均衡单元210的增益。而且,取样结果SAMPLEO、SAMPLE1、SAMPLE0B和SAMPLE1B可以被传送到时钟数据恢复单元240,且可以被用来确定均衡数据DATA_EQ与多相位时钟CLK0、CLK1、CLK0B和CLKlB之间的相位差。
[0062]现在,将描述增益调节单元230如何调节均衡单元210的增益以及描述增益调节单元230的配置。
[0063]图7A是示例性地图示当均衡单元210增益不足时欠补偿的均衡数据DATA_EQ的波形的示图。参见图7A,均衡单元210的不足增益可以导致均衡数据DATA_EQ(0,0,1,0)之中的向“I”的不完全转变,以及可以导致均衡数据DATA_EQ(1,1,0,1)之中的向“O”的不完全转变。
[0064]图7B是示例性地图示当均衡单元210具有过度增益时过补偿的均衡数据DATA_EQ的波形的示图。参见图7B,均衡单元210的过度增益可以导致均衡数据DATA_EQ(0,0,1,0)中的向T的过度转变,以及可以导致均衡数据DATA_EQ( I,I,O,I)之中的向“O”的过度转变。
[0065]图8是示例性地图示图2中的增益调节单元230的操作的表格。在图8中,名称标示“DK、DK+1、DK+2和DK+3”分别表示均衡数据DATA_EQ的第一持续期间到第四持续期间的中心,“EK+2”表示第二持续期间的右边沿或第三持续期间的左边沿,“EK+3”表示第三持续期间的右边沿或第四持续期间的左边沿。
[0066]参见图8,当均衡数据DATA_EQ(0,0,I,O)的转变点“I”处的两个边沿被取样为(O,
O)时(这意味着如关于图7A而描述的欠补偿),增益调节单元230可以增大均衡单元210的频率响应特性中的较高频率带的增益。而且,当均衡数据DATA_EQ(0,0,I,0)的转变点“I”处的两个边沿被取样为(I,1)时(这意味着如关于图7B而描述的过补偿),增益调节单元230可以减小均衡单元210的频率响应特性中的较高频率带的增益。
[0067]另一方面,当均衡数据DATA_EQ(1,1,0,1)的转变点“O”处的两个边沿被取样为(I,I)时(这意味着如关于图7A而描述的欠补偿),增益调节单元230可以增大均衡单元210的频率响应特性中的较高频率带的增益。而且,当均衡数据DATA_EQ(1,1,0,1)的转变点“O”处的两个边沿被取样为(0,0)时(这意味着如关于图7B而描述的过补偿),增益调节单元230可以减小均衡单元210的频率响应特性中的较高频率带的增益。
[0068]对于具有除(1,1,0,1)和(0,0,1,0)以外的其他模式的均衡数据DATA_EQ,增益调节单元230可以不调节均衡单元210的增益。
[0069]为了精确地判定欠补偿还是过补偿,在转变点之前的数据应当处于过渡稳定状态。在数据转变之前的两个或更多个未转变且连续的数据可以表示过渡稳定状态。例如,数据模式(I,I,0)的最前面的(I,I)可以表示过渡稳定状态,以及数据模式(0,0,I)的最前面的(O,O)可以表示过渡稳定状态。对于图8中示出的模式,重复“O”两次或更多次的数据的中心DK和DK+1被转变为明确地为“O”,然后被转变,或者重复“I”两次或更多次的数据的中心DK和DK+1被转变为明确地为“I”,然后被转变。相应地,能够判定均衡单元210的增益是不足还是过度。
[0070]然而,用具有除(I,I,O,I)和(O,O,I,O)以外的其他模式对均衡数据DATA_EQ的欠补偿还是过补偿的判定可能不可靠。对于图8中未示出的模式,难以准确地判定对应的模式的出现是由均衡单元210的增益导致的还是由多相位时钟CLK0、CLK1、CLK0B和CLKlB与均衡数据DATA_EQ之间的相位差导致的。
[0071]图9是示例性地图示图2中的增益调节单元230的示图。
[0072]参见图9,增益调节单元230可以包括串行到并行转换器910、数据选择器920和编码发生器930。
[0073]例如,串行到并行转换器910可以以1:5来对取样单元220的取样结果SAMPLE0、SAMPLE 1、341031^08和3六1031^18执行串行到并行转换。由于提供了四个取样结果SAMPLEO、SAMPLE1、SAMPLE0B和SAMPLE1B,故串行到并行转换器910可以具有20个输出。
[0074]图10是示例性地图示图9中示出的串行到并行转换器910和数据选择器920的操作的示图。
[0075]参见图10,示出了均衡数据DATA_EQ的持续期间的10个中心DO到D9以及10个边沿EO到E9的由串行到并行转换器910执行的串行到并行转换的结果。
[0076]重新参见图9,数据选择器920可以选择并输出由串行到并行转换器910执行的串行到并行转换的结果之中的均衡数据DATA_EQ的4个连续的中心和均衡数据DATA_EQ的两个连续的边沿。
[0077]图10示例性地图示对由数据选择器920首先选择的四个中心D0、D1、D2和D3以及两个边沿E2和E3的选择(图中的(I)),以及对由数据选择器920其次选择的四个中心Dl、D2、D3和D4以及两个边沿E3和E4的选择(图中的(2))。
[0078]重新参见图9,当数据选择器920的选择结果对应于参照图8而描述的模式(I,1,0,
I)和(O,O,I,O)中的一个时,编码发生器930可以基于对均衡数据DATA_EQ是欠补偿还是过补偿的判定来改变增益调节码GAIN〈0:N>的值,以通过增益调节码GAIN〈0:N>来增大或减小均衡单元210的增益。而且,当数据选择器920的选择结果与模式(1,1,0,1)和(0,0,1,0)中的任意一个都不对应时,编码发生器930可以维持增益调节码GAIN〈0:N>的当前值。
[0079]尽管已经出于说明性的目的而描述了各种实施例,但对于本领域技术人员来说将明显的是,在不脱离如所附权利要求书限定的本发明的精神和范围的情况下,可以作出各种改变和修改。
[0080]通过以上实施例可见,本申请可以提供以下技术方案。
[0081]技术方案1.一种集成电路,包括:
[0082]均衡单元,适用于均衡连续输入的输入数据;
[0083]取样单元,适用于对由均衡单元使用两个或更多个多相位时钟而均衡过的输入数据的中心和边沿取样;以及
[0084]增益调节单元,适用于使用由取样单元取样的输入数据的中心和输入数据的边沿来调节均衡单元的增益。
[0085]技术方案2.如技术方案I所述的集成电路,
[0086]其中,当输入数据的取样中心具有包括转变点的预定模式时,增益调节单元根据在输入数据的取样中心的转变点的两端处的输入数据的取样边沿来调节均衡单元的增益。
[0087]技术方案3.如技术方案I所述的集成电路,其中,当输入数据的取样中心具有模式(0,0,1,0)时,
[0088]当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(0,0)时,增益调节单元增大均衡单元的增益,以及
[0089]当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(I,I)时,增益调节单元减小均衡单元的增益。
[0090]技术方案4.如技术方案I所述的集成电路,其中,当输入数据的取样中心具有模式(1,1,0,1)时,
[0091]当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(I,I)时,增益调节单元增大均衡单元的增益,以及
[0092]当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(0,0)时,增益调节单元减小均衡单元的增益。
[0093]技术方案5.如技术方案I所述的集成电路,
[0094]其中,均衡单元包括:
[0095]第一电流源,适用于供应预定量的电流给正输出节点;
[0096]第二电流源,适用于供应预定量的电流给负输出节点;
[0097]第一下降部,适用于响应于正输入节点的电压电平来使正输出节点的电流下降;
[0098]第二下降部,适用于响应于负输入节点的电压电平来使负输出节点的电流下降;
[0099 ]电容器,连接到负输出节点和正输出节点;以及
[0100]电阻器,连接到负输出节点和正输出节点,以及
[0101]其中,增益调节单元调节电容器的电容值和电阻器的电阻值中的一种或更多种。
[0102]技术方案6.如技术方案I所述的集成电路,
[0103]其中,取样单元包括针对多相位时钟中的每个多相位时钟的取样部,以及
[0104]其中,取样部中的每个使用其对应的时钟来对均衡过的输入数据执行取样。
[0105]技术方案7.如技术方案I所述的集成电路,其中,增益调节单元包括:
[0106]串行到并行转换器,适用于对输入数据的取样中心和输入数据的取样边沿执行串行到并行转换;
[0107]数据选择器,适用于选择并输出由串行到并行转换器串行到并行地转换的输入数据的取样中心和输入数据的取样边沿中的输入数据的四个连续的取样中心和输入数据的两个连续的取样边沿;以及
[0108]编码发生器,适用于使用数据选择器的输出来产生用于调节均衡单元的增益的增益调节码。
[0109]技术方案8.如技术方案I所述的集成电路,还包括:时钟数据恢复单元,适用于使用输入数据的取样中心和输入数据的取样边沿来产生多相位时钟。
[0110]技术方案9.一种用于调节均衡器的增益的方法,包括:
[0111]对连续输入的输入数据的中心和边沿取样;
[0112]确认输入数据的取样中心是否具有包括转变点的预定模式;以及
[0113]当输入数据的取样中心具有包括转变点的预定模式时,根据在转变点的两端处的输入数据的取样边沿来调节均衡器的增益。
[0114]技术方案10.如技术方案9所述的方法,其中,预定模式为(O,0,1,0),且当在转变点的两端处的输入数据的取样边沿为(0,0)时,调节增益的步骤增大均衡器的增益,以及当在转变点的两端处的输入数据的取样边沿为(I,1)时,调节增益的步骤减小均衡器的增益。
[0115]技术方案11.如技术方案9所述的方法,其中,预定模式为(I,I,O,I),且当在转变点的两端处的输入数据的取样边沿为(I,I)时,调节增益的步骤增大均衡器的增益,以及当在转变点的两端处的输入数据的取样边沿为(0,0)时,调节增益的步骤减小均衡器的增益。
[0116]技术方案12.—种集成电路,包括:
[0117]均衡单元,适用于均衡输入数据;
[0118]取样单元,适用于对均衡数据的中心和边沿取样;以及
[0119]增益调节单元,适用于使用取样数据来调节均衡单元的增益。
[0120]技术方案13.如技术方案12所述的集成电路,
[0121]其中,当取样数据的取样中心包括具有第一值的第一部分、具有第二值的第二部分和具有第一值的第三部分时,增益调节单元调节增益,以及
[0122]其中,第一部分是过渡稳定的。
[0123]技术方案14.如技术方案13所述的集成电路,其中,增益调节单元基于取样数据中的单个持续期间的单个中心和相邻边沿的值来调节增益。
[0124]技术方案15.如技术方案14所述的集成电路,其中,单个中心对应于第二部分。
[0125]技术方案16.如技术方案15所述的集成电路,
[0126]其中,当单个中心与相邻边沿之间的值不同时,增益调节单元增大增益,以及
[0127]其中,当单个中心与相邻边沿之间的值相同时,增益调节单元减小增益。
[0128]技术方案17.如技术方案13所述的集成电路,其中,取样中心具有模式(0,0,I,0)。
[0129]技术方案18.如技术方案13所述的集成电路,其中,取样中心具有模式(I,I,0,I)。
[0130]技术方案19.如技术方案12所述的集成电路,
[0131]其中,取样单元包括取样部,每个取样部具有对应的多相位时钟,以及
[0132]其中,取样部中的每个使用其对应的多相位时钟来对均衡数据取样。
[0133]技术方案20.如技术方案19所述的集成电路,还包括:时钟数据恢复单元,适用于基于取样数据来产生多相位时钟。
【主权项】
1.一种集成电路,包括: 均衡单元,适用于均衡连续输入的输入数据; 取样单元,适用于对由均衡单元使用两个或更多个多相位时钟而均衡过的输入数据的中心和边沿取样;以及 增益调节单元,适用于使用由取样单元取样的输入数据的中心和输入数据的边沿来调节均衡单元的增益。2.如权利要求1所述的集成电路, 其中,当输入数据的取样中心具有包括转变点的预定模式时,增益调节单元根据在输入数据的取样中心的转变点的两端处的输入数据的取样边沿来调节均衡单元的增益。3.如权利要求1所述的集成电路,其中,当输入数据的取样中心具有模式(O,O,I,O)时, 当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(0,0)时,增益调节单元增大均衡单元的增益,以及 当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(I,I)时,增益调节单元减小均衡单元的增益。4.如权利要求1所述的集成电路,其中,当输入数据的取样中心具有模式(I,1,0,1)时, 当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(I,I)时,增益调节单元增大均衡单元的增益,以及 当在输入数据的取样中心的转变点的两端处的输入数据的取样边沿为(0,0)时,增益调节单元减小均衡单元的增益。5.如权利要求1所述的集成电路, 其中,均衡单元包括: 第一电流源,适用于供应预定量的电流给正输出节点; 第二电流源,适用于供应预定量的电流给负输出节点; 第一下降部,适用于响应于正输入节点的电压电平来使正输出节点的电流下降; 第二下降部,适用于响应于负输入节点的电压电平来使负输出节点的电流下降; 电容器,连接到负输出节点和正输出节点;以及 电阻器,连接到负输出节点和正输出节点,以及 其中,增益调节单元调节电容器的电容值和电阻器的电阻值中的一种或更多种。6.如权利要求1所述的集成电路, 其中,取样单元包括针对多相位时钟中的每个多相位时钟的取样部,以及 其中,取样部中的每个使用其对应的时钟来对均衡过的输入数据执行取样。7.如权利要求1所述的集成电路,其中,增益调节单元包括: 串行到并行转换器,适用于对输入数据的取样中心和输入数据的取样边沿执行串行到并行转换; 数据选择器,适用于选择并输出由串行到并行转换器串行到并行地转换的输入数据的取样中心和输入数据的取样边沿中的输入数据的四个连续的取样中心和输入数据的两个连续的取样边沿;以及 编码发生器,适用于使用数据选择器的输出来产生用于调节均衡单元的增益的增益调节码。8.如权利要求1所述的集成电路,还包括:时钟数据恢复单元,适用于使用输入数据的取样中心和输入数据的取样边沿来产生多相位时钟。9.一种用于调节均衡器的增益的方法,包括: 对连续输入的输入数据的中心和边沿取样; 确认输入数据的取样中心是否具有包括转变点的预定模式;以及当输入数据的取样中心具有包括转变点的预定模式时,根据在转变点的两端处的输入数据的取样边沿来调节均衡器的增益。10.—种集成电路,包括: 均衡单元,适用于均衡输入数据; 取样单元,适用于对均衡数据的中心和边沿取样;以及 增益调节单元,适用于使用取样数据来调节均衡单元的增益。
【文档编号】H04L25/03GK105939300SQ201510762026
【公开日】2016年9月14日
【申请日】2015年11月10日
【发明人】池汉圭, 宋泽相, 张东旭
【申请人】爱思开海力士有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1