宽带正交误差校正的利记博彩app
【专利摘要】本发明涉及宽带正交误差校正。一种传输模块,其包括发射器、接收器回送以及QEC控制器。在第一状态下,QEC控制器校准所述回送接收器,以除去在所述回送接收器中的正交失衡。在第二状态下,在发射器和回送接收器之间提供通信路径,以及QEC控制器至少根据在回送接收器的输出的数据信号和在发射器的输入数据信号进行比较以识别在发射器中的正交失衡。基于所述比较,QEC控制器可以调整发射器的一个或多个特性以校正在发射器中的正交误差。
【专利说明】
宽带正交误差校正
【技术领域】
[0001]本公开的实施例涉及电子设备,并且更具体地,在一个或多个实施例中涉及无线发射器。
【背景技术】
[0002]用于无线基础设施(例如,蜂窝基站)的发射器传统上一直采用超外差或复杂的中频(IF)架构来实现。使用,使用直接转换架构而不是超外差架构实施无线发射器(TX)可以通过集成并使用更少的部件而减少整个系统的成本和尺寸。然而,使用直接转换无线发射器可出现一些问题。
[0003]直接转换发射器(TX)包括同相⑴和正交相位(Q)基带路径,每个驱动也由本地振荡器(LO)信号驱动的混频器,所述本地振荡器信号具有约等于期望的射频(RF)中心频率的频率。I路径混频器LO信号和Q路径混频器LO信号是异相(正弦和余弦)的90度,以及混频器的输出在RF相加。在I或Q路径(振幅误差)的任何不匹配,或者两个路径的相位差与90度(相位误差)的任何偏差被统称为正交误差或正交失衡。正交误差可导致不期望的边带(USB),其中,在偏离载波的某些频率的期望信号将在偏移频率的负值具有不希望的图像。该图像被认为是不希望的发射,以及不希望发射的可接受等级通过各种无线标准来确定。
[0004]在一些情况下,对于多载波(MC)的基站应用,直接转换TX需要具有非常低的不想要的边带等级(例如,小于-75dBm/Hz),这可以通过所谓正交误差校正(QEC)的校准过程来实现。
[0005]一些QEC过程观察单独的发射信号(盲算法),并当不想要的边带已经被去除时假设I和Q TX信号之间的相关性为零。然而,数字预失真(Dro)(其用于在基站中以改善功率放大器(PA)效率)可创建I和Q TX信号之间的相关性。因此,对于盲QEC处理,Dro有关的相关值可以被错误地检测为正交误差,并限制了最小可实现的不期望的边带。
[0006]对于进一步复杂的QEC,发射器中的正交误差可以由于基带滤波器的失配、DAC时钟歪斜等而随着基带频率有所不同。另外,将发射器置于脱机状态以完成校准过程是不希望的,因为它可以导致丢弃呼叫和其他不希望的副作用。
【发明内容】
[0007]本发明的系统、方法和设备每个具有多个方面,没有单个一个只负责其期望的属性。在不限制由下面的权利要求所表示的本发明的范围的情况下,某些功能现在将简要讨论。在考虑该论述之后,尤其是在阅读了题为“【具体实施方式】”的部分之后,人们将理解本发明的特点如何提供包括数据信号的正交误差校正的优点。
[0008]在一些实施例中,提供传输模块,其包括开关模块、可通信地耦合到该开关模块的发射器、通信地耦合到该开关模块的回送接收器、可通信地耦合到所述开关模块的校准模块以及可通信地耦合到所述回送接收器的控制器。在某些实施例中,在第一状态下,所述开关模块被配置成提供在校准模块的输出和回送接收器的输入之间的通信通路,并且所述控制器被配置为至少基于所述回送接收器的输出与预期输出的比较而识别并纠正在回送接收器中的正交失衡。此外,在一些实施例中,在第二状态下,开关模块被配置成提供发射器的输出和回送接收器的输入之间的通信通路。另外,在第二状态时,所述控制器被配置为至少部分地基于识别从回送接收器接收的数据信号和对应于由发射器接收的数据信号的缓冲数据信号而识别在发射器中的正交失衡,并调整发射器的一个或多个特性以至少部分地基于所述比较而校正存在于发射器中的所确定的正交失衡。
[0009]在一些实施例中,提供传输模块,其包括发射器、回送接收器和控制器。该控制器可以被配置以校准回送接收器用于解决在回送接收器中的正交失衡,从对应于由发射器接收的数据信号的校正回送接收器接收数据信号,至少部分地基于从校准回送接收器接收的数据信号和对应于由发射器接收的数据信号的缓冲数据信号的比较而识别在发射器中的正交失衡,并至少部分地基于所述比较而调整发射器的一个或多个特性以校正所识别的正交失衡。
[0010]在某些实施例中,上述传输模块还可以包括在校准模块的输出端之间以及回送接收器的输入和发射器之间输出通信地耦合的开关模块。此外,在第一状态下,所述开关模块可以被配置以提供在校准模块的输出和回送接收器的输入之间的通信通路。另外,在某些实施例中,在第二状态下,开关模块可以被配置为提供在发射器的输出和回送接收器的输入之间的通信通路。在一些实施例中,在回送接收器的校准过程中,开关模块被配置为在所述第一状态中操作。
[0011]在一些实施例中,提供了一种方法,其包括校准回送接收器以解决在回送接收器中的正交失衡,从校准回送接收器接收数据信号,该数据信号已由校准的回送接收器处理,并且对应于由和回送接收器通信地耦合的发射器接收的数据信号,至少部分地基于从校准回送接收器接收的数据信号和对应于由发射器接收的数据信号的缓冲数据信号的比较而识别在发射器中的正交失衡,并至少部分地基于所述比较而调整发射器的一个或多个特性以校正所识别的正交失衡。
[0012]在某些实施例中,校正回送接收器可包括提供在校准模块的输出和回送接收器的输入端间的通信通路,使用所述回送接收器处理从校准模块接收的数据信号,至少部分地基于所处理的数据信号与回送接收器的预期输出而识别回送接收器中的正交失衡,并且至少部分地基于在回送接收器中所识别的正交失衡调整所述回送接收器的一个或多个特征。
【专利附图】
【附图说明】
[0013]图1是传输模块的实施例的框图。
[0014]图2是可存在于发射器和/或回送接收器的不同类型的相位误差的曲线图。
[0015]图3是表示发射器、回送接收器、校准模块、开关模块中的一个或多个部件的传输模块的实施例的框图。
[0016]图4是示出用于发射器和/或回送接收器的同相路径的本机振荡器的延迟调谐器的实施例的框图。
[0017]图5A和5B是示出包括DAC和基带滤波器具有调谐电路用于校正由于过滤器的正交失衡的发射器的一部分的实施例的框图。
[0018]图6是示出用于校正在发射器中的正交误差的例程的流程图。
【具体实施方式】
[0019]某些实施例的以下详细描述提出了本发明的特定实施例的各种描述。然而,本发明的其它实施例可以多种不同方式实现,如权利要求所定义和涵盖的。在本说明书中,参考附图,其中类似的附图标记指示相似的元件。
[0020]如本文所述,提供传输模块,其包括发射器、回送接收器、校准模块、开关模块和QEC控制器。开关模块可以位于发射器的输出、校准模块的输出以及回送接收器的输入之间。在校准模式中,开关模块提供在校准模块和回送接收器之间的通信通路。回送接收器处理从自校准模块接收的数据信号并将处理后的数据信号输出到QEC控制器。使用从回送接收器接收的经处理的数据信号,该QEC控制器校准所述回送接收器以除去在回送接收器中的正交失衡,如在2013年3月15日提交的美国临时申请61/786393和在2013年3月15日提交的61/786469,以及在2013年5月20日提交的美国申请13/897719更详细地描述,其中的每一个通过引用并入其本文。
[0021]在正交误差已减小或从回送接收器中删除之后,传输模块可以进入QEC模式。在QEC模式下,开关模块提供了在发射器的输出和回送接收器的输入端的通信通路。回送接收处理从发射器接收的数据信号并将处理后的数据信号输出到QEC控制器。该QEC控制器通过比较在回送接收器的输出的信号与在发射器的输入的信号以识别并消除发射器中的正交误差,如在2013年7月25日提交的、标题为WIDEBAND QUADRATURE ERROR DETECT1NAND CORRECT1N的美国临时申请61/858534中更详细地描述,在此通过引用并入其本文。
[0022]图1是被配置以使用窄带观察校正在直接转换无线发射器中的宽带正交误差的传输模块100的实施例的框图。在图示的实施例中,传输模块100包括传送器102、回送接收器104、QEC控制器110、校准模块106和开关模块108。图1中进一步包括射频(RF)滤波器112 (例如,平衡不平衡转换器),和与传输模块100通信的天线114。在一些实施例中,RF滤波器112和天线114形成传输模块100的一部分。在某些实施例中,所述RF滤波器112和天线114没有形成传输模块100的一部分。
[0023]传输模块100的各种部件可直接或间接地通信地连接在一起。例如,在一些实施例中,QEC控制器110的第一输入可通信地耦合到发射器102的输入。此外,QEC控制器110的第二输入可通信地耦合到所述回送接收器104的输出。QEC控制器110的输出可通信地耦合到发射器102和回送接收器104的输入。
[0024]发射器102的输出可通信地耦合到所述RF滤波器112的输入,以及所述RF滤波器112的输出可通信地耦合到天线114。开关模块108的输入可通信地耦到发射器102的输出和校准模块106的输出。开关模块的输出可通信地耦合到回送接收器104的输入。
[0025]发射器102可以被配置为接收和处理数据信号用于无线传输。在一些实施例中,所述数据信号包括同相数据信号和正交数据信号。在处理该数据信号之后,发射器102发送该处理的数据信号到RF滤波器112和天线114,用于无线传输。在QEC模式中,来自发射器102的所处理的数据信号也可以被发送到回送接收器104。
[0026]发射器102可以包括各种组件,这将在下面参考图3更详细地描述,以处理数据信号。该组件可以包括(但不限于)过滤器(例如,数字滤波器、模拟滤波器、复数滤波器(单抽头、双抽头等))、内插器、数字到模拟转换器(DAC)、混频器、本地振荡器(LO)、LO延迟调谐器、运算放大器、电容器、电阻器、晶体管等。如将在下面更详细地描述,发射器102由于将正交误差引入数据信号的发射器102的各种组件可以表现出正交失衡。
[0027]回送接收器104可以被配置为接收和处理从发射器102或校准模块106接收的数据信号,如将在下面参照开关模块108更详细地描述。在处理该数据信号后,回送接收器104将处理后的数据信号发送到QEC控制器110。
[0028]在一些实施例中,回送接收器104可以起到类似于从天线114接收无线传输的接收器的作用,并包括类似的组件,例如回送接收器可包括(但不限于)过滤器(例如,数字滤波器、模拟滤波器、复数滤波器)、抽取器、模拟到数字转换器(ADC)、混频器、本地振荡器(LO)的运算放大器、电容器、电阻器、晶体管等,这将在下面参照图3更详细的描述。在一些实施例中,当在QEC模式时并当正交失衡已经从回送接收器104和发射器102除去时,在回送接收器104的输出的数据信号匹配于在发射器102的输入的数据信号。
[0029]校准模块106可以输出由回送接收器104在校准模式中所使用并实现为相位锁定环(PLL)、辅助发射器等的数据信号。在一个实施例中,所述数据信号具有包括已知特性的模式。例如,校准模块106可以输出训练信号,在一些实施例中,其可以是单边带信号(例如,在图像频率不存在信号)或双边带信号。在一些实施例中,校准模块106的数据信号的频率可以在发射器102的发射频带被移步。QEC控制器110可以使用在不同频率接收到的数据信号以识别和纠正所述回送接收器104在不同频率的正交失衡。例如,知道了训练信号的特性之后,QEC控制器110可确定在校准模式中通过QEC控制器计算的正交误差是由于回送接收器104,并纠正它们。
[0030]该开关模块108可使用一个或多个缓冲器、开关(例如,晶体管)和/或一个或多个过滤器实现,并且可用于确定哪些数据信号由回送接收器104接收。缓冲器可包括启用/禁用输入。当缓冲区被禁用时,其输出可以是高阻抗。当缓冲器被启用时,它们可以在他们的输入输出信号的缓冲版本。
[0031]在图示的实施例中,开关模块108可以从发射器102和校准模块106接收数据信号。因此,开关模块可根据其状态或模式输出来自不同的源108的数据。在第一状态下,或在校准模式中,开关模块108可生成从校正模块106接收到的数据信号作为输出。在第二状态下,或在QEC模式中,开关模块108可以生成从发射器102接收到的数据信号作为输出。因此,当所述开关模块108是在校准模式中,回送接收器104处理从校准模块106接收到的数据信号,并且当所述开关模块108处于QEC模式时,回送接收器104处理从发射器102接收到的数据信号。
[0032]本QEC控制器110可使用一个或多个处理器、微控制器、可编程逻辑器件(PLD)、现场可编程门阵列(FPGA)等来实现,并且可以被配置以接收来自所述回送接收器处理的数据信号104并比较处理后的信号和其它的数据信号。基于所述比较,QEC控制器110可调节或校准回送接收器104和/或发射器102的特征。
[0033]从回送接收器104接收到的处理后的数据信号可以根据传输模块100的模式与不同的信号进行比较。例如,在校准模式下,从回送接收器104的处理过的数据信号可以与从校正模块106接收到的信号进行比较。在一个实施例中,来自校正模块106的信号具有已知的特性。在QEC模式下,来自回送接收器104的处理的数据信号可与由发射器102接收的数据信号进行比较。
[0034]在校准模式下,在一些实施例中,QEC控制器110可以比较来自接收器环路104的处理后的数据信号与已知或由QEC控制器110存储的数据信号。在某些情况下,已知信号表示回送接收器104的期望输出。例如,回送接收器具有相对较小或者没有正交失衡(即,引入很少或没有正交误差到从校正模块106接收的数据信号)时,期望信号可以是由回送接收器104输出的信号。
[0035]基于该比较,该QEC控制器110可识别在回送接收器104中的正交误差并调整回送接收器104的一个或多个特性以校正所述正交误差。例如,QEC控制器110可在回送接收器104的同相或正交相位路径调节一个或多个过滤器,同相或正交相位LO路径中的一个或多个LO延迟等,如下文更详细地讨论。如前面提到地,通过回送接收器104从校正模块106接收到的数据信号可以在整个传输频带的不同频率呈阶梯状。因此,回送接收器104的正交失衡可以在传输频带进行校正。
[0036]在QEC模式,在一些实施例中,QEC控制器110可以比较来自从回送接收器104接收的处理后的数据信号与由发射器102所接收的数据信号。在一些实施例中,QEC控制器110用于比较的由发射器102接收到的数据信号对应于已由发射器102处理和/或无线地通过天线114发送的数据信号。因此这些数据信号可以通过QEC控制器110缓冲,直到它们与回送接收器104的输出进行比较。
[0037]在某些实施例中,在QEC控制器后110已校准回送接收器104之后进入QEC模式。因此,QEC控制器110可确定在从回送接收器104接收的数据信号和从发射器的输入接收的数据信号之间的差异是由于发射器102中的正交失衡。基于发射器102中所确定的正交失衡,QEC控制器110可以调节发射器102的一个或多个特性来校正所述正交失衡。例如,QEC控制器110可调整在发射器102的同相和/或正交相位路径中的一个或多个滤波器(例如,数字和/或模拟滤波器),在同相或正交相位LO路径中的一个或多个LO延迟,等等。
[0038]图2是可存在于发射器102和/或回送接收器104的不同类型的相位误差的图200。图的X轴202表示轴线以载体为中心的信号的频率、或L0、频率。图200的y轴204表示相位误差的量。在一些实施例中,相位误差可以由LO相位误差、基带群延迟的不匹配和/或DAC的时钟偏差造成。如示于图2中,由于LO相位误差206的相位误差通常在整个频谱相对恒定,而由于基带群延迟的不匹配和/或DAC时钟歪斜208的相位误差可以在频域的频谱有所不同。在图示的实施例中,基带群延迟的不匹配和/或DAC时钟歪斜引起的相位误差的斜率是相对恒定的。然而,应当理解的是,在一些情况下,由于基带群延迟的不匹配和/或DAC时钟歪斜引起的相位误差的斜率可以变化(例如,可以是第二级)。总的相位误差210表示由于LO相位误差206的相位误差、由于基带群延迟的不匹配和/或DAC时钟歪斜208的相位误差之和。
[0039]图3是示出发射器102、回送接收器104、校准模块106和开关模块108的一个或多个部件的传输模块100的实施例的框图。另外,图3示出可用于调整回送接收器104和发射器102的特性的QEC控制器110的各种输出。此外,图3示出了可用于结合RF滤波器112和天线114用于无线地发送数据信号的功率放大器301。
[0040]校准模块106可以输出可用于校准回送接收器104的预定信号或者训练信号。在一些实施例中,预定信号可以是单边带或双边带信号。在图示的实施例中,校准模块106包括产生预定信号的校准相位锁定回路(PLL) 320。校准PLL320可以改变该预定信号在整个发送频带的频率,以允许QEC控制器110以校正回送接收器104在整个发送频带的正交失衡。
[0041]在一些实施例中,校准模块106可以包括辅助发射器来产生训练信号。在一些实施例中,辅助发射器可以被实现为单边带发射器。在输出所述训练信号之前,辅助发射器可以被校准以消除正交误差。在某些实施例中,辅助发射器通过数字控制振荡器(NCO)进行校准。例如,该NCO可输出正弦波的频率(Ftest)。辅助发射器输出的输出可以被平方。使用辅助发射器单路径的单抽头复合滤波器,辅助发射器的正交误差可通过调零在2*Ftest测出的平方的信号进行校准。在某些实施例中,辅助发射器可以使用双边带发射器来实现。
[0042]在图示的实施例中,开关模块108包括开关322和回送滤波器324。但可以理解的是可以使用开关模块108的其他实施例。例如,在一些实施例中,开关模块108可包括开关322,但不包括回送过滤器324,或反之亦然。开关322可以使用一个或多个缓冲液和/或晶体管来实现。
[0043]在一些实施例中,回送过滤器324可用于结合复杂的数字过滤器302,以校正发射器102中的基带频率无关的正交失衡。例如,回送过滤器324可用于过滤发射器102的输出信号中否则将被回送接收器104检测的不需要的高次谐波,并且可以破坏发射器102的输出信号的LO频率周围的正交误差的测量。在某些实施例中,发射器102包括混频器310用于上转换,以及发射器102的输出信号包括围绕LO频率的信号,以及LO频率的高次谐波。发射器102的输出信号的更高LO谐波的信号由回送接收器104中的混频器312进行下变频,并可以破坏发射器102的输出信号中LO频率周围的正交误差的测定。回送滤波器324可以用来过滤否则由回送接收器104检测的发射器102的输出信号中的高次谐波,在这种方式中,传输模块100可避免破坏由于较高阶谐波的基本输出信号。在某些实施例中,位于芯片外的滤波器可以用来过滤不想要的谐波。一旦该回送滤波器324消除了高次谐波,该符合数字滤波器302可以调整以校正相位误差。
[0044]在一些实施例中,如将在下面更详细地描述地,LO延迟调谐器328、329可用于降低LO频率周围的的正交误差的测量破坏。通过校正发射器102和接收器104的LO相位延迟,发射器102和接收器104的LO相位误差可在LO频率的所有谐波进行校正。在这种方式中,传输模块100可避免由于较高次谐波而破坏基本输出信号。
[0045]在图示的实施例中,回送接收器104包括混频器312、基带滤波器314、模数转换器316、数字滤波器、复合数字滤波器318和本地振荡器的延迟调谐器328。此外,图3示出回送接收器104中的同相路径334和正交相位路径336。
[0046]为了处理该数据信号,回送接收器104拆分接收到的数据信号转换成同相信号和正交信号。同相数据信号遵循同相路径334,而正交数据信号遵循正交相位路径336。一旦分割,回送接收器104分别使用具有混频器312的各自的本地振荡器326、327解调同相信号和正交信号。此外,该回送接收器104使用模数转换器316将模拟数据信号转换为数字数据信号,并在将它们发送到QEC控制器110之前过滤所述数字数据信号。
[0047]正如前面提到的,回送接收器104的各种组件可以引入正交误差成数据信号。为了消除或补偿在回送接收器104的部件中的正交不平衡,传输模块100可使用校准模式。在校准模式下,回送接收器104处理从校正模块106接收到的数据信号。QEC控制器110比较回送接收器104的输出与预期的输出,以识别正交失衡和引起正交失衡的组件。在已识别失衡的来源之后,QEC控制器110调整LO延迟调谐器328和/或数字滤波器和抽选器318来校正正交失衡。
[0048]在图示的实施例中,发射器102包括复合数字过滤器302、数字滤波器和内插器304、数模转换器306、基带滤波器308和混频器310。此外,图3示出发射器102中的同相路径330和正交相位路径332。将被理解的是,虽然同相路径330和正交相位路径332被示为单个线,该路径可以包括用于差分信号的多个线。例如,沿着DAC 306的路径可以是差分模拟信号。同相数据信号遵循相位路径330,而正交相位数据信号遵循正交相位路径332。为了处理数据信号,发射器102使用复合数字滤波器302和数字滤波器以及内插器304过滤数字同相和正交相位信号302。此外,该发射器使用DAC 306将数字数据信号转换成模拟数据信号。在同相和正交相位数据信号被转换成模拟数据信号并利用基带滤波器308滤波之后,他们使用混频器310调制本地振荡器的相位326、327,并然后结合进行传输。在一些实施例中,发射器102中的混频器310和/或回送接收器104中的混频器312可以被实现为拒绝上述的不希望的谐波信号的谐波抑制混频器。在这样的实施例中,传输模块100可以不使用回送滤波器324来实现。
[0049]如前所述,同相路径LO和正交相位路径LO信号被配置成90度的相位差,这使得同相数据信号和正交数据信号组合,而不干扰彼此。然而,本地振荡器326、327、过滤器302、304、308和/或DAC中的正交失衡可以引入以振幅误差形式的正交误差(例如,同相路径和正交路径之间的错配振幅),和同相路径和正交相位路径之间的相位误差(例如,与同相路径和正交路径之间的预先确定的相位差的偏离)。
[0050]一旦该回送接收器104被校准(在校准模式),传输模块100可以使用QEC模式来识别和纠正发射器102的组件中的正交失衡。根据所识别的正交失衡的类型,该QEC控制器110可通过调整发射器102的各种部件的特性而校正正交失衡。例如,在一些实施例中,如果QEC控制器110确定正交误差相对于载波频率或LO频率与频率无关,该QEC控制器110可以使用本地振荡器延迟调谐器329调整本地振荡器326、327的特征,这将在下面参考图4更详细地描述。在某些实施例中,如果QEC控制器110确定正交误差相对于载波频率或LO频率与频率无关,则QEC控制器110可调节复合数字滤波器302的特性。例如,复合数字过滤器302可以结合同相路径信号的各部分与正交相位路径信号的各部分以校正相位误差。在一些实施例中,如果QEC控制器110识别正交误差相对于载波频率或LO频率是频率相关的,则QEC控制器110可以调整基带滤波器308和/或复合数字滤波器302的特性,如在下面参照图5A和5B更详细地说明。
[0051]图4是示意了一个差分信号本地振荡器的延迟调谐器400或本地振荡器电路的实施例的框图,用于发射器102和/或回送接收器104的同相或正交相位LO路径。该本地振荡器的延迟调谐器400可以用来改变本地振荡器326、327相对于彼此的延迟。例如,当QEC控制器110确定正交误差是由于本地振荡器的相位误差,该QEC控制器110可以使用本地振荡器延迟调谐器400调整本地振荡器相对于彼此的延迟。在一些实施例中,该QEC控制器通过调整一个或多个可变电容器的电容而调节本地振荡器的延迟。然而,应当理解的是,其他的配置可以用于改变本机振荡器的延迟,诸如通过使用可变电阻器、具有可变的偏置电流的电流饥饿反相器和/或使用具有可变电容器或可变电阻器的电阻-电容(RC)的低通滤波器。此外,尽管示出为使用差分信号,将理解的是,本地振荡器的延迟调谐器400也可实现用于单端信号。
[0052]在图示的实施例中,本地振荡器的延迟调谐器400包括反相器402和可变电容器404。反相器402可以使用晶体管或其它电子元件来实现。例如,在图示的实施例中,NMOS和PMOS晶体管用于实现所述晶体管。然而,应当理解的是,反相器可使用各种构造和电子元件来实现。此外,尽管术语“金属”和“氧化”是存在于MOS器件的名称,但可以理解的是这些晶体管可具有由金属以外的材料制成的门,诸如多晶硅等,并且可以具有由硅二氧化物以外的电介质制成的电介质“氧化物”区域,诸如由氮化硅或高k电介质。
[0053]所述可变电容器404可以使用各种配置来实施。例如,可变电容器404可以使用电压控制可变电抗器、可变电流源、可变电压源、数字控制电容DAC实施,其中包括可切换入和出电路的并联电容器。在图示的实施例中,该可变电容器404使用可变电流源406、晶体管408、410、电阻412和电容器414来实现。
[0054]可变电流源406的输出可以耦合于晶体管的源极和漏极、电阻器412的一端以及电容器414的一端。以这种方式,改变所述可变电流源的电流406可以改变可变电容器404的电容。如前所述,改变可变电容器404的电容可以改变本地振荡器的延迟调谐器328、329的延迟量并校正基带频率无关的相位误差。在一些实施例中,增加可变电容器404的电容值增加本机振荡器的延迟调谐器328、329的延迟。在某些实施例中,减小所述可变电容器404的电容量减小本机振荡器的延迟调谐器328、329的延迟。
[0055]在一些实施方式中,为了校正相位误差,QEC控制器110调整LO延迟调谐器在同相LO路径中的可变电容器404,而不调整LO延迟调谐器在正交相位路径中的可变电容器404,反之亦然。在某些实施例中,QEC控制器110调节同相LO路径和正交相位LO路径中的可变电容器404以纠正相位误差。例如,如果QEC控制器110确定正交相位路径被延迟,它可以提高可变电容器404在同相LO路径中的电容和/或降低相应的可变电容器404在正交相路径中的电容。在实施例中,其中QEC控制器110调节在同相LO路径和正交相位LO路径中的可变电容器404,它可以不同地调节在不同路径中的可变电容器404。例如,如果QEC控制器110增加可变电容器404在同相LO路径中的电容,则它可以减小相应的可变电容器404在正交相位路径的电容,反之亦然。
[0056]图5A和5B是例示了发射器102的一部分的实施例的框图,其中包括数模转换器306和基带滤波器308,具有调谐电路用于校正由于基带滤波器308的正交失衡。在图示的实施例中,同相路径330和正交相位路径332的部分被示出。此外,也显示差分模拟路径502,504的同相和正交相位路径330、332。
[0057]在图示的实施例中,每个基带滤波器308包括一个或多个运算放大器、电阻(R2、R3、R4)和电容(Cl、C2),用于过滤从数模转换器306接收到的模拟信号。在一些实施例中,调谐电路可用来纠正基带频率相关的相位误差。调谐电路可以使用各种配置来实施。例如,调谐电路可以使用压控可变电抗器、数字控制电容DAC、其中包括可切换进出电路的多个并联电容器、可变电容器和/或可变电阻等。在一些实施例中,部件的调谐电路可以被配置为与电容器Cl和/或C2并联连接。
[0058]在图5A的所示实施例中,调谐电路使用和在同相路径330中的电容器Cl并联的两个可变电容器(CgcLtune)以及和在正交相位路径332中的电容器Cl并联的两个可变电容器Cgd_tune实施。但可以理解,在一些实施例中,调谐电路可以只包括在同相路径330中的一个或多个可变电容器CgcLtune以及在正交相位路径332中没有(或反之亦然),或在同相路径330和正交相位路径332中的一个或多个可变电容器Cgd_tune。
[0059]在图5B所示的实施例中,调谐电路利用可变电容器CgcLtunel实施,对应于参照图5B描述的可变电容器Cgd_tune,和可变电容器Cgd_tune2实施。在所示的图5B的实施例中,调谐电路包括与在同相路径330中的电容器C2并联的两个可变电容器Cgd_tune2和与在正交相位路径332中的电容器C2并联的两个可变电容器Cgd_tune2。但是,如参照图5A中的可变电容器CgcLtune所描述地,在一些实施例中,调谐电路可以只包括在同相路径330中的一个或多个可变电容器Cgd_tune2以及在正交相位路径332中的没有(或反之亦然),或在同相路径330和正交相位路径332中的一个或多个可变电容器Cgd_tune2。此夕卜,在一些实施例中,调谐电路可以利用可变电容器Cgd_tune2实施,而不利用可变电容器Cgd_tunelο
[0060]调谐电路中的可变电容器(Cgd_tune、Cgd_tunel和/或Cgd_tune2)可以用来纠正相位误差。例如,在一些实施例中,可变电容器Cgd_tune和Cgd_tunel可用于纠正一阶基带频率相关的相位误差。在某些实施例中,可变电容器Cgd_tune2可以用来纠正二阶基带频率相关的相位误差。
[0061]通过改变可变电容器的电容,QEC控制器110可以调整基带滤波器的群延迟。在一些实施方案中,增加可变电容器(Cgd_tune、Cgd_tunel和/或Cgd_tune2)的电容增加了基带滤波器308的延迟。在某些实施例中,降低可变电容器(Cgd_tune, Cgd_tunel和/或Cgd_tune2)的电容减小基带滤波器308的延迟。因此,当QEC控制器110检测到基带频率相关的相位误差时,可以调整可变电容器(Cgd_tune,Cgd_tunel和/或Cgd_tune2)的电容来校正相位误差。
[0062]在一些实施例中,QEC控制器110调节同相路径330中的可变电容器(Cgd_tune、Cgd_tunel和/或Cgd_tune2),而不调节在正交相位路径332中的可变电容器(Cgd_tune、Cgd_tunel和/或Cgd_tune2),或反之亦然。在某些实施例中,QEC控制器110调整在同相路径330和正交相位路径332中的可变电容器(Cgd_tune、Cgd_tunel和/或Cgd_tune2)以校正相位误差。例如,如果QEC控制器110确定正交相位路径被延迟,它可以提高在同相路径330中的可变电容器(Cgd_tune、Cgd_tunel和/或Cgd_tune2)的电容和/或减小在正交相位路径332中电容(Cgd_tune、Cgd_tunel和/或Cgd_tune2)。在实施例中,其中QEC控制器110调节在同相路径330和正交相位路径332中的可变电容器(Cgd_tune、Cgd_tune I和/或Cgd_tune2),它可以不同地调节不同路径中的可变电容(Cgd_tune、Cgd_tunel和/或Cgd_tune2)。例如,如果QEC控制器110增加在同相路径330中的可变电容器(Cgd_tune、Cgd_tunel和/或Cgd_tune2)的电容,贝U它可以减少在正交相位路径332中的相应可变电容器(Cgd_tune, Cgd_tunel和/或Cgd_tune2)的电容,并且反之亦然。
[0063]图6是示出例程600用于校正在发射器102中的正交误差的流程图。尽管如下提供的示例例程600的特定步骤由传输模块100的特定组件实施,例程600的步骤一般可以在其它实施例中通过其他组件实施,诸如QEC控制器110、发射器102和/或回送接收器104的任何一个或任何组合,并且可以通过硬件、通过软件/固件或者通过硬件和软件/固件的组合来实现。在一个实施例中,该例程600的指令被存储在有形的非临时性计算机可读介质中并由处理器执行。
[0064]在块602,QEC控制器110校准回送接收器104。正如以上详细讨论地,为了校准回送接收器104,回送接收器104可以接收并处理来自校正模块106的数据信号。QEC控制器110可以比较由回送接收器104输出的处理后的数据信号与预期输出。基于所述比较,QEC控制器110可以调节回送接收器104的一个或多个特性。例如,在QEC控制器110可以调整本地振荡器的延迟和/或滤波器延迟。QEC控制器110可以继续调整回送接收器104的特性,直到回送接收器104的输出匹配预期的输出和/或回送接收器104的输出是在预期输出的阈值方差之内。换句话说,QEC控制器110可以继续调整回送接收器的特性,直到回送接收器的正交失衡进行校正。
[0065]在块604,QEC控制器110至少基于从从所述回送接收器接收的数据信号和在发射器的输入接收的数据信号的比较而识别在发射器中的正交失衡。在回送接收器104的校准之后,开关换模块108可以指示从发射器102的输出接收的数据信号到回送接收器104。回送接收器104可以处理数据信号,并把它们发送到QEC控制器110。QEC控制器110可以比较从回送接收器102接收的数据信号与在发射器102的输入接收的数据信号。在一些实施例中,在发射器102的输入接收的数据信号被缓冲,使得从回送接收器104接收到的信号对应于在发射器102的输入接收的数据信号,如果信号匹配,则QEC控制器110可确定在发射器102中有很少或没有正交失衡,但是,在许多情况下,这些信号由于在发射器102中的正交失衡而不相匹配。
[0066]在块606,QEC控制器110可基于比较调节发射器102的特性。如前面提到地,发射器102的组件可以引入正交误差到数据信号中,其可以根据不同的正交失衡的来源有所不同。例如,如果不平衡源是基带滤波器308,正交误差可以是基带频率相关的相位误差。如果不平衡源是本地振荡器,正交误差可以是基带频率无关的相位误差。因此,QEC控制器110可以识别正交误差(例如,基带频率相关的相位误差或基带频率无关的相位误差)的类型并基于错误调节发射器102的特性。在一些实施例中,为了校正基带频率相关的相位误差,QEC控制器110可调节基带滤波器308的基带群延迟。在某些实施例中,为了校正基带频率无关的相位误差,QEC控制器调整本机振荡器的延迟。
[0067]更少、更多或不同的块或者它们的任意组合可以用来实现例程600,例如,在一些实施例中,例程600可包括用于回送接收器校准过程的各个部分的单个块。
[0068]除非特别声明或以其他方式在上下文中所理解地,条件语言,诸如“可以”、“能够”、“可能”或“可”一般是为了传达某些实施例包括某些特征、元件和/或步骤,而其它实施例不包括。因此,这样的条件语言一般不打算暗示特征、元件和/或步骤是一个或多个实施例以任何方式需要地或一个或多个实施例一定包括逻辑,用于判定是否这些特征、元件和/或步骤是否包括或将要在任何特定的实施例中执行,有或没有用户输入或提示。
[0069]根据本实施例,本文所述的任何算法的某些操作、事件或功能可以不同的顺序来执行,可添加、合并或完全省略(例如,不是所有描述的操作或事件都是实施算法必要的)。此外,在某些实施例中,操作或事件可以同时执行,例如通过多线程处理、中断处理或多个处理器或处理器核心或其他并行架构,而不是顺序。
[0070]本领域技术人员将理解,本实施例的结构和原理可以适用于任何电子系统。采用上述结构的电路可以被实现为各种电子器件或集成电路。电子设备的示例可以包括(但不限于)消费电子产品、消费者电子产品、电子测试设备等。此外,电子装置可包括未完成的产品。此外,上述的各种拓扑结构、配置和实施例可被离散地在不脱离本说明书的精神和范围下实施或集成在一个芯片上。例如,传输模块100 (例如,发射器102、回送接收器104、校准模块106、交换模块108和QEC控制器110)的各种组件可以在单个芯片上或在不同芯片上实现。
[0071]前面的描述和权利要求书可以指元件或特征“连接”或“耦合”在一起。如本文所用,除非明确声明,否则“连接”的意思是一个元件/特征被直接或间接地连接到另一个元件/特征,而不一定是机械地。同样地,除非明确声明,否则“耦合”的意思是一个元件/特征直接或间接地耦合到另一个元件/要素,而不一定是机械地。因此,尽管在图中所示的各种图解描绘元件和部件的示例布置,附加中间元件、设备、特征或组件可以存在于实际的实施例中(假设所描述的电路的功能不会受到影响)。
[0072]上面参照流程图说明和/或方法的框图和装置(系统)描述了实施例。该流程图图示和/或框图的每一块,以及在流程图图示和/或框图中的块的组合可以通过存储在有形的非临时性计算机可读介质上的计算机程序指令来实现。这样的指令可以被提供给通用计算机、专用计算机,或其他可编程数据处理设备以产生机器的处理器,使得该指令通过计算机的处理器或其它可编程数据处理装置执行时,产生用于实现流程图和/或方框图方框或多个方框中指定的行为的装置。
[0073]这些计算机程序指令也可存储在计算机可读存储器中,可以指导计算机或其他可编程数据处理设备以特定方式进行操作,使得存储在该计算机可读存储器中的指令产生的制品制造包括指令装置,它实现流程图和/或方框图方框或多个方框中指定的操作。该计算机程序指令也可以被加载到计算机或其他可编程数据处理设备上以引起一系列的操作在计算机或其他可编程装置上执行,以产生计算机实现的过程,使得在计算机或其它可编程设备上执行的指令提供用于实现在流程图和/或方框图方框或多个方框中指定的操作的步骤。
[0074]虽然本公开已经在某些实施例中描述,其它实施例对于本领域技术人员是显而易见的,包括那些不提供本文所阐述的所有特征和优点的实施例,也在本公开的范围内。此夕卜,上述各种实施例可被组合以提供进一步的实施例。另外,在一个实施例中的上下文中示出的某些特征也可并入其它实施例中。因此,本发明的范围仅通过参考所附权利要求书限定。
【权利要求】
1.一种传输模块,包括: 开关模块; 通信地耦合到所述开关模块的发射器; 通信地耦合到所述开关模块的回送接收器; 通信地耦合到该开关模块的校准模块;和 通信地耦合到回送接收器和发射器的控制器; 其中,在第一状态下,所述开关模块被配置成提供在校准模块的输出和回送接收器的输入之间的通信通路,并且所述控制器被配置为至少基于所述回送接收器的输出与预期输出的比较而识别和纠正在所述回送接收器中的正交失衡,; 其中,在第二状态下,所述开关模块被配置成提供在发射器的输出和所述回送接收器的输入之间的通信通路,并且所述控制器被配置为: 至少部分地基于从所述回送接收器接收的数据信号与对应于由发射器接收的数据信号的缓冲数据信号进行比较而确定在所述发射器中的正交失衡,以及 至少部分地基于所述比较,调节发射器的一个或多个特性以校正存在于发射器所确定的正交失衡。
2.—种传输模块,包括: 发射器; 回送接收器;和 控制器,配置成: 校准所述回送接收器以解决在所述回送接收器中的正交失衡, 从校正回送接收器接收对应于由发射器接收的数据信号的数据信号, 至少部分地基于从所述校准回送接收器接收到的数据信号与对应于由发射器接收的数据信号的缓冲数据信号进行比较而识别在发射器中的正交失衡,以及 至少部分地基于所述比较调节发射器的一个或多个特性来校正所识别的正交失衡。
3.如权利要求2所述的传输模块,其中: 开关模块,在校准模块的输出、回送接收器的输入和发射器的输出之间通信地耦合,其中,在第一状态下,所述开关模块被配置成提供在所述校准模块的输出和所述回送接收器的输入之间的通信通路; 其中,在第二状态下,所述开关模块被配置成提供在所述发射器的输出和所述回送接收器的输入之间的通信通路; 其中,在所述回送接收器的校准过程中,开关模块被配置为在所述第一状态中操作。
4.如权利要求3所述的传输模块,其中,所述开关模块进一步包括: 在所述校准模块的输出和所述回送接收器的输入之间的信号路径中的第一缓冲器和第一开关中的至少一个;和 在所述发射器的输出和所述回送接收器的输入之间的信号路径中的第二缓冲器和第二开关中的至少一个。
5.如权利要求4所述的传输模块,其中,所述开关模块进一步包括:被配置为在从发射器接收的数据信号中过滤高阶谐波信号的回送过滤器。
6.如权利要求2所述的传输模块,其中,所述控制器被配置为: 至少部分地基于从所述回送接收器的输出接收的数据信号与期望的输出数据信号进行比较而识别存在于所述回送接收器中的正交失衡,以及 至少部分地基于所确定的正交失衡而调整所述回送接收器的的一个或多个特性。
7.如权利要求6所述的传输模块,其中所述控制器进一步被配置成:调整所述回送接收器的本地振荡器的延迟和所述回送接收器中的一个或多个过滤器中的至少一个,以调整所述回送接收器的一个或多个特性。
8.如权利要求2所述的传输模块,其中,所述发射器中的正交失衡包括相位误差和幅度误差。
9.如权利要求8所述的传输模块,其中所述相位误差包括:基带频率无关的相位误差和基带频率相关的相位误差。
10.如权利要求9所述的传输模块,其中为了校正基带频率无关的相位误差,所述控制器被配置为调节在本地振荡器电路中的复合数字过滤器和本地振荡器延迟中的至少一个。
11.如权利要求10所述的传输模块,其中为了调整本地振荡器的延迟,所述控制器进一步被配置为调节可变电容器、可变电阻器和电流饥饿反相器中的至少一个。
12.如权利要求9所述的传输模块,其中为了纠正基带频率相关的相位误差,所述控制器被配置为调节复合数字滤波和基带滤波器延迟中的至少一个。
13.如权利要求12所述的传输模块,其中为了调整基带滤波器的延迟,所述控制器被配置为调整可变电容器、可变电阻器、数字滤波器和压控变容二极管中的至少一个。
14.一种用于正交误差校正的电子实现方法,包括: 校准回送接收器以解决在回送接收器中的正交失衡; 从校准回送接收器接收数据信号,所述数据信号已经由校准回送接收器进行处理,并对应于由通信地耦接于回送接收器的发射器接收到的数据信号; 至少部分地基于来自从所述校准回送接收器接收到的数据信号与对应于由发射器接收的数据信号的缓冲数据信号进行比较而识别在所述发射器中的正交失衡,以及 至少部分地基于所述比较,调整所述发射器中的一个或多个特性以校正所识别的正交失衡。
15.如权利要求14所述的方法,其中,校准所述回送接收器包括: 在校准模块的输出和回送接收器的输入之间提供通信路径; 使用回送接收器处理从校准模块接收到的数据信号; 至少部分地基于处理后的数据信号与所述回送接收器的预期输出进行比较而识别在回环接收器中的正交失衡;和 至少部分地基于在回送接收器中所识别的正交失衡而调节在所述回送接收器的一个或多个特性。
16.如权利要求15所述的方法,其中调整一个回送接收器的一个或多个特性的方法,包括调节的回送接收器和回送接收器中的一个或多个过滤器的本机振荡器的延迟中的至少一个。
17.如权利要求16所述的方法,其中所述正交失衡的发射器包括相位误差和幅度误差。
18.如权利要求17所述的方法,其中所述相位误差包括基带频率无关的相位误差和基带频率相关的相位误差的方法。
19.如权利要求18所述的方法,进一步包括:调整在本地振荡器电路中的本地振荡器延迟以校正基带频率无关的相位误差。
20.如权利要求18所述的方法,进一步包括:调整基带滤波器延迟以校正基带频率相关的相位误差。
21.如权利要求20所述的方法,其中,调整所述基带滤波器的延迟包括调节可变电容器、可变电阻器、数字滤波器和压控变容二极管中的至少一个。
【文档编号】H04B1/04GK104348493SQ201410356945
【公开日】2015年2月11日 申请日期:2014年7月25日 优先权日:2013年7月25日
【发明者】R·霍尔米斯, S·R·巴尔, K·G·加尔德, 范建勋, D·J·迈克劳瑞恩, A·蒙塔尔沃 申请人:美国亚德诺半导体公司