用于传送数据的系统和包括其的视频显示器的制造方法

文档序号:7808394阅读:220来源:国知局
用于传送数据的系统和包括其的视频显示器的制造方法
【专利摘要】用于将采样率时钟与数据一起转发的系统。在一个实施例中,发送器将采样率时钟与数据一起发送到一个或多个接收器。接收器利用接收到的采样时钟对接收到的数据采样。发送器中的延迟调整电路利用在接收器与发送器之间的反向通道中实现的延迟误差感测和校正来调整每个发送的数据流的延迟。
【专利说明】用于传送数据的系统和包括其的视频显示器
[0001]相关申请的交叉引用
[0002]本申请要求于2013年7月12日递交的61/845,854号、标题为“POINT TOMULT1-POINT CLOCK-FORWARDED SIGNALING FOR LARGE DISPLAYS(大显示器的点到多点时钟转发信令)”的美国临时申请和于2014年2月13日递交的14/180/243号美国非临时申请的权益,这里通过引用并入该临时申请和非临时申请的全部内容。

【技术领域】
[0003]以下描述涉及信令,更具体而言涉及用于将采样率时钟与数字数据一起从发送器发送到一个或多个接收器的系统。

【背景技术】
[0004]在诸如电视之类的一些数字显示器中,必须在显示面板内发送数据,例如,必须从显示面板后面的印刷电路板(printed circuit board,PCB)上的定时控制器向显示面板上的驱动器集成电路(integrated circuit, IC)发送显示数据。在这种实现方式中,每个驱动器IC需要时钟信号来对接收到的数据采样,其中该时钟信号也就是接收器时钟,其也可被称为采样时钟。
[0005]采样时钟可由驱动器IC从嵌入在数据序列中的转变中提取,这是一个可能需要接收器处的时钟和数据恢复电路(clock and data recovery circuit,Q)R)以及发送的数据上的一种形式的转变编码来确保接收到的数据中的转变充分频繁的过程。在另一种实现方式中,驱动器IC从发送器接收低频时钟,并且使用锁相环(phase-locked loop, PLL)来将时钟频率倍增到对接收到的数据采样所需的速率。
[0006]发送器时钟抖动可导致发送的数据中的转变的定时的不规则。其还可导致发送的时钟中的边缘的定时的不规则——如果发送时钟的话。在基于CDR或基于PLL的接收器中,由于⑶R或PLL中的固有低通滤波,因此高频时钟抖动和数据抖动之间的相关性可大幅减小。这可导致定时余裕的变化,如图1A中所图示,其中定时余裕被定义为时钟边缘与接收到的数据中的后续转变之间的时间间隔。定时余裕的这种变化可限制以可接受的低差错率可实现的最大数据率。另一方面,如果接收器时钟抖动与接收到的数据的抖动完全相关,则定时抖动的效果将被抵消。
[0007]面板内接口,例如显示器中的定时控制器(timing controller, TC0N)与驱动器IC之间的接口,从如下意义上来说可能是非对称:接收器亦即驱动器IC是有噪声的,因为它们包括高电压显示列驱动器,并且驱动器IC是缓慢的,因为它们是在高电压过程中制造的,而发送器亦即TCON是在具有标准电压的标准过程中制造的,从而更安静且快速。结果,期望尽可能地将精度电路放置在发送器中而不是接收器中。
[0008]从而,需要用于向若干个接收器提供时钟信号的系统和方法,其保留了时钟抖动与数据抖动之间的相关性,并且主要是在发送器中实现的。


【发明内容】

[0009]在用于将采样率时钟与数据一起转发的系统的一个实施例中,发送器将采样率时钟与数据一起发送到一个或多个接收器。接收器利用接收到的采样时钟对接收到的数据采样。发送器中的延迟调整电路利用在接收器与发送器之间的反向通道(back channel)中实现的延迟误差感测和校正来调整每个发送的数据流的延迟。
[0010]根据本发明的一个实施例,提供了一种用于传送数据的系统,该系统包括:发送器,包括:多个数据输出电路,多个数据输出电路中的每一个包括延迟调整电路,多个数据输出电路被配置为以数据率操作;以及采样时钟输出电路,被配置为输出具有等于数据率的总采样时钟边缘率的采样时钟信号,以及多个接收器,多个接收器中的每一个连接到多个数据输出电路中的相应一个,多个接收器中的每一个包括:连接到采样时钟输出电路的采样时钟输入;数据输入电路;以及接收器输出,反向通道,该反向通道连接到多个接收器中的一接收器,并且连接到相应的数据输出电路的延迟调整电路,反向通道被配置为:测量接收器中的延迟误差;以及调整相应的数据输出电路的延迟调整电路中的延迟以减小延迟误差。
[0011 ] 在一个实施例中,延迟调整电路被配置为受数字信号的控制。
[0012]在一个实施例中,系统被配置为执行扫描校准以设定延迟调整电路中的延迟。
[0013]在一个实施例中,扫描校准包括:由多个数据输出电路发送交替的I和O的序列;在忽略每隔一个采样时钟边缘的模式中操作接收器;在第一方向上以增量方式改变延迟调整电路中的延迟,直到在第一阈值延迟处达到第一合格-不合格或不合格-合格边界并且在第二阈值延迟处达到第二合格-不合格或不合格-合格边界为止;从第一阈值延迟以及从第二阈值延迟确定与合格区域相对应的延迟的范围;以及将延迟调整电路的延迟设定到在合格区域中基本上居中的值。
[0014]在一个实施例中,系统被配置为从初始延迟值开始执行增量式延迟调整。
[0015]在一个实施例中,反向通道包括转变检测器。
[0016]在一个实施例中,增量式延迟调整包括:由多个数据输出电路发送交替的I和O的序列;在忽略每隔一个采样时钟边缘的模式中操作接收器;在第一试验延迟调整中将延迟增大到超过初始延迟值如下量的值:该量与90度的采样时钟相位相对应;在第二试验延迟调整中将延迟减小到比初始延迟值小如下量的值:该量与90度的采样时钟相位相对应;当第二试验延迟调整引起接收器输出处的转变时,将延迟调整电路中的延迟设定到超过初始值一增量的值;以及当第一试验延迟调整引起接收器输出处的转变时,将延迟调整电路中的延迟设定到比初始延迟值小该增量的值。
[0017]在一个实施例中,多个接收器中的每一个包括被配置为生成交叉时钟信号的交叉时钟电路,交叉时钟信号具有与总采样时钟边缘率相等的总交叉时钟边缘率并且在相位上相对于采样时钟信号偏移90度;并且反向通道被配置为通过确定交叉时钟的边缘发生在数据输入电路处接收的信号中的转变之前还是之后来测量接收器中的延迟误差。
[0018]在一个实施例中,接收器包括钟控比较器。
[0019]在一个实施例中,多个接收器的米样时钟输入通过米样时钟分割树连接到米样时钟输出电路。
[0020]在一个实施例中,采样时钟分割树包括多个传输线分割器,多个传输线分割器中的每一个具有处于第一特性阻抗的输入和处于第二特性阻抗的两个输出,第二特性阻抗是第一特性阻抗的两倍。
[0021]在一个实施例中,多个接收器的采样时钟输入通过飞越式体系结构连接到采样时钟输出电路。
[0022]在一个实施例中,系统包括多个电感器,多个电感器中的每一个连接到多个接收器的米样时钟输入。
[0023]在一个实施例中,相应的数据输出电路的延迟调整电路是可变延迟线。
[0024]在一个实施例中,相应的数据输出电路的延迟调整电路是相位插值器。
[0025]在一个实施例中,采样时钟输出电路包括锁相环。
[0026]在一个实施例中,反向通道包括多个复用器,多个复用器中的每一个连接到多个接收器之一。
[0027]在一个实施例中,反向通道包括多个延迟控制输出,延迟控制输出中的每一个连接到多个数据输出电路的延迟调整电路之一。
[0028]在一个实施例中,延迟控制输出是数字延迟控制输出。
[0029]在一个实施例中,一种视频显示器包括该系统,并且该系统被配置为从初始延迟值开始执行周期性增量式延迟调整,并且其中系统被配置为在视频显示器的消隐间隔期间执行周期性增量式延迟调整。

【专利附图】

【附图说明】
[0030]参考说明书、权利要求和附图将领会并理解本发明的这些和其它特征和优点,附图中:
[0031]图1A是示出相关技术的理想和非理想时钟和数据信号的定时图;
[0032]图1B是示出根据本发明的一实施例的理想和非理想时钟和数据信号的定时图;
[0033]图2是根据本发明的一实施例的采用转发采样率时钟的发送器和若干个接收器的框图;
[0034]图3是根据本发明的另一实施例的采用转发采样率时钟的发送器和接收器的框图;并且
[0035]图4是根据本发明的一实施例的采用转发采样率时钟的显示器的框图。

【具体实施方式】
[0036]以下联系附图记载的详细描述打算作为对根据本发明提供的用于大显示器的点到多点时钟转发信令的系统和方法的示范性实施例的描述,而不打算代表可构造或利用本发明的唯一形式。该描述联系图示的实施例记载了本发明的特征。然而,要理解,相同或等同的功能和结构可由也打算被包含在本发明的精神和范围内的不同实施例来实现。如本文别处所标示,同样的元素号码打算指示同样的元素或特征。
[0037]本发明的实施例的目的是提供保留了采样时钟抖动与数据抖动之间的相关性的用于点到多点时钟转发信令的系统和方法。如图1B中所图示的,采样时钟信号110中的和接收数据信号120中的抖动不需要危及定时余裕,如果这两个信号中的抖动相关的话。
[0038]参考图2,这在一个实施例中是通过从发送器将采样率时钟与发送的数据一起发送来实现的。本文使用的采样率时钟指的是对于发送的数据的每个比特具有一个边缘的时钟信号,并且因此可在接收器中用于触发对数据的采样。采样率时钟在这个方面与低速率时钟相区分,其中低速率时钟在能够用于触发对数据的采样之前必须例如被PLL转换成采样率时钟。
[0039]在图2的实施例中,发送器TX包括两个数据通道和一发送器时钟通道,每个数据通道包括串行化器210和延迟调整电路215。每个延迟调整电路被配置为以固定的延迟增量将数据信号延迟可变的量,延迟的量由在延迟控制输入218处接收的延迟代码亦即数字延迟命令控制。时钟通道包括生成采样率采样时钟的PLL,和用于驱动采样时钟线225的时钟线驱动器220。两个接收器RX被连接为分别从两个数据通道接收数据,并且每个接收器RX还被配置为接收采样时钟信号。每个接收器包括数据放大器230、时钟放大器235和钟控比较器240,该钟控比较器240也可被称为截剪器(slicer)。图2中示出了两个发送器数据通道和两个接收器RX,但本发明不限于此配置,而是可以以任意数目的发送器数据通道和接收器RX按类似的方式来使用本发明。
[0040]被称为反向通道的控制器被用来为每个数据通道确定延迟调整设定,在该延迟调整设定下,定时余裕对于每个接收器处接收到的数据和时钟信号是可接受的。在一个实施例中,反向通道对于每个接收器包括转变检测器245和复用器250,并且包括相位校准电路255,该相位校准电路255控制每个发送器数据通道中的延迟调整电路215。
[0041 ] 在操作中,反向通道用于测量每个接收器中的延迟误差,即,在相应的发送器数据通道中施加的数据延迟与将引起接收器中的理想定时余裕的数据延迟之间的差别。反向通道还用于经由相位校准电路255来调整每个发送器数据通道中的数据延迟,以使得数据延迟的值更接近期望的值。这可通过若干不同方法中的任何一种或其组合来实现。
[0042]在一个实施例中,使用扫描校准(sweep calibrat1n)来设定每个延迟调整电路215的值。在这个校准方法中,发送器数据通道之一被设定到一种模式,在该模式中发送由交替的I和O构成的数据流,即与采样时钟具有相同频率的方波,并且相应的接收器RX的钟控比较器240被设定到一种模式,在该模式中,每隔一个时钟边缘被忽略,即,只使用上升时钟边缘或下降时钟边缘,而在正常操作期间,可在每个接收时钟边缘一上升的或下降的——对接收到的数据采样。
[0043]然后通过如下方式来调整数据信号延迟:在第一方向上以增量方式渐增地或渐减地从相位校准电路255向延迟调整电路215发送适当的命令,直到在第一阈值延迟处达到第一合格-不合格(pass-fail)或不合格-合格(fail-pass)边界为止。通过对复用器250的适当设定来选择与正被调整的延迟相对应的接收器RX。其输出在发送器的输出在上个时间步中变化了时为I并且在其它情况下为O的转变检测器可用于向相位校准电路255传达何时达到合格-不合格或不合格-合格边界。按其来调整数据信号延迟的增量可以是能够用来调整延迟调整电路215的最小延迟增量,或者其可以是更大的增量。当使用相同的时钟边缘对数据采样时,特定的数据信号延迟在可能的延迟设定的集合中是在合格区域中还是不合格区域中是由接收到的数据是与发送的数据相同还是不同来确定的。例如,如果接收器被配置为忽略下降时钟边缘和采样时钟在发送器TX处的定时,并且由交替的I和O构成的数据流使得发送器在每个上升时钟边缘发送一个1,那么如果钟控比较器240接收到I的流,则延迟在可能的延迟设定的集合中的合格区域中,而如果钟控比较器240接收到O的流,则延迟在可能的延迟设定的集合中的不合格区域中。本文使用的合格-不合格边界指的是如下的延迟值:随着在扫描校准期间调整延迟,在该延迟值处,延迟在可能的延迟设定的集合中从合格区域转变到不合格区域。类似地,本文使用的不合格-合格边界指的是如下的延迟值:随着在扫描校准期间调整延迟,在该延迟值处,延迟在可能的延迟设定的集合中从不合格区域转变到合格区域。在此上下文中,不合格和合格是按照发送器发送的时钟和数据来定义的。例如,如果发送器在发送101010样式并且接收器对每隔一比特采样,则接收器可将合格区域定义为如下的区域:在该区域的中心处,接收到的时钟的正边缘以序列中的“I”比特为中心。在此示例中,采样到“O”将被解读为表明延迟值在不合格区域中。
[0044]在达到第一阈值延迟之后,在第一方向上进一步调整延迟,直到在第二阈值延迟处,达到第二合格-不合格或不合格-合格边界为止。如果第一合格-不合格或不合格-合格边界是合格-不合格边界,则第二合格-不合格或不合格-合格边界是不合格-合格边界,并且第一阈值延迟与第二阈值延迟之间的区域中的延迟值在不合格区域中。相反,如果第一合格-不合格或不合格-合格边界是不合格-合格边界,则第二合格-不合格或不合格-合格边界是合格-不合格边界,并且第一阈值延迟与第二阈值延迟之间的区域中的延迟值在合格区域中。在后一种情况下,在扫描校准结束之时可将延迟设定到第一阈值延迟与第二阈值延迟之间的合格区域的中心处的值。在前一种情况下,第一阈值延迟与第二阈值延迟之间的区域的任一侧的区域都是合格区域,并且延迟可被设定到如下值:该值以第一阈值延迟与第二阈值延迟之间的延迟差别的一半这个量延伸到这些区域的任何一个中。
[0045]更一般而言,识别第一阈值延迟和第二阈值延迟使得可以校准发送到延迟调整电路的一般可采取任意单位的延迟代码与以时钟相位为单位的数据延迟之间的映射的斜率和偏移量。一旦找到了与第一阈值延迟和第二阈值延迟相对应的延迟代码,它们的差别就是为了给出与180度的时钟相位相对应的延迟的变化而需要的延迟代码的变化,并且相对于延迟代码单位以时钟相位为单位的延迟的斜率就已知了。与任一阈值延迟相对应的延迟代码提供了从延迟代码到数据延迟的映射中的如下偏移量:在该偏移量处,数据转变与时钟边缘对齐。
[0046]可以使用其它方法来执行扫描校准。例如,可通过如下方式来执行扫描校准:在第一方向上调整数据延迟,直到在第一阈值延迟处达到第一合格-不合格或不合格-合格边界为止,然后在与第一方向相反的第二方向上调整数据延迟,直到在第二阈值延迟处达到第二合格-不合格或不合格-合格边界为止。在另一不例中,可通过如下方式来执行扫描校准:在第一方向上调整数据延迟,直到达到不合格-合格边界为止,然后是合格-不合格边界,从而使得这两个边界之间的区域是合格区域,并且延迟可被设定到该区域的中心。
[0047]在一个实施例中,另一种用于调整数据延迟的方法如下进行。发送器数据通道之一被设定到一种模式,在该模式中发送由交替的I和O构成的数据流,即与采样时钟具有相同频率的方波,并且相应的接收器RX的钟控比较器240被设定到一种模式,在该模式中,每隔一个时钟边缘被忽略,即,只使用上升时钟边缘或下降时钟边缘。通过对复用器250的适当设定来选择与正被调整的延迟相对应的接收器RX。然后延迟被从初始延迟增大与90度的时钟相位相对应的量,然后被从初始延迟减小与90度的时钟相位相对应的量。如果延迟比期望的长,则此过程使得在增大延迟时跨越合格-不合格边界,如果延迟比期望的短,则在减小延迟时跨越合格-不合格边界。边界跨越可由与正被调整的数据延迟相对应的接收器中的转变检测器245检测到。相位校准电路随后可分别将操作延迟调整得比初始延迟更短或更长一个小的延迟增量。在相关实施例中,当对合格-不合格边界的跨越进行测试时,可改为首先减小、然后增大延迟。
[0048]参考图3,在另一实施例中,在正常操作期间调整数据延迟,S卩,不通过发送由交替的I和O构成的数据流来中断发送器和接收器的操作。接收器被配置为利用延迟锁定环(delay-locked loop, DLL)从接收到的采样时钟生成交叉时钟,该交叉时钟与采样时钟具有相同频率,但其相位相对于采样时钟的相位偏移了 90度。从而,如果任何接收器处的定时是理想的,并且数据转变在采样时钟边缘之间的中途发生,则数据转变将与交叉时钟边缘同时发生。接收器中的数据随后可由两个并行的钟控比较器来采样,这两个钟控比较器是由采样时钟钟控的第一比较器240和由交叉时钟钟控的第二比较器310。输出随后可在一被称为开关式(bang-bang)相位比较器315的配置中被组合。具体地,如果由交叉时钟钟控的比较器310在由采样时钟钟控的比较器240中的相差一上升缘的样本之间检测到1,则可推断出数据延迟太小并且相位校准电路255可将其增大一个小的增量。相反,如果由交叉时钟钟控的比较器310在由采样时钟钟控的比较器240中的相差一下降缘的样本之间检测到I,或者由交叉时钟钟控的比较器310在由采样时钟钟控的比较器240中的相差一上升缘的样本之间检测到0,则可推断出数据延迟太大并且相位校准电路255可将其减小一个小的增量。虽然图3只图示了一个发送器数据通道和一个接收器,但一般地,可以以任意数目的发送器数据通道和任意数目的接收器根据此实施例来实践本发明。
[0049]在具有多个接收器的实现方式中,可以通过各种适当的机制来向接收器分发采样时钟。在一个实施例中,使用时钟分割树。这种树可包括多个T形,每个T形具有一个输入和两个输出,在每个输出处,两条输出传输线的特性阻抗是输入处的传输线的特性阻抗的两倍。在另一实施例中,使用飞越式(fly-by)体系结构。在此体系结构中,运送时钟信号的单条传输线被布线为通过若干个接收器时钟输入中的每一个附近并与其相连接,这些接收器时钟输入被配置为高阻抗输入,以免大幅衰减或反射时钟信号。如果接收器时钟输入具有基本上为电容性的输入阻抗,则分路电感器可连接到接收器时钟输入,其中电感被选择为与接收器输入的电容谐振,以便在谐振时每个并联组合代表一高阻抗。
[0050]在一个实施例中,延迟调整电路215包括延迟插值器,该延迟插值器被用于生成任意相位时钟信号,此时钟信号随后被用于对数据重定时,以便对数据施加可变的延迟。在延迟插值器中生成时钟的四个相位,例如O度、90度、180度和270度,然后在从相位校准电路255接收的延迟代码的控制下通过形成这四个时钟相位中的两个的线性组合来生成任意时钟相位。在其它实施例中,延迟调整电路由反相器对的集合和复用器构造而成,其中每一对反相器添加两个传播延迟,并且复用器选择数据信号传播经过的反相器对的数目。
[0051]在发送器中使用采样时钟对发送的数据进行定时或重定时可在数据上施加采样时钟抖动,从而使得数据抖动和定时时钟抖动如所期望地那样相关。另外,产生额外的定时变动的某些机制也可以是数据信号与采样时钟之间的共同模式,从而允许在本发明的实施例中定时变动抵消。例如,温度波动可以以基本上相同的方式影响沿着采样时钟采纳的信号路径和沿着数据信号采纳的信号路径的延迟,并且它们的影响可大部分被抵消。
[0052]图4图示了根据本发明的一实施例的包括连接到若干个驱动器IC的定时控制器(TCON)的数字显示器,例如电视或蜂窝电话中的有机发光二极管显示器或液晶显示器。虽然本发明可用于在显示器的组件之间发送数据,但本发明不限于此,并且其可用在从发送器向一个或多个接收器发送数据的其它应用中。
[0053]虽然本文已具体描述和图示了用于大显示器的点到多点时钟转发信令的系统和方法的示范性实施例,但本领域技术人员将清楚许多修改和变动。因此,要理解,根据本发明的原理构造的用于大显示器的点到多点时钟转发信令的系统和方法可按不同于本文具体描述的方式来具体实现。本发明也在权利要求及其等同物中限定。
【权利要求】
1.一种用于传送数据的系统,该系统包括: 发送器,包括: 多个数据输出电路,所述多个数据输出电路中的每一个包括延迟调整电路,所述多个数据输出电路被配置为以数据率操作;以及 采样时钟输出电路,被配置为输出具有等于所述数据率的总采样时钟边缘率的采样时钟信号,以及 多个接收器,所述多个接收器中的每一个连接到所述多个数据输出电路中的相应一个,所述多个接收器中的每一个包括: 连接到所述采样时钟输出电路的采样时钟输入; 数据输入电路;以及 接收器输出, 反向通道,该反向通道连接到所述多个接收器中的一接收器,并且连接到相应的数据输出电路的延迟调整电路,所述反向通道被配置为: 测量所述接收器中的延迟误差;以及 调整所述相应的数据输出电路的延迟调整电路中的延迟以减小所述延迟误差。
2.如权利要求1所述的系统,其中,所述延迟调整电路被配置为受数字信号的控制。
3.如权利要求1所述的系统,其中,所述系统被配置为执行扫描校准以设定所述延迟调整电路中的延迟。
4.如权利要求3所述的系统,其中,所述扫描校准包括: 由所述多个数据输出电路发送交替的I和O的序列; 在忽略每隔一个采样时钟边缘的模式中操作所述接收器; 在第一方向上以增量方式改变所述延迟调整电路中的延迟,直到在第一阈值延迟处达到第一合格-不合格或不合格-合格边界并且在第二阈值延迟处达到第二合格-不合格或不合格-合格边界为止; 从所述第一阈值延迟以及从所述第二阈值延迟确定与合格区域相对应的延迟的范围;以及 将所述延迟调整电路的延迟设定到在所述合格区域中基本上居中的值。
5.如权利要求1所述的系统,其中,所述系统被配置为从初始延迟值开始执行增量式延迟调整。
6.如权利要求5所述的系统,其中,所述反向通道包括转变检测器。
7.如权利要求6所述的系统,其中,所述增量式延迟调整包括: 由所述多个数据输出电路发送交替的I和O的序列; 在忽略每隔一个采样时钟边缘的模式中操作所述接收器; 在第一试验延迟调整中将所述延迟增大到超过所述初始延迟值如下量的值:该量与90度的采样时钟相位相对应; 在第二试验延迟调整中将所述延迟减小到比所述初始延迟值小如下量的值:该量与90度的采样时钟相位相对应; 当所述第二试验延迟调整引起所述接收器输出处的转变时,将所述延迟调整电路中的延迟设定到超过所述初始值一增量的值;以及 当所述第一试验延迟调整引起所述接收器输出处的转变时,将所述延迟调整电路中的延迟设定到比所述初始延迟值小所述增量的值。
8.如权利要求1所述的系统,其中: 所述多个接收器中的每一个包括被配置为生成交叉时钟信号的交叉时钟电路,所述交叉时钟信号具有与所述总采样时钟边缘率相等的总交叉时钟边缘率并且在相位上相对于所述采样时钟信号偏移90度;并且 所述反向通道被配置为通过确定所述交叉时钟的边缘发生在所述数据输入电路处接收的信号中的转变之前还是之后来测量所述接收器中的延迟误差。
9.如权利要求1所述的系统,其中,所述接收器包括钟控比较器。
10.如权利要求1所述的系统,其中,所述多个接收器的采样时钟输入通过采样时钟分割树连接到所述采样时钟输出电路。
11.如权利要求10所述的系统,其中,所述米样时钟分割树包括多个传输线分割器,所述多个传输线分割器中的每一个具有处于第一特性阻抗的输入和处于第二特性阻抗的两个输出,所述第二特性阻抗是所述第一特性阻抗的两倍。
12.如权利要求1所述的系统,其中,所述多个接收器的采样时钟输入通过飞越式体系结构连接到所述采样时钟输出电路。
13.如权利要求1所述的系统,包括多个电感器,所述多个电感器中的每一个连接到所述多个接收器的采样时钟输入。
14.如权利要求1所述的系统,其中,所述相应的数据输出电路的延迟调整电路是可变延迟线。
15.如权利要求1所述的系统,其中,所述相应的数据输出电路的延迟调整电路是相位插值器。
16.如权利要求1所述的系统,其中,所述采样时钟输出电路包括锁相环。
17.如权利要求1所述的系统,其中,所述反向通道包括多个复用器,所述多个复用器中的每一个连接到所述多个接收器之一。
18.如权利要求17所述的系统,其中,所述反向通道包括多个延迟控制输出,所述延迟控制输出中的每一个连接到所述多个数据输出电路的延迟调整电路之一。
19.如权利要求18所述的系统,其中,所述延迟控制输出是数字延迟控制输出。
20.一种视频显示器,包括如权利要求1所述的系统,其中所述系统被配置为从初始延迟值开始执行周期性增量式延迟调整,并且其中所述系统被配置为在所述视频显示器的消隐间隔期间执行所述周期性增量式延迟调整。
【文档编号】H04L7/00GK104283665SQ201410321861
【公开日】2015年1月14日 申请日期:2014年7月4日 优先权日:2013年7月12日
【发明者】A.阿米尔克哈尼, N.贾法里 申请人:三星显示有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1