通用机载射频模块测试平台的利记博彩app

文档序号:7788446阅读:145来源:国知局
通用机载射频模块测试平台的利记博彩app
【专利摘要】本实用新型公开了通用机载射频模块测试平台,包括机箱,以及设置在机箱内的通用机载射频模块测试电路,所述的通用机载射频模块测试电路主要由信号发生仪,以及同信号发生仪相连接的开关板、总线集成接口电路、电源电路、液晶显示器所组成,所述的总线集成接口电路同电源电路相连接。本实用新型利用信号发生仪将检测机载射频模块的信号源、信号分析仪、询问\应答测试仪和通信终端设备等测试仪器集中统一实现,并利用开关板进行信号发生仪内的信号输出信道转换控制,并通过总线集成接口电路实现同任意类型被测机载射频模块的连接,实现了多种类型机载射频模块的兼容性和灵活性,具有结构简单,携带方便的特点。
【专利说明】通用机载射频模块测试平台
【技术领域】
[0001]本实用新型涉及机载射频模块通讯测试检测领域,具体的说,是通用机载射频模块测试平台。
【背景技术】
[0002]传统机载射频模块通讯相关功能的检测主要通过分立仪器(如示波器、万用表、射频信号发生器等)组合完成,为了能测量机载射频模块的各项功能,就必须实现能产生机载各类射频模块的控制信号、处理各类模块自检及状态信号、产生激励模块的基带输入信号、产生L波段功放模块各模式编码信号、产生L波段功放模块各模式编码信号、接收模块AD输出信号波形进行分析等功能。
[0003]在过去,为了达到测量机载射频模块的各项功能检测手段主要是通过信号源、信号分析仪、询问\应答测试仪(ATC)和通信终端设备等检测设备对射频模块进行体检,如使用各种信号源来为机载各类射频模块提供射频信号、为各类模块提供自检及状态信号,使用示波器对接收模块AD输出信号进行波形分析。但使用通用检测仪器时,无法为射频模块提供一些特定的输入信号(如:激励源、模式编码信号等),且使用的工具种类繁多、操作复杂、成本较高、不易维护更无法满足其它大量的测试需求。由于通用检测仪器成本较高,维护时还必须送专门的仪器检测机构定标,而且在使用的过程中,测试电缆的连接方式较为繁琐,仪器的可移动性较差,大大降低了对产品的检测效率,导致生产力的急剧下降,在大量的机载射频模块的生产厂家是普遍存在的现状。
实用新型内容
[0004]本实用新型的目的在于提供通用机载射频模块测试平台,利用信号发生仪将检测机载射频模块的信号源、信号分析仪、询问\应答测试仪和通信终端设备等测试仪器集中统一实现,并利用开关板进行信号发生仪内的信号输出信道转换控制,并通过总线集成接口电路实现同任意类型被测机载射频模块的连接,实现了多种类型机载射频模块的兼容性和灵活性,具有结构简单,携带方便的特点。
[0005]本实用新型通过下述技术方案实现:通用机载射频模块测试平台,包括机箱,以及设置在机箱内的通用机载射频模块测试电路,所述的通用机载射频模块测试电路主要由信号发生仪,以及同信号发生仪相连接的开关板、总线集成接口电路、电源电路、液晶显示器所组成,所述的总线集成接口电路同电源电路相连接。
[0006]其工作原理及作用:利用机箱将通用机载射频模块测试电路进行封装,其中,电源电路给信号发生仪和总线集成接口电路上电,使得信号发生仪和总线集成接口电路工作,其中信号发生仪将测机载射频模块的信号源、信号分析仪、询问\应答测试仪和通信终端设备等测试仪器的内部电路集成,同时通过开关板上对应的功能开关进行信道切换,以达到使用各种功能的目的,同时液晶显示器起到以往单独的信号源发生器、信号分析仪、询问\应答测试仪和通信终端设备等的显示屏的作用,在使用时,总线集成接口电路完成CAN总线通信、同步总线通信、异步总线通信、接口使能控制、离散线控制、MARK地址模拟产生、力口电控制按键去抖动处理、复位输出按键去抖动处理、输出使能按键去抖动处理等功能信号的处理和输出,并通过内部的接口板将上述功能信号输送至被测机载射频模块上的相应电路中。
[0007]为更好的实现本实用新型,还包括同信号发生仪相连接的波形恢复及激励电路。连接在信号发生仪上的波形恢复及激励电路完成I路数字中频输入信号的数据采集和恢复、I路激励模块基带信号产生以及两路IOOMHz基准频率信号的生成。
[0008]为更好的实现本实用新型,所述的电源电路包括依次相连的ATX电源、电源监测电路、电源开关,所述的ATX电源和电源监测电路都与信号发生仪相连接。在使用时,电源电路上的ATX电源给信号发生仪提供5V、12V的工作电压,同时给电源监测电路也提供5V、12V的工作电压,使得电源监测电路工作,由外部接入的+28V\A+5V\D+5V\-5V\-30V的5组电源由电源开关经电源监测电路进行监测,以确定是否为正常值范围,而后再通过电源开关经一个接口板输送到待测试的机载射频模块,使得机载射频模块可以工作而处于待测试状态,而不会因为供电错误而损坏机载射频模块。
[0009]为更好的实现本实用新型,所述的波形恢复及激励电路包括采用型号为XC3SD3400A的FPGA处理器B,以及分别同FPGA处理器B相连的DS92LV16、AD9777、OSC电路;还包括依次相连的PCI接口板、PLX9054,所述的PLX9054连接FPGA处理器B,所述的PCI接口板连接信号发生仪;还包括依次相连的OCXO电路和功分电路。
[0010]在使用时,利用DS92LV16接收数字中频信号恢复成16bits数据信号,一路接入FPGA处理器B (XC3SD3400A)利用PCI接口板经信号分析仪在液晶显示屏上进行时域波形显示,一路通过FPGA处理器B将IQ数据送入AD9777进行DAC转换在测试台上可利用频谱分析仪观察频谱信号。多种采样时钟是利用FPGA处理器B的DCM模块和开关切换方式产生,外部输入OSC电路中的40MHz、32.512MHz、33.3MHz、35.2MHz的时钟频率,经FPGA处理器 B 可以产生 32.512MHz、70X4/17MHz、35.2MHz、40MHz、33.3MHz、36MHz 共 6 种采样时钟。IOOMHz基准频率信号由一个OCXO产生6dBm的正弦信号,经3个18欧姆电阻所组成的功分电路输出2路约OdBm的信号供被测模块使用。
[0011]为更好的实现本实用新型,所述的总线集成接口电路包括分别同信号发生仪相连接的采用型号为XC3SD3400A的FPGA处理器A、CAN协议处理器A、CAN协议处理器B,所述的CAN协议处理器A通过CAN接口 A同J30J连接器相连,所述的CAN协议处理器B通过CAN接口 B同J30J连接器相连;还包括分别同FPGA处理器A和J30J连接器相连接的MARK输出继电器、离散线接口、LVDS接口、RS485接口、加电控制继电器、OC门,在FPGA处理器A上还连接有缓冲电路。
[0012]在使用时,信号发生仪结合总线集成接口电路内部的FPGA处理器A(XC3SD3400A)通过不同的指令产生离散线信号、模式编码信号、基带输入信号、CAN总线信号、RS485/LVDS(同步/异步)串行总线信号、SPI总线信号,再经CAN协议处理器A、CAN接口 A、CAN协议处理器B、CAN接口 B将CAN总线信号通过J30J连接器传输到被测机载射频模块中;利用MARK输出继电器、离散线接口、LVDS接口、RS485接口、加电控制继电器、OC门将相应的MARK信号、离散线信号、RS485/LVDS (同步/异步)串行总线信号、加电控制信号、OC门信号通过J30J连接器传输到机载射频模块上,以达到主要完成CAN总线通信、同步总线通信、异步总线通信、接口使能控制、离散线控制、MARK地址模拟产生、加电控制按键去抖动处理、复位输出按键去抖动处理、输出使能按键去抖动处理等功能。
[0013]三路按键经缓冲电路与FPGA处理器A连接,其作用是分别为“加电控制”、“输出使能”、复位输出。当加电控制健按下后,28V通路才允许输出;当输出使能健被按下时RS485、CAN等才能产生信号;当复位输出健被按下时则产生一个200ms的低电平有效的脉冲信号。为了满足快速与慢速之间的差异PCI总线接口与其他总线接口通信时采用了 FIFO存储技术。
[0014]为更好的实现本实用新型,所述的机箱采用型号为NT-G2000军用便携式机箱。
[0015]本实用新型与现有技术相比,具有以下优点及有益效果:
[0016](I)本实用新型利用信号发生仪将检测机载射频模块的信号源、信号分析仪、询问\应答测试仪和通信终端设备等测试仪器集中统一实现,并利用开关板进行信号发生仪内的信号输出信道转换控制,并通过总线集成接口电路实现同任意类型被测机载射频模块的连接,实现了多种类型机载射频模块的兼容性和灵活性,具有结构简单,携带方便的特点。
[0017](2)本实用新型所述的波形恢复及激励电路能完成数字中频输入信号的数据采集和恢复、激励模块基带信号产生以及两路IOOMHz基准频率信号的生成。
[0018](3)本实用新型所述的电源监测电路可以监测给机载射频模块所供电压是否合乎正常范围值,以便达到不会损坏机载射频模块的目的。
[0019](4)本实用新型利用总线集成接口电路完成CAN总线通信、同步总线通信、异步总线通信、接口使能控制、离散线控制、MARK地址模拟产生、加电控制按键去抖动处理、复位输出按键去抖动处理、输出使能按键去抖动处理等功能。
【专利附图】

【附图说明】
[0020]图1为本实用新型所述的通用机载射频模块测试电路框图。
[0021]图2为本实用新型所述的总线集成接口电路图。
[0022]图3为本实用新型所述的波形恢复及激励电路图。
【具体实施方式】
[0023]下面结合实施例对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。
[0024]实施例:
[0025]通用机载射频模块测试平台,结合图1、图2和图3所示,包括机箱,以及设置在机箱内的通用机载射频模块测试电路,所述的通用机载射频模块测试电路主要由信号发生仪,以及同信号发生仪相连接的开关板、总线集成接口电路、电源电路、液晶显示器所组成,所述的总线集成接口电路同电源电路相连接。
[0026]其工作原理及作用:利用机箱将通用机载射频模块测试电路进行封装,其中,电源电路给信号发生仪和总线集成接口电路上电,使得信号发生仪和总线集成接口电路工作,其中信号发生仪将测机载射频模块的信号源、信号分析仪、询问\应答测试仪和通信终端设备等测试仪器的内部电路集成,同时通过开关板上对应的功能开关进行信道切换,以达到使用各种功能的目的,同时液晶显示器起到以往单独的信号源发生器、信号分析仪、询问\应答测试仪和通信终端设备等的显示屏的作用,在使用时,总线集成接口电路完成CAN总线通信、同步总线通信、异步总线通信、接口使能控制、离散线控制、MARK地址模拟产生、力口电控制按键去抖动处理、复位输出按键去抖动处理、输出使能按键去抖动处理等功能信号的处理和输出,并通过内部的接口板将上述功能信号输送至被测机载射频模块上的相应电路中。
[0027]为更好的实现本实用新型,结合图1、图2和图3所示,还包括同信号发生仪相连接的波形恢复及激励电路。连接在信号发生仪上的波形恢复及激励电路完成I路数字中频输入信号的数据采集和恢复、I路激励模块基带信号产生以及两路IOOMHz基准频率信号的生成。
[0028]为更好的实现本实用新型,结合图1、图2和图3所示,所述的电源电路包括依次相连的ATX电源、电源监测电路、电源开关,所述的ATX电源和电源监测电路都与信号发生仪相连接。在使用时,电源电路上的ATX电源给信号发生仪提供5V、12V的工作电压,同时给电源监测电路也提供5V、12V的工作电压,使得电源监测电路工作,由外部接入的+28V\A+5V\D+5V\-5V\-30V的5组电源由电源开关经电源监测电路进行监测,以确定是否为正常值范围,而后再通过电源开关经一个接口板输送到待测试的机载射频模块,使得机载射频模块可以工作而处于待测试状态,而不会因为供电错误而损坏机载射频模块。
[0029]为更好的实现本实用新型,结合图1、图2和图3所示,所述的波形恢复及激励电路包括采用型号为XC3SD3400A的FPGA处理器B,以及分别同FPGA处理器B相连的DS92LV16、AD9777、0SC电路;还包括依次相连的PCI接口板、PLX9054,所述的PLX9054连接FPGA处理器B,所述的PCI接口板连接信号发生仪;还包括依次相连的OCXO电路和功分电路。
[0030]在使用时,利用DS92LV16接收数字中频信号恢复成16bits数据信号,一路接入FPGA处理器B (XC3SD3400A)利用PCI接口板经信号分析仪在液晶显示屏上进行时域波形显示,一路通过FPGA处理器B将IQ数据送入AD9777进行DAC转换在测试台上可利用频谱分析仪观察频谱信号。多种采样时钟是利用FPGA处理器B的DCM模块和开关切换方式产生,外部输入OSC电路中的40MHz、32.512MHz、33.3MHz、35.2MHz的时钟频率,经FPGA处理器 B 可以产生 32.512MHz、70X4/17MHz、35.2MHz、40MHz、33.3MHz、36MHz 共 6 种采样时钟。IOOMHz基准频率信号由一个OCXO产生6dBm的正弦信号,经3个18欧姆电阻所组成的功分电路输出2路约OdBm的信号供被测模块使用。
[0031]为更好的实现本实用新型,结合图1、图2和图3所示,所述的总线集成接口电路包括分别同信号发生仪相连接的采用型号为XC3SD3400A的FPGA处理器A、CAN协议处理器A、CAN协议处理器B,所述的CAN协议处理器A通过CAN接口 A同J30J连接器相连,所述的CAN协议处理器B通过CAN接口 B同J30J连接器相连;还包括分别同FPGA处理器A和J30J连接器相连接的MARK输出继电器、离散线接口、LVDS接口、RS485接口、加电控制继电器、OC门,在FPGA处理器A上还连接有缓冲电路。
[0032]在使用时,信号发生仪结合总线集成接口电路内部的FPGA处理器A(XC3SD3400A)通过不同的指令产生离散线信号、模式编码信号、基带输入信号、CAN总线信号、RS485/LVDS(同步/异步)串行总线信号、SPI总线信号,再经CAN协议处理器A、CAN接口 A、CAN协议处理器B、CAN接口 B将CAN总线信号通过J30J连接器传输到被测机载射频模块中;利用MARK输出继电器、离散线接口、LVDS接口、RS485接口、加电控制继电器、OC门将相应的MARK信号、离散线信号、RS485/LVDS (同步/异步)串行总线信号、加电控制信号、OC门信号通过J30J连接器传输到机载射频模块上,以达到主要完成CAN总线通信、同步总线通信、异步总线通信、接口使能控制、离散线控制、MARK地址模拟产生、加电控制按键去抖动处理、复位输出按键去抖动处理、输出使能按键去抖动处理等功能。
[0033]三路按键经缓冲电路与FPGA处理器A连接,其作用是分别为“加电控制”、“输出使能”、复位输出。当加电控制健按下后,28V通路才允许输出;当输出使能健被按下时RS485、CAN等才能产生信号;当复位输出健被按下时则产生一个200ms的低电平有效的脉冲信号。为了满足快速与慢速之间的差异PCI总线接口与其他总线接口通信时采用了 FIFO存储技术。
[0034]本实用新型能产生ASK、BPSK、MSK等各类调制的基带信号,产生基带激励信号时,FPGA处理器B将寄存器中的波形数据送到AD9777中产生带有载波信号的基带波形和送到DS93LV16中经转换后发送给被测模块作为被测模块的激励源。
[0035]本实用新型能产生如Α/C模式、S模式等雷达模式编码信号,模式编码信号产生2路:AM 和 ASK0
[0036]AM信号为高有效TTL门控信号,需要将ASK编码信号完全覆盖。另外,AM距ASK编码信号的前导时间间隔和后沿时间间隔可调,最大允许设置范围为1ms,最小设置步进为IOOns0
[0037]ASK编码信号为高有效的脉冲信号,其中脉冲数量、脉冲宽度、脉冲间隔、占空比可以允许调整,最小设置步进为50ns。
[0038]利用信号发生仪的RS232 口将周期、幅度等参数发送到FPGA处理器A,FPGA处理器A根据参数产生AM和ASK的编码和时序。
[0039]MARK地址模拟
[0040]MARK地址模拟是利用信号发生仪的串口发送当前模块的MARK地址值,利用FPGA处理器A输出驱动继电器得到6路悬空/地的输出信号。
[0041]为更好的实现本实用新型,所述的机箱采用型号为NT-G2000军用便携式机箱。
[0042]本实用新型利用信号发生仪将检测机载射频模块的信号源、信号分析仪、询问\应答测试仪和通信终端设备等测试仪器集中统一实现,并利用开关板进行信号发生仪内的信号输出信道转换控制,并通过总线集成接口电路实现同任意类型被测机载射频模块的连接,实现了多种类型机载射频模块的兼容性和灵活性,具有结构简单,携带方便的特点。
[0043]以上所述,仅是本实用新型的较佳实施例,并非对本实用新型做任何形式上的限制,凡是依据本实用新型的技术实质对以上实施例所作的任何简单修改、等同变化,均落入本实用新型的保护范围之内。
【权利要求】
1.通用机载射频模块测试平台,其特征在于:包括机箱,以及设置在机箱内的通用机载射频模块测试电路,所述的通用机载射频模块测试电路主要由信号发生仪,以及同信号发生仪相连接的开关板、总线集成接口电路、电源电路、液晶显示器所组成,所述的总线集成接口电路同电源电路相连接。
2.根据权利要求1所述的通用机载射频模块测试平台,其特征在于:还包括同信号发生仪相连接的波形恢复及激励电路。
3.根据权利要求2所述的通用机载射频模块测试平台,其特征在于:所述的电源电路包括依次相连的ATX电源、电源监测电路、电源开关,所述的ATX电源和电源监测电路都与信号发生仪相连接。
4.根据权利要求2或3所述的通用机载射频模块测试平台,其特征在于:所述的波形恢复及激励电路包括采用型号为XC3SD3400A的FPGA处理器B,以及分别同FPGA处理器B相连的DS92LV16、AD9777、0SC电路;还包括依次相连的PCI接口板、PLX9054,所述的PLX9054连接FPGA处理器B,所述的PCI接口板连接信号发生仪;还包括依次相连的OCXO电路和功分电路。
5.根据权利要求1-3任一项所述的通用机载射频模块测试平台,其特征在于:所述的总线集成接口电路包括分别同信号发生仪相连接的采用型号为XC3SD3400A的FPGA处理器A、CAN协议处理器A、CAN协议处理器B,所述的CAN协议处理器A通过CAN接口 A同J30J连接器相连,所述的CAN协议处理器B通过CAN接口 B同J30J连接器相连;还包括分别同FPGA处理器A和J30J连接器相连接的MARK输出继电器、离散线接口、LVDS接口、RS485接口、加电控制继电器、OC门,在FPGA处理器A上还连接有缓冲电路。
6.根据权利要求1-3任一项所述的通用机载射频模块测试平台,其特征在于:所述的机箱采用型号为NT-G2000军用便携式机箱。
【文档编号】H04B17/00GK203608206SQ201320750282
【公开日】2014年5月21日 申请日期:2013年11月25日 优先权日:2013年11月25日
【发明者】江才纯, 杨曦盛 申请人:成都能通科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1