增强兼容性的mhl识别控制电路的利记博彩app

文档序号:7771951阅读:433来源:国知局
增强兼容性的mhl识别控制电路的利记博彩app
【专利摘要】本发明提供了一种增强兼容性的MHL识别控制电路,包括:MHL识别单元,所述MHL识别单元包括识别信号输入端和识别信号输出端;还包括唤醒脉冲检测单元,唤醒脉冲检测单元的唤醒脉冲输入端连接到MHL设备的MHL_CBUS信号端,唤醒脉冲输出端连接到数字多媒体接收设备的主控模块;在数字多媒体接收设备待机情况下,所述MHL设备发送MHL唤醒脉冲到唤醒脉冲单元,并经处理后由所述唤醒脉冲输出端输出到所述主控模块,所述主控模块判断接收到的所述MHL唤醒脉冲是否满足预设的MHL唤醒脉冲标准,如果满足,则唤醒所述多媒体接收设备以与所述MHL设备通信。采用本发明,可以识别非标准MHL设备发出的非标准MHL唤醒脉冲以使数字多媒体接收设备开机与MHL设备通信,增强兼容性。
【专利说明】增强兼容性的MHL识别控制电路
【技术领域】
[0001]本发明涉及一种MHL识别控制电路,尤其涉及一种增强MHL设备兼容性的MHL识别控制电路。
【背景技术】
[0002]随着当前数字技术的飞速发展,大部分数字多媒体接收设备,都带有高清晰度多媒体接口(HDMI, High Definition Multimedia Interface), HDMI 接口是目前音视频发送和接收设备中比较常用的一种数字信号接口,应用非常广泛。另外,随着移动终端技术的发展,数字流媒体的处理变得更为简单方便,为适应移动终端和数字多媒体接收设备(如TV)的互联互通,在移动终端上出现了一种新型的连接技术移动终端高清影音标准接口(MHL,Mobile High-Definition LinkXMHL是一种连接便携式消费电子装置的影音标准接口,依靠MHL连接线缆,数字多媒体接收设备即可通过HDMI接口接收移动终端的MHL接口输出的高清流媒体内容;另外,多媒体显示设备可以通过MHL连接线缆向移动终端充电。
[0003]据MHL标准,MHL连接线缆采用6根连接信号线实现互联互通,这6根连接线信号是 TMDS_D0+、TMDS_D0-、SCL、MHL_CBUS、MHL_CD_SENSE 和 MHL_VBUS,HDMI 和 MHL 接口定义如图1所示,数字多媒体接收设备通过HDMI接口接收MHL设备(例如,移动终端)的MHL接口输出的高清流媒体内容,其中,MHL设备TMDS_D0+和TMDS_D0_信号端分别连接到数字多媒体接收设备HDMI接口的PIN7和PIN9,SCL信号端连接到数字多媒体接收设备HDMI接口的PIN15,MHL_VBUS信号端连接到数字多媒体接收设备HDMI接口的PIN18,MHL_CBUS信号端连接到数字多媒体接收设备HDMI接口的PIN19。
[0004]如图1,当采用HDMI设备作为输入设备时,连接HDMI接口 PIN2的为GND,此时PIN2脚为低电平;当多媒体接收设备通过MHL线材连接MHL设备时,PIN2脚连接到MHL设备的MHL_CD_SENSE信号端,此时PIN2脚为高电平(大于1.5V)输入。
[0005]MHL兼容HDMI作为数字多媒体接收设备输入信号时,MHL设备的MHL_CBUS信号端与HDMI设备的热插拔检测(HPD,Hot Plug Detect)功能引脚共用同一引脚,即数字多媒体接收设备HDMI接口的PIN19。当识别输入信号为HDMI信号时,如图2所示,HPD功能引脚PIN19的输出将作为HDMI设备是否向数字多媒体接收设备发送TMDS信号的依据。HPD是从数字多媒体接收设备(如TV)输出的一个检测信号,若HDMI设备检测到HPD引脚输出为高电平(大于1.5V),将发送TMDS信号进行通信,低电平(小于0.8V)停止发送TMDS信号。
[0006]现有技术中MHL设备与数字多媒体接收设备的连接如图3所示。MHL设备通过数字多媒体显示设备的HDMI接口连接到数字多媒体接收设备的信号处理模块、主控模块和MHL识别电路,MHL识别电路是用来识别MHL设备的插入从而进行通信和充电,主控模块是对MHL设备和MHL识别电路输入的信号进行控制,数字多媒体接收设备的信号处理模块对于MHL设备和主控模块输入的信号进行信号处理。MHL识别单兀包括三极管Q5、三极管Q6、三极管Q7和MOS管Q4,MOS管Q4的栅极(作为MHL识别电路的信号输入端ID_INPUT)连接HDMI接口的PIN2 (即通过HDMI接口的PIN2连接MHL的MHL_CD_SENSE信号端),源极接地,漏极通过电阻R3连接到电源电压(5V);所述三极管Q5的基极通过电阻R4连接到所述MOS管Q4的漏极,发射极接地,集电极通过串联的电阻R5、R6连接到电源电压(5V);三极管Q6的基极连接到串联的电阻R5、R6的连接点,发射极连接到电源电压(5V),集电极通过电阻R7连接三极管Q7的集电极;三极管Q7的基极通过电阻R8连接主控模块的HPD控制端HPD_C0NTR0L,发射极接地;三极管Q7的集电极(作为MHL识别电路的识别信号输出端ID_OUTPUT)通过HDMI接口的PIN19连接MHL的MHL_CBUS信号端。
[0007]当HDMI设备插入数字多媒体接收设备时,数字多媒体接收设备HDMI接口的PIN2连接到HDMI的GND引脚,即接地,上述三极管Q7的集电极通过PIN19连接HDMI的HPD功能引脚。其他连接如上段所述。
[0008]其中,HPD控制端HPD_C0NTR0L在数字多媒体接收设备选通进入HDMI通道(HDMI和MHL共用HDMI通道)时输出低电平,进入其他通道时(例如AV通道、TV通道等)输出高电平,以便在其他通道下不进行HDMI和MHL的检测,即告知外部设备(HDMI设备和MHL设备)HDMI或MHL通道没有准备好,外部设备不需要传输TMDS信号。
[0009]在现有技术中,当数字多媒体接收设备(如TV)切换到其他通道(如AV通道、TV通道等)时,主控模块向HPD控制端HDP_C0NTR0L输出高电平,导致三极管Q7的集电极为低电平,即数字多媒体接收设备接口的PIN19引脚为低电平,即使此时插入HDMI设备,PIN19引脚(此时连接HDMI的HPD信号端)也是低电平,所以HDMI设备与数字多媒体接收设备不能正常连接,HDMI设备不会发送TMDS信号,即不会和数字多媒体接收设备进行通信;当数字多媒体接收设备(如TV)切换到HDMI通道时,HPD控制端HPD_C0NTR0L会发出低电平,使得三极管Q7截止,之后再根据此时插入的外部设备是HDMI设备还是MHL设备,来进行不同的操作。
[0010]当切换到HDMI通道时,并且当HDMI设备通过HDMI线材连接到数字多媒体接收设备时,HDMI设备通过线材将5V电压传输到HDMI的+5V引脚(PIN18脚),并且因为PIN2与HDMI设备的内部地线GND连接,同时PIN2与PIN5、PIN8等一样接地,所以PIN2为低电平,因此MHL识别电路的识别信号输入端ID_INPUT为低电平,即MOS管Q4的栅极为低电平,其源极接地,因此MOS管Q4截止,MOS管Q4的漏极通过电阻R3连接电压(+5V),因此MOS管Q4的漏极为高电平,则三极管Q5的基极为高电平,其发射极接地,因此三极管Q5导通,则三极管Q5的集电极为低电平,又三极管Q6发射极连接电压(+5V),因此三极管Q6导通,又HPD控制端HPD_C0NTR0L在数字多媒体接收设备切换到HDMI通道时输出低电平,因此三极管Q7截止,使得识别信号输出端ID_0UTPUT输出高电平;识别信号输出端ID_0UTPUT连接HDMI接口的PIN19,当HDMI设备检测到PIN19为高电平时,就会向数字多媒体接收设备输出TMDS信号。
[0011]当切换到HDMI通道时,并且当MHL设备通过MHL线材连接到数字多媒体接收设备时,如图3所示,MHL设备通过线材将高电平输出到MHL_CD_SENSE信号端(PIN2),并传输到数字多媒体接收设备的主控模块。MHL_CD_SENSE信号端(PIN2)为高电平时,会启动数字多媒体接收设备的MHL充电电路工作,如图4所示,从而使电源控制芯片通过MHL_VBUS信号端(PIN18)给MHL设备充电;同时主控模块在检测到PIN2为高电平时,将通过控制主控模块内部的下拉电阻阻值来进行不同的MHL应答,其中,下拉电阻阻值分别为IK欧姆和100K欧姆。此时,MHL_CD_SENSE信号端(作为MHL识别电路的识别信号输入端ID_INPUT)输出一个高电平,即MOS管Q4的栅极为高电平,其源极接地,因此MOS管Q4导通,MOS管Q4的漏极通过电阻R3连接电源电压(5V),因此MOS管Q4的漏极为低电平,则三极管Q5的基极为低电平,其发射极接地,因此三极管Q5截止,则三极管Q5的集电极为高电平,又三极管Q6发射极连接电源电压(5V),因此三极管Q6截止,又由于当数字多媒体接收设备切换到HDMI通道时,HPD控制端HPD_C0NTR0L会发出低电平,因此三极管Q7截止,MHL识别电路的识别信号输出端ID_0UTPUT置空,因此MHL_CBUS信号端(PIN19)可在无MHL识别电路的影响下正确识别主控模块内部的下拉电阻阻值,并向MHL设备发出相对应的应答信号,MHL设备收到应答信号后进行应答信号识别,成功后MHL设备和多媒体接收设备开始正常通信。
[0012]现有技术中MHL设备与数字多媒体接收设备的MHL控制如图4所示,其中,MHL_CBUS信号端可进行双向通信。在数字多媒体接收设备待机情况下,当MHL设备插入数字多媒体接收设备HDMI接口时,MHL设备会通过MHL_CBUS信号端输入一个MHL唤醒脉冲到数字多媒体接收设备的MIPS,以唤醒其开机并进行通信。数字多媒体接收设备在开机状态下,也会通过MIPS控制的GPIO向MHL_CBUS信号端发送信号进行通信,拉高电压,进而实现MHL设备的充电。
[0013]在数字多媒体接收设备待机情况下,当通过HDMI接口插入MHL设备时,MHL设备的MHL_CBUS信号端通过数字多媒体接收设备的MIPS控制的GPIO输入一个MHL唤醒脉冲到数字多媒体接收设备,如图4所示,数字多媒体接收设备的MIPS会检测输入的MHL唤醒脉冲波形并判断是否满足MHL唤醒脉冲标准,如果满足,则数字多媒体接收设备开机以与MHL设备通信。MHL唤醒波形标准如图5所示,MHL唤醒脉冲的高低脉宽时间为20ms+/_10%(18^22ms),同时MHL唤醒脉冲状态满足101000101,其中,所述MHL唤醒脉冲高电平时为1,低电平时为O。
[0014]但是目前市场上MHL设备厂商较多,很多MHL设备未完全执行MHL标准规范,导致MHL设备输出的MHL唤醒脉冲不标准,使数字多媒体接收设备无法识别,不能正常通信。实测的非标准MHL设备输出的非`标准MHL唤醒脉冲如图6所示,其高低脉宽时间为30ms左右,其状态满足101000101。数字多媒体接收设备不能识别上述的非标准MHL设备输出的非标准MHL唤醒脉冲,导致数字多媒体接收设备不能开机进行通信,使数字多媒体接收设备不能兼容非标准MHL设备。
[0015]另外,部分MHL设备输出的MHL唤醒脉冲的高电平只有1.8V,而有些数字多媒体接收设备是将2V以上的电平识别为高电平,同样导致数字多媒体接收设备不能正常识别MHL唤醒脉冲,致使数字多媒体接收设备不能开机与MHL设备进行通信。

【发明内容】

[0016]本发明的目的是,提供一种增强兼容性的MHL识别控制电路,使数字多媒体接收设备能够正常识别非标准MHL设备,增强MHL设备的兼容性。
[0017]为实现上述目的,本发明提供了一种增强兼容性的MHL识别控制电路,通过增加一个唤醒脉冲检测单元,使MHL唤醒脉冲通过另一个GPIO输入到主控模块,主控模块通过调节内部软件来达到识别非标准MHL唤醒脉冲的目的,所述增强兼容性的MHL识别控制电路包括:
MHL识别单元,在连接MHL设备时,所述MHL识别单元的识别信号输入端连接MHL设备的MHL_CD_SENSE信号端,并且所述识别信号输入端输入高电平,所述MHL识别单元的识别信号输出端连接MHL设备的MHL_CBUS信号端,并且所述识别信号输出端置空;以及
唤醒脉冲检测单元,所述唤醒脉冲检测单元的唤醒脉冲输入端连接到MHL设备的MHL_CBUS信号端,所述检测唤醒脉冲单元的唤醒脉冲输出端连接到数字多媒体接收设备的主控模块;
在数字多媒体接收设备待机情况下,所述MHL设备通过所述唤醒脉冲检测单元的唤醒脉冲输入端发送MHL唤醒脉冲,所述MHL唤醒脉冲通过所述唤醒脉冲检测单元处理后经由所述唤醒脉冲输出端输出到所述主控模块,所述主控模块判断接收到的所述MHL唤醒脉冲是否满足预设的MHL唤醒脉冲标准,如果满足,则唤醒所述多媒体接收设备以与所述MHL设
备通信。
[0018]进一步的,所述检测唤醒脉冲单元的唤醒脉冲输出端连接到数字多媒体接收设备的主控模块的GPIO 口。
[0019]进一步的,所述预设的MHL唤醒脉冲标准是:所述MHL唤醒脉冲的高低脉宽时间为30ms+/-10%,同时MHL唤醒脉冲状态满足101000101,其中,所述MHL唤醒脉冲高电平时为1,低电平时为O。
[0020]作为上述技术方案的改进,所述唤醒脉冲检测单元包括第一三极管、第一 MOS管和第二 MOS管,所述第一三极管的集电极接地,基极连接所述唤醒脉冲输入端,发射极连接所述第一 MOS管的源极,所述第一 MOS管的栅极连接信号控制端,漏极通过第一电阻连接到待机电压上,所述第二 MOS管的漏极通过第二电阻连接到所述待机电压上,栅极连接到所述三极管Ql的发射极,源极接地,所述脉冲信号输出端连接到所述第二MOS管的漏极;当所述MHL识别单元的识别信号输入端为低电平时,所属主控模块向所述信号控制端输入低电平;当所述MHL识别单元的识别信号输入端为高电平时,所述主控模块向所述信号控制端输入高电平。
[0021]进一步的,所述信号控制端连接到所述数字多媒体接收设备的主控模块的另一GPIO 口。
[0022]另外,作为上述技术方案的改进,可以在已有的MHL识别单元电路上增加待机检测单元,即,所述MHL识别单元包括第二三极管、第三三极管、第四三极管和第三MOS管,所述第三MOS管的栅极连接所述识别信号输入端,源极接地,漏极通过第三电阻连接到电源电压;所述第二三极管的基极通过第四电阻连接到所述第三MOS管的漏极,发射极接地,集电极通过串联的第五、第六电阻连接到电源电压;所述第三三极管的基极连接到所述串联的第五、第六电阻的连接点,发射极连接到电源电压,集电极通过第七电阻连接所述第四三极管的集电极;所述第四三极管的基极通过第八电阻连接所述主控模块的HPD控制端,集电极连接所述识别信号输出端,发射极接地;
所述唤醒脉冲检测单元包括第一三极管、第一 MOS管和第二 MOS管,所述第一三极管的集电极接地,基极连接所述唤醒脉冲输入端,发射极连接所述第一 MOS管的源极,所述第一MOS管的栅极通过所述信号控制端连接到所述MHL识别单元的第二三极管的集电极,漏极通过第一电阻连接到待机电压上,所述第二 MOS管的漏极通过第二电阻连接到所述待机电压上,栅极连接到所述三极管Ql的发射极,源极接地,所述脉冲信号输出端连接到所述第二 MOS管的漏极。[0023]其中,所述第一三极管和第三三极管为PNP三极管,所述第二三极管和第四三极
管为NPN三极管。
[0024]其中,所述待机电压优选为3.3V。
[0025]其中,所述电源电压优选为5V。
[0026]其中,所述高电平为大于1.5V,所述低电平为小于0.8V。
[0027]采用本发明的有益效果是:本发明通过增加唤醒脉冲检测单元硬件电路,使MHL设备通过MHL_CBUS信号端发出的MHL唤醒脉冲再过另外的GPIO输入到数字多媒体接收设备的主控模块,主控模块通过调整软件来实现更改预设的MHL唤醒脉冲标准,从而达到识别非标准MHL设备发出的非标准MHL唤醒脉冲以使数字多媒体接收设备开机与MHL设备通信的目的,增加兼容性。其中唤醒脉冲检测单元可以是在原有MHL识别单元电路上增加的,也可以是新增的与MHL识别单元相互独立的。
【专利附图】

【附图说明】
[0028]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0029]图1是HDMI和MHL接口定义图;
图2是HDMI的HPD控制示意图;
图3是现有技术中MHL设备与数字多媒体接收设备的具体连接示意图;
图4是现有技术中MHL设备与数字多媒体接收设备的控制示意图;
图5是标准MHL唤醒脉冲波形及脉冲状态示意图;
图6是实测的非标准MHL唤醒脉冲波形及脉冲状态示意图;
图7是本发明提供的增强兼容性的MHL识别控制电路的一个实施例的框图;
图8是采用图7提供的实施例时MHL设备与数字多媒体接收设备的控制示意图;
图9是本发明提供的增强兼容性的MHL识别控制电路的另一实施例的框图;
图10是图9中MHL识别单元的具体电路图;
图11是图9中唤醒脉冲检测单元的具体电路图;
图12是本发明提供的增强兼容性的MHL识别控制电路的又一实施例的框图;
图13是图12中MHL识别单元的具体电路图;
图14是图12中唤醒脉冲检测单元的具体电路图。
【具体实施方式】
[0030]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0031]实施例1
本发明实施例提供了一种增强兼容性的MHL识别控制电路,如图7所示,包括:MHL识别单元101,在连接MHL设备时,所述MHL识别单元101的识别信号输入端连接MHL设备的MHL_CD_SENSE信号端,并且所述识别信号输入端输入高电平,所述MHL识别单元的识别信号输出端连接MHL设备的MHL_CBUS信号端,并且所述识别信号输出端置空;以及唤醒脉冲检测单元102,所述唤醒脉冲检测单元102的唤醒脉冲输入端连接到MHL设备的MHL_CBUS信号端,所述检测唤醒脉冲单元102的唤醒脉冲输出端连接到数字多媒体接收设备的主控模块的GPIO 口 ; 在数字多媒体接收设备待机情况下,插入MHL设备,MHL设备会同时通过MHL设备的MHL_CBUS信号端发送MHL唤醒脉冲到数字多媒体接收设备的MIPS和主控模块,如图8所示。其中,所述数字多媒体接收设备的MIPS和主控模块均预设了 MHL唤醒脉冲标准,所述MIPS预设的MHL唤醒脉冲标准为:MHL唤醒脉冲的高低脉宽时间为20ms+/_10%( 18^22ms),同时MHL唤醒脉冲状态满足101000101,其中,所述MHL唤醒脉冲高电平时为1,低电平时为O ;也即标准MHL设备的标准MHL唤醒脉冲,其脉冲形式如图5所示。而所述主控模块的预设的MHL唤醒脉冲标准是:所述MHL唤醒脉冲的高低脉宽时间为30ms+/-10%,同时MHL唤醒脉冲状态满足101000101,其中,所述MHL唤醒脉冲高电平时为1,低电平时为O ;也即非标准MHL设备输出的非标准MHL唤醒脉冲,其脉冲形式如图6所示。
[0032]当MHL设备是标准MHL设备并发送标准MHL唤醒脉冲时,MIPS会判断其满足MIPS中的MHL唤醒脉冲标准,从而唤醒数字多媒体接收设备开机与MHL设备通信,而主控模块不起作用。
[0033]当MHL设备是非标准MHL设备并发送非标准MHL唤醒脉冲时,MHL设备通过所述唤醒脉冲检测单元102的唤醒脉冲输入端发送MHL唤醒脉冲,所述MHL唤醒脉冲通过所述唤醒脉冲检测单元102处理后经由所述唤醒脉冲输出端输出到所述主控模块,所述主控模块判断接收到的所述MHL唤醒脉冲是否满足主控模块预设的MHL唤醒脉冲标准,如果满足,则唤醒所述多媒体接收设备以与所述MHL设备通信。
[0034]实施例2
本发明实施例提供了另一种增强兼容性的MHL识别控制电路,如图9所示,包括:
MHL识别单元101,在连接MHL设备时,所述MHL识别单元101的识别信号输入端连接MHL设备的MHL_CD_SENSE信号端,并且所述识别信号输入端输入高电平,所述MHL识别单元的识别信号输出端连接MHL设备的MHL_CBUS信号端,并且所述识别信号输出端置空;以及唤醒脉冲检测单元102,所述唤醒脉冲检测单元102的唤醒脉冲输入端连接到MHL设备的MHL_CBUS信号端,所述检测唤醒脉冲单元102的唤醒脉冲输出端连接到数字多媒体接收设备的主控模块的GPIO 口。
[0035]进一步的,MHL识别单元101包括三极管Q5、三极管Q6、三极管Q7和MOS管Q4,如图10所示,MOS管Q4的栅极(作为MHL识别电路的信号输入端ID_INPUT)连接HDMI接口的PIN2 (即通过HDMI接口的PIN2连接MHL的MHL_CD_SENSE信号端或HDMI的接地端),源极接地,漏极通过电阻R3连接到电源电压(5V);所述三极管Q5的基极通过电阻R4连接到所述MOS管Q4的漏极,发射极接地,集电极通过串联的电阻R5、R6连接到电源电压(5V);三极管Q6的基极连接到串联的电阻R5、R6的连接点,发射极连接到电源电压(5V),集电极通过电阻R7连接三极管Q7的集电极;三极管Q7的基极通过电阻R8连接主控模块的HPD控制端HPD_C0NTR0L,发射极接地;三极管Q7的集电极(作为MHL识别电路的识别信号输出端ID_OUTPUT)通过PIN19连接MHL的MHL_CBUS信号端。
[0036]进一步的,唤醒脉冲检测单元102包括第一三极管Ql、第一MOS管Q2和第二MOS管Q3,如图11所示所述第一三极管Ql的集电极接地,基极连接所述唤醒脉冲输入端PULSE_INPUT,发射极连接所述第一 MOS管Q2的源极,所述第一 MOS管Q2的栅极连接信号控制端P0WER_0N/0FF,漏极通过第一电阻Rl连接到待机电压3V3_STB (3.3V)上,所述第二 MOS管Q3的漏极通过第二电阻R2连接到所述待机电压3V3_STB(3.3V)上,栅极连接到所述三极管Ql的发射极,源极接地,所述脉冲信号输出端TOLSE_0UTPUT连接到所述第二 MOS管Q3的漏极;当所述MHL识别单元101的识别信号输入端ID_INPUT为低电平时,所属主控模块向所述信号控制端P0WER_0N/0FF输入低电平;当所述MHL识别单元101的识别信号输入端ID_INPUT为高电平时,所述主控模块向所述信号控制端P0WER_0N/0FF输入高电平。
[0037]其中,所述信号控制端P0WER_0N/0FF连接到所述数字多媒体接收设备的主控模块的GPIO 口。
[0038]在数字多媒体接收设备待机情况下,插入MHL设备,MHL设备会同时通过MHL设备的MHL_CBUS信号端发送MHL唤醒脉冲到数字多媒体接收设备的MIPS和主控模块,如图8所示。其中,所述数字多媒体接收设备的MIPS和主控模块均预设了 MHL唤醒脉冲标准,所述MIPS预设的MHL唤醒脉冲标准为:MHL唤醒脉冲的高低脉宽时间为20ms+/_10%( 18^22ms),同时MHL唤醒脉冲状态满足101000101,其中,所述MHL唤醒脉冲高电平时为1,低电平时为O ;也即标准MHL设备的标准MHL唤醒脉冲,其脉冲形式如图5所示。而所述主控模块的预设的MHL唤醒脉冲标准是:所述MHL唤醒脉冲的高低脉宽时间为30ms+/-10%,同时MHL唤醒脉冲状态满足101000101,其中,所述MHL唤醒脉冲高电平时为1,低电平时为O ;也即非标准MHL设备输出的非标准MHL唤醒脉冲,其脉冲形式如图6所示。
[0039]当MHL设备是标准MHL设备并发送标准MHL唤醒脉冲时,MIPS会判断其满足MIPS中的MHL唤醒脉冲标准,从而唤醒数字多媒体接收设备开机与MHL设备通信,而主控模块不起作用。
[0040]当MHL设备是非标准MHL设备并发送非标准MHL唤醒脉冲时,MHL设备的MHL_CD_SENSE信号端会输出高电平,即MHL识别单元101的识别信号输入端ID_INPUT为高电平,则主控模块向所述信号控制端P0WER_0N/0FF输入高电平,即第一 MOS管Q2的栅极为高电平,又其漏极连接待机电压3V3_STB,因此第一 MOS管Q2导通,则第一三极管Ql的发射极为高电平,第一三极管Ql的集电极接地,又MHL设备通过唤醒脉冲检测单元102的唤醒脉冲输入端PULSE_INPUT发送MHL唤醒脉冲,即MHL唤醒脉冲发送到了第一三极管Ql的基极,MHL唤醒脉冲经过第一三极管Ql射随输出到第二 MOS管Q3的栅极,又第二 MOS管Q3的漏极连接到待机电压3V3_STB (3.3V),因此第二 MOS管Q3反相,致使MHL唤醒脉冲经第二 MOS管Q3反相后输出到唤醒脉冲输出端TOLSE_0UTPUT,再输出到所述主控模块,所述主控模块判断接收到的所述MHL唤醒脉冲是否满足预设的MHL唤醒脉冲标准,如果满足,则唤醒所述多媒体接收设备以与所述MHL设备通信。
[0041]其中第二 MOS管Q3的漏极连接到待机电压3V3_STB(3.3V),可以使输出的MHL唤醒脉冲的高电平在3.3V左右,从而使数字多媒体接收设备可以正常识别高电平,使数字多媒体接收设备开机以与MHL设备通信。可以防止原本的高电平(1.8V)不被识别导致的MHL唤醒脉冲不能识别从而不能使数字多媒体接收设备开机的现象发生。[0042]在本实施例中,唤醒脉冲检测单元102与MHL识别单元101无直接联系,相互独立,两个单元可分别集成在不同的电路板上,以在不改变现有电路的情况下只需增加一个单元电路就可以达到识别非标准MHL设备,增强兼容性的目的。
[0043]实施例3
本发明实施例提供了又一种增强兼容性的MHL识别控制电路,如图12所示,包括:
MHL识别单元101,在连接MHL设备时,所述MHL识别单元101的识别信号输入端连接MHL设备的MHL_CD_SENSE信号端,并且所述识别信号输入端输入高电平,所述MHL识别单元的识别信号输出端连接MHL设备的MHL_CBUS信号端,并且所述识别信号输出端置空;以及唤醒脉冲检测单元102,所述唤醒脉冲检测单元102的唤醒脉冲输入端连接到MHL设备的MHL_CBUS信号端,所述检测唤醒脉冲单元102的唤醒脉冲输出端连接到数字多媒体接收设备的主控模块的GPIO 口。
[0044]进一步的,MHL识别单元101包括第二三极管Q5、第三三极管Q6、第四三极管Q7和第三MOS管Q4,如图13所示,第三MOS管Q4的栅极(作为MHL识别电路的信号输入端ID_INPUT)连接 HDMI 接口的 PIN2 (即通过 HDMI 接口的 PIN2 连接 MHL 的 MHL_CD_SENSE 信号端),源极接地,漏极通过第三电阻R3连接到电源电压(5V);所述第二三极管Q5的基极通过第四电阻R4连接到所述第三MOS管Q4的漏极,发射极接地,集电极通过串联的第五、第六电阻R5、R6连接到电源电压(5V);第三三极管Q6的基极连接到串联的第五、第六电阻R5、R6的连接点,发射极连接到电源电压,集电极通过第六电阻R7连接第四三极管Q7的集电极;第四三极管Q7的基极通过第八电阻R8连接主控模块的HPD控制端HPD_C0NTR0L,发射极接地;第四三极管Q7的集电极通过HDMI接口的PIN19连接MHL的MHL_CBUS信号端,控制信号输出端P0WER_0UTPUT连接第二三极管Q5的集电极。
[0045]进一步的,唤醒脉冲检测单元102包括第一三极管Ql、第一 MOS管Q2和第二 MOS管Q3,如图14所示所述第一三`极管Ql的集电极接地,基极连接所述唤醒脉冲输入端TOLSE_INPUT,发射极连接所述第一 MOS管Q2的源极,所述第一 MOS管Q2的栅极连接信号控制端P0WER_0N/0FF,即MHL识别单元101的控制信号输出端P0WER_0UTPUT,漏极通过第一电阻Rl连接到待机电压3V3_STB (3.3V)上,所述第二 MOS管Q3的漏极通过第二电阻R2连接到所述待机电压3V3_STB (3.3V)上,栅极连接到所述三极管Ql的发射极,源极接地,所述脉冲信号输出端PULSE_0UTPUT连接到所述第二 MOS管Q3的漏极。
[0046]其中,所述第一三极管Ql和第三三极管Q6为PNP三极管,所述第二三极管Q5和第四三极管Q7为NPN三极管。
[0047]在数字多媒体接收设备待机情况下,插入MHL设备,MHL设备会同时通过MHL设备的MHL_CBUS信号端发送MHL唤醒脉冲到数字多媒体接收设备的MIPS和主控模块,如图8所示。其中,所述数字多媒体接收设备的MIPS和主控模块均预设了 MHL唤醒脉冲标准,所述MIPS预设的MHL唤醒脉冲标准为:MHL唤醒脉冲的高低脉宽时间为20ms+/_10%( 18^22ms),同时MHL唤醒脉冲状态满足101000101,其中,所述MHL唤醒脉冲高电平时为1,低电平时为O ;也即标准MHL设备的标准MHL唤醒脉冲,其脉冲形式如图5所示。而所述主控模块的预设的MHL唤醒脉冲标准是:所述MHL唤醒脉冲的高低脉宽时间为30ms+/-10%,同时MHL唤醒脉冲状态满足101000101,其中,所述MHL唤醒脉冲高电平时为1,低电平时为O ;也即非标准MHL设备输出的非标准MHL唤醒脉冲,其脉冲形式如图6所示。[0048]当MHL设备是标准MHL设备并发送标准MHL唤醒脉冲时,MIPS会判断其满足MIPS中的MHL唤醒脉冲标准,从而唤醒数字多媒体接收设备开机与MHL设备通信,而主控模块不起作用。
[0049]当MHL设备是非标准MHL设备并发送非标准MHL唤醒脉冲时,MHL设备的MHL_CD_SENSE信号端向MHL识别单元101的识别信号输入端ID_INPUT输出高电平,即第三MOS管Q4的栅极为高电平,其源极接地,因此第三MOS管Q4导通,第三MOS管Q4的漏极通过电阻R3连接电源电压(5V),因此第三MOS管Q4的漏极为低电平,则第二三极管Q5的基极为低电平,其发射极接地,因此第二三极管Q5截止,则第二三极管Q5的集电极为高电平,即MHL识别单元101的控制信号输出端P0WER_0UTPUT为高电平,从而向所述唤醒脉冲检测单元102的第一 MOS管Q2的栅极(即信号控制端P0WER_0N/0FF)发送高电平,即第一 MOS管Q2的栅极为高电平,又其漏极连接待机电压3V3_STB(3.3V),因此第一 MOS管Q2导通,则第一三极管Ql的发射极为高电平,第一三极管Ql的集电极接地,又MHL设备通过唤醒脉冲检测单元102的唤醒脉冲输入端TOLSE_INPUT发送MHL唤醒脉冲,即MHL唤醒脉冲发送到了第一三极管Ql的基极,MHL唤醒脉冲经过第一三极管Ql射随输出到第二 MOS管Q3的栅极,又第二MOS管Q3的漏极连接到待机电压3V3_STB (3.3V),因此第二 MOS管Q3反相,致使MHL唤醒脉冲经第二 MOS管Q3反相后输出到唤醒脉冲输出端TOLSE_0UTPUT,再输出到所述主控模块,所述主控模块判断接收到的所述MHL唤醒脉冲是否满足主控模块预设的MHL唤醒脉冲标准,如果满足,则唤醒所述多媒体接收设备以与所述MHL设备通信。
[0050]其中第二 MOS管Q3的漏极连接到待机电压3V3_STB(3.3V),可以使输出的MHL唤醒脉冲的高电平在3.3V左右,从而使数字多媒体接收设备可以正常识别高电平,以使数字多媒体接收设备开机以与MHL设备通信。可以防止原本的高电平(1.8V)不被识别导致的MHL唤醒脉冲不能识别从而不能使数字多媒体接收设备开机的现象发生。
[0051]在本实施例中,唤醒脉冲检测单元102是在现有MHL识别单元101基础之上增加的,两个单元可集成于同一个电路板上。
[0052]以上实施例中,优选的,所述待机充电电压为3.3V。
[0053]优选的,所述电源电压为5V。
[0054]优选的,所述高电平为大于1.5V,所述低电平为小于0.8V。
[0055]以上发明实施例,通过增加唤醒脉冲检测单元102硬件电路,使MHL设备通过MHL_CBUS信号端发出的MHL唤醒脉冲再过另外的GPIO输入到数字多媒体接收设备的主控模块,主控模块通过调整软件来实现更改预设的MHL唤醒脉冲标准,从而达到识别非标准MHL设备发出的非标准MHL唤醒脉冲以使数字多媒体接收设备开机与MHL设备通信的目的,增强兼容性。其中唤醒脉冲检测单元102可以是在原有MHL识别单元101电路上增加的,也可以是新增的与MHL识别单元101相互独立的。
[0056]以上所揭露的仅为本发明一种较佳实施例而已,当然不能以此来限定本发明之权利范围,因此依本发明权利要求所作的等同变化,仍属本发明所涵盖的范围。
【权利要求】
1.一种增强兼容性的MHL识别控制电路,包括: MHL识别单元,在连接MHL设备时,所述MHL识别单元的识别信号输入端连接MHL设备的MHL_CD_SENSE信号端,并且所述识别信号输入端输入高电平,所述MHL识别单元的识别信号输出端连接MHL设备的MHL_CBUS信号端,并且所述识别信号输出端置空; 其特征在于,所述增强兼容性的MHL识别控制电路还包括唤醒脉冲检测单元,所述唤醒脉冲检测单元的唤醒脉冲输入端连接到MHL设备的MHL_CBUS信号端,所述检测唤醒脉冲单元的唤醒脉冲输出端连接到数字多媒体接收设备的主控模块; 在数字多媒体接收设备待机情况下,所述MHL设备通过所述MHL_CBUS信号端向所述唤醒脉冲检测单元的唤醒脉冲输入端发送MHL唤醒脉冲,所述MHL唤醒脉冲通过所述唤醒脉冲检测单元处理后经由所述唤醒脉冲输出端输出到所述主控模块,所述主控模块判断接收到的所述MHL唤醒脉冲是否满足预设的MHL唤醒脉冲标准,如果满足,则唤醒所述多媒体接收设备以与所述MHL设备通信。
2.如权利要求1所述的增强兼容性的MHL识别控制电路,其特征在于,所述检测唤醒脉冲单元的唤醒脉冲输出端 连接到数字多媒体接收设备的主控模块的GPIO 口。
3.如权利要求1所述的增强兼容性的MHL识别控制电路,其特征在于,所述预设的MHL唤醒脉冲标准是:所述MHL唤醒脉冲的高低脉宽时间为30ms+/-10%,同时MHL唤醒脉冲状态满足101000101,其中,所述MHL唤醒脉冲高电平时为1,低电平时为O。
4.如权利要求1所述的增强兼容性的MHL识别控制电路,其特征在于,所述唤醒脉冲检测单元包括第一三极管、第一 MOS管和第二 MOS管,所述第一三极管的集电极接地,基极连接所述唤醒脉冲输入端,发射极连接所述第一 MOS管的源极,所述第一 MOS管的栅极连接信号控制端,漏极通过第一电阻连接到待机电压上,所述第二 MOS管的漏极通过第二电阻连接到所述待机电压上,栅极连接到所述三极管Ql的发射极,源极接地,所述脉冲信号输出端连接到所述第二 MOS管的漏极;当所述MHL识别单元的识别信号输入端为低电平时,所述主控模块向所述信号控制端输入低电平;当所述MHL识别单元的识别信号输入端为高电平时,所述主控模块向所述信号控制端输入高电平。
5.如权利要求4所述的增强兼容性的MHL识别控制电路,其特征在于,所述信号控制端连接到所述数字多媒体接收设备的主控模块的另一 GPIO 口。
6.如权利要求1所述的增强兼容性的MHL识别控制电路,其特征在于, 所述MHL识别单元包括第二三极管、第三三极管、第四三极管和第三MOS管,所述第三MOS管的栅极连接所述识别信号输入端,源极接地,漏极通过第三电阻连接到电源电压;所述第二三极管的基极通过第四电阻连接到所述第三MOS管的漏极,发射极接地,集电极通过串联的第五、第六电阻连接到电源电压;所述第三三极管的基极连接到所述串联的第五、第六电阻的连接点,发射极连接到电源电压,集电极通过第七电阻连接所述第四三极管的集电极;所述第四三极管的基极通过第八电阻连接所述主控模块的HH)控制端,集电极连接所述识别信号输出端,发射极接地; 所述唤醒脉冲检测单元包括第一三极管、第一 MOS管和第二 MOS管,所述第一三极管的集电极接地,基极连接所述唤醒脉冲输入端,发射极连接所述第一 MOS管的源极,所述第一MOS管的栅极通过所述信号控制端连接到所述MHL识别单元的第二三极管的集电极,漏极通过第一电阻连接到待机电压上,所述第二 MOS管的漏极通过第二电阻连接到所述待机电压上,栅极连接到所述三极管Ql的发射极,源极接地,所述脉冲信号输出端连接到所述第二 MOS管的漏极。
7.如权利要求6所述的增强兼容性的MHL识别控制电路,其特征在于,所述第一三极管和第三三极管为PNP三极管,所述第二三极管和第四三极管为NPN三极管。
8.如权利要求1~7中任一项所述的增强兼容性的MHL识别控制电路,其特征在于,所述待机电压优选为3.3V。
9.如权利要求6所述的增强兼容性的MHL识别控制电路,其特征在于,所述电源电压优选为5V。
10.如权利要求1~7中任一项所述的增强兼容性的MHL识别控制电路,其特征在于,所述高电平为大于1.5V, 所述低电平为小于0.8V。
【文档编号】H04N5/765GK103533281SQ201310448152
【公开日】2014年1月22日 申请日期:2013年9月27日 优先权日:2013年9月27日
【发明者】杜杰平, 侯勇, 熊世明, 林治印, 张通, 陈荣坚 申请人:广州视源电子科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1