单板数字化压扩系统的利记博彩app

文档序号:7876076阅读:128来源:国知局
专利名称:单板数字化压扩系统的利记博彩app
技术领域
本实用新型涉及到无线通讯设备技术领域,特别涉及单板数字化压扩系统。
背景技术
随着科技的发展,无线电通信技术在人们的生活中应用广泛,目前边远乡镇对移动通信的需求日益提高,这些地方地域广、地形复杂,通信质量差,若采用原有的直放站方式进行网络建设,存在着初期投资成本高,投资成本回收时间长,甚至无法回收的情况,且偏远地区距离城镇较远,难以接收到来自城镇的基站信号,若采用基站原频率信号,则易受外界环境的影响,无线传播路径损耗较大,且山区地形复杂,信号容易被阻挡。中国专利号为201020534822. 5的专利文章公开了ー种多载波数字压扩选频移频 装置,所述多载波数字压扩选频移频装置包括近端机和远端机,所述近端机包括第一下行低噪声放大模块、第一下行数字选频变频模块、第一下行功放模块、第一上行低噪声放大模块、第一上行数字选频变频模块、第一上行功放模块和两个近端双エ器,所述远端机包括第ニ下行低噪声处理模块、第二下行数字选频变频模块、第二下行功放模块、第二上行低噪声处理模块、第二上行数字选频变频模块、第二上行功放模块和两个远端双エ器,所述近端机的其中一个近端双エ器与第一下行低噪声放大模块的输入端和第一上行功放模块的输出端相连接,所述第一下行低噪声放大模块的输出端与第一下行数字选频变频模块的输入端相连接,所述第一上行功放模块的输入端与第一上行数字选频变频模块的输出端相连接,所述第一下行数字选频变频模块的输出与第一下行功放模块的输入相连接,所述第一上行数字选频变频模块的输入端与第一上行低噪声放大模块的输出端相连接,所述第一下行功放模块的输出端和第一上行低噪声放大模块的输入端均与另ー个近端双エ器相连接;所述远端机其中一个远端双エ器与第二下行低噪声放大模块的输入端和第二上行功放模块的输出端相连接,所述第二下行低噪声放大模块的输出端与第二下行数字选频变频模块的输入端相连接,所述第二上行功放模块的输入端与第二上行数字选频变频模块的输出端相连接,所述第二下行数字选频变频模块的输出与第二下行功放模块的输入相连接,所述第二上行数字选频变频模块的输入端与第二上行低噪声放大模块的输出端相连接,所述第二下行功放模块的输出端和第二上行低噪声放大模块的输入端均与另ー个远端双エ器相连接;所述近端机与远端机利用中继天线通过射频网络相连接;所述多载波数字压扩选频移频装置采用中频作为中继传输频率,利用200M中继信号的绕射特性绕过山峰等阻挡物,快捷经济地实现复杂地形的信号的覆盖,有效的解决了多丘陵、多山、森林等地区的信号覆盖弱问题,但是所述多载波数字压扩选频移频装置在信号处理时并不是全部为数字化处理,因此在信号的处理过程中会増加信号的噪声,降低了信号的质量,且结构较为复杂。
发明内容因此,针对上述的问题,本实用新型提出一种结构简单,不会增加信号噪声且能够有效的解决边远地区信号覆盖弱的问题的单板数字化压扩系统。[0005]为实现上述技术问题,本实用新型采取的解决方案为单板数字化压扩系统,包括近端机和远端机,所述近端机包括接收天线、第一中继天线、第一近端双工器、第一下行模数转换器、第一下行数模转换器、第一上行数模转换器、第一上行模数转换器、第一 FPGA处理器和第二近端双工器,所述远端机包括第二中继天线、重发天线、第一远端双工器、第二下行模数转换器、第二下行数模转换器、第二上行数模转换器、第二上行模数转换器、第二FPGA处理器和第二远端双工器、;所述近端机的接收天线与第一近端双工器相连接,且第一近端双工器还分别与第一下行模数转换器输入端和第一上行数模转换器的输出端相连接,所述第一下行模数转换器的输出端和第一上行数模转换器的输入端均与第一 FPGA处理器相连接,所述第一 FPGA处理器还分别与第一下行数模转换器的输入端和第一上行模数转换器的输出端相连接,所述第一下行数模转换器的输出端和第一上行模数转换器的输入端均与第二近端双工器相连接,且第二近端双工器与第一中继天线相连接;所述远端机的第二中继天线与第一远端双工器相连接,且第一远端双工器还分别与第二下行模数转换器输入端和第二上行数模转换器的输出端相连接,所述第二下行模数转换器的输出端和第二上行数模转换器的输入端均与第二 FPGA处理器相连接,所述第二 FPGA处理器还分别与第二 下行数模转换器的输入端和第二上行模数转换器的输出端相连接,所述第二下行数模转换器的输出端和第二上行模数转换器的输入端均与第二远端双工器相连接,且第二远端双工器与重发天线相连接。进一步的是所述第一 FPGA处理器和第二 FPGA处理器均设有USB接口。进一步的是所述第一 FPGA处理器和第二 FPGA处理器均设有数字光纤输出接口。通过采用前述技术方案,本实用新型的有益效果是如上所述设计的单板数字化压扩系统,接收的模拟信号直接通过模数转换器转换为数字信号,后通过FPGA处理器对数字信号进行数字化处理,处理后的数字信号再经由数模转换器转换为模拟信号发射出去,在信号处理过程中均采用数字化处理,因此不会增加信号噪声,保证了信号的质量,解决了现有技术在信号处理过程中会出现噪声增加的问题,进一步的,采用FPGA处理器对信号进行数字化处理可以使得近端机和远端机实现载频自动适应和时钟自动校正,且结构简单合理。

图I是本实用新型实施例的近端机结构原理框图。图2是本实用新型实施例的远端机结构原理框图。
具体实施方式
现结合附图和具体实施例对本实用新型进一步说明。参考图1,本实用新型实施例揭示的是,单板数字化压扩系统,包括近端机I和远端机2,所述近端机I包括接收天线11、第一中继天线12、第一近端双工器13、第一下行模数转换器14、第一下行数模转换器15、第一上行数模转换器16、第一上行模数转换器17、第一 FPGA处理器18和第二近端双工器19,所述远端机2包括第二中继天线21、重发天线22、第一远端双工器23、第二下行模数转换器24、第二下行数模转换器25、第二上行数模转换器26、第二上行模数转换器27、第二 FPGA处理器28和第一远端双工器29 ;所述近端机I的接收天线11与第一近端双エ器13相连接,且第一近端双エ器13还分别与第一下行模数转换器14输入端和第一上行数模转换器16的输出端相连接,所述第一下行模数转换器14的输出端和第一上行数模转换器的输入端16均与第一 FPGA处理器18相连接,所述第一 FPGA处理器18还分别与第一下行数模转换器15的输入端和第一上行模数转换器17的输出端相连接,所述第一下行数模转换器15的输出端和第一上行模数转换器17的输入端均与第ニ近端双エ器19相连接,且第二近端双エ器19与第一中继天线12相连接;所述远端机2的第二中继天线21与第一远端双エ器23相连接,且第一远端双エ器23还分别与第二下行模数转换器24输入端和第二上行数模转换器26的输出端相连接,所述第二下行模数转换器24的输出端和第二上行数模转换器26的输入端均与第二 FPGA处理器28相连接,所述第二 FPGA处理器28还分别与第二下行数模转换器25的输入端和第二上行模数转换器27的输出端相连接,所述第二下行数模转换器25的输出端和第二上行模数转换器27的输入端均与第二远端双エ器29相连接,且第二远端双エ器29与重发天线22相连接。所述第一 FPGA处理器18和第二 FPGA处理器28均设有USB接ロ 3和数字光纤输出接ロ 4,利用USB接ロ 3可以通过计算机分别对近端机和远端机进行设置和对工作状况的实时监测,也可以利用数字光纤输出接ロ 4实现远距离的设置监測。下行链路时,近端机I的接收天线11接收到基站的下行信号的时候,下行信号经过第一近端双エ器13传送至第一下行模数转换器14,将模拟信号转换为数字信号,并且将数字信号传送至第一 FPGA处理器18,第一 FPGA处理器18对数字信号进行低噪放、选频、中继变频、放大等处理,处理后的数字信号经过第一下行数模转换器15转换为模拟信号,并且传送至第二近端双エ器19,通过第一中继天线12发射出去;远端机2的第二中继天线21接收到第一中继天线12发射出来的下行信号后,信号经过第一远端双エ器23后传送至第二下行模数转换器24,将模拟信号转换为数字信号,并且将数字信号传送至第二 FPGA处理器28,第二 FPGA处理器28对数字信号进行低噪放、选频、中继变频、放大等处理,然后把处理后的信号传至第二下行数模转换器25,将数字信号转换为模拟信号,模拟信号经过第ニ远端双エ器29,通过重发天线22进行发射,对区域进行覆盖。上行链路时,远端机2的重发天线22接收到上行信号后,上行信号经过第二远端双エ器29后传送至第二上行模数转换器27,将模拟信号转换为数字信号,并且将数字信号传送至第二 FPGA处理器28,第二 FPGA处理器28对数字信号进行低噪放、选频、中继变频、放大等处理,然后把处理后的信号传至第二上行数模转换器26,将数字信号转换为模拟信号,模拟信号经过第一远端双エ器23,通过第二中继天线21发射出去;近端机I的第一中继天线12接收到第二中继天线21发射出的上行信号后,将上行信号经过第二近端双エ器19传送至第一上行模数转换器17,将模拟信号转换为数字信号,并且将数字信号传送至第一 FPGA处理器18,第一 FPGA处理器18对数字信号进行低噪放、选频、中继变频、放大等处理,然后把处理后的信号传至第一上行数模转换器16,将数字信号转换为模拟信号,模拟信号经过第一近端双エ器13,通过接收天线11发射出去给基站。综上所述设计的单板数字化压扩系统,在信号处理过程中均采用数字化处理,因此不会増加信号噪声,保证了信号的质量,解决了现有技术在信号处理过程中会出现噪声増加的问题,同时采用FPGA处理器对信号进行数字化处理可以使得近端机和远端机实现载频自动适应和时钟自动校正,且结构简单合理,成本低。[0016]以上所记载,仅为利用本创作技术内容的实施例,任何熟悉本项技艺者运用本创作所做的修饰、变化,皆属 创作主张的专利范围,而不限于实施例所揭示者。
权利要求1.单板数字化压扩系统,包括近端机和远端机,其特征在于所述近端机包括接收天线、第一中继天线、第一近端双工器、第一下行模数转换器、第一下行数模转换器、第一上行数模转换器、第一上行模数转换器、第一 FPGA处理器和第二近端双工器,所述远端机包括第二中继天线、重发天线、第一远端双工器、第二下行模数转换器、第二下行数模转换器、第二上行数模转换器、第二上行模数转换器、第二 FPGA处理器和第二远端双工器、;所述近端机的接收天线与第一近端双工器相连接,且第一近端双工器还分别与第一下行模数转换器输入端和第一上行数模转换器的输出端相连接,所述第一下行模数转换器的输出端和第一上行数模转换器的输入端均与第一 FPGA处理器相连接,所述第一 FPGA处理器还分别与第一下行数模转换器的输入端和第一上行模数转换器的输出端相连接,所述第一下行数模转换器的输出端和第一上行模数转换器的输入端均与第二近端双工器相连接,且第二近端双工器与第一中继天线相连接;所述远端机的第二中继天线与第一远端双工器相连接,且第一远端双工器还分别与第二下行模数转换器输入端和第二上行数模转换器的输出端相连接,所述第二下行模数转换器的输出端和第二上行数模转换器的输入端均与第二 FPGA处理器相连接,所述第二 FPGA处理器还分别与第二下行数模转换器的输入端和第二上行模数转换器的输出端相连接,所述第二下行数模转换器的输出端和第二上行模数转换器的输入端均与第二远端双工器相连接,且第二远端双工器与重发天线相连接。
2.根据权利要求I所述的单板数字化压扩系统,其特征在于所述第一FPGA处理器和第二 FPGA处理器均设有USB接口。
3.根据权利要求I所述的单板数字化压扩系统,其特征在于所述第一FPGA处理器和第二 FPGA处理器均设有数字光纤输出接口。
专利摘要本实用新型涉及无线通讯设备技术领域,提供一种结构简单,不会增加信号噪声且能够有效的解决边远地区信号覆盖弱的问题的单板数字化压扩系统,包括近端机和远端机,所述近端机包括接收天线、第一中继天线、第一近端双工器、第一下行模数转换器、第一下行数模转换器、第一上行数模转换器、第一上行模数转换器、第一FPGA处理器和第二近端双工器、,所述远端机包括第二中继天线、重发天线、第一远端双工器、第二下行模数转换器、第二下行数模转换器、第二上行数模转换器、第二上行模数转换器、第二FPGA处理器和第一远端双工器。
文档编号H04W16/26GK202663549SQ201220220228
公开日2013年1月9日 申请日期2012年5月16日 优先权日2012年5月16日
发明者林志华 申请人:泉州泽仕通科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1