专利名称:点钞机字符视频叠加器的利记博彩app
技术领域:
本实用新型涉及字符视频叠加领域,尤其涉及一种应用于点钞机监控系统的字符视频叠加器。
背景技术:
点钞机是一种自动清点钞票数目的机电一体化装置,一般带有伪钞识别功能。在银行、保险公司、证券所、售票处、收银处等现金流通规模庞大的地方,都会使用点钞机清点收入与付出的现金,但是,在现金收付过程中难免会出现差错或纠纷,而且点钞机清点的数据信息不能存储,所以在解决纠纷过程中因没有充分证据难以对事实作出正确的判断,给解决纠纷带来了很大的困难。现有技术中一般将点钞机与视频监控系统通过信息采集器和视频叠加器将点钞机清点的数据信息显示在监控系统中来解决上述问题,视频叠加器一般包括用于点钞机信号输入的RS232接口、视频信号接口、输出信号接口和控制芯片,RS232接口、视频信号接口和输出信号接口分别与控制芯片相连,控制芯片由电源模块供电。利用这种视频叠加器的监控系统在电源模块供电异常,控制芯片掉电的情况下,容易造成视频信号丢失而使监控中断。现有技术中有在视频叠加器中增设通信接口,以此来建立另一路单独的视频传输预留线路,该视频传输线路在视频叠加器正常工作时不动作,当控制芯片掉电时,预留线路工作以此来保证视频信号直通。该方法增加了视频叠加器的体积,将视频信号一分为二,视频在传输过程中容易失真。再者现有技术中使用RS232接口作为数据传输,在远距离的传输过程容易受到距离的限制。
发明内容本实用新型所要解决的技术问题是提供了一种在字符视频叠加器供电异常,控制芯片掉电的情况下,不影响和中断信号传输与存储的点钞机字符视频叠加器。为了解决上述问题,本实用新型的技术方案是一种点钞机字符视频叠加器,包括用于点钞机信号输入的第一通信接口、视频信号接口、输出信号接口和字符视频叠加控制芯片,字符视频叠加控制芯片的输入端分别与第一通信接口和视频信号接口相连,字符视频叠加控制芯片的输出端与输出信号接口相连,所述视频信号接口与输出信号接口相连,视频信号接口与输出信号接口之间连接有继电器。优选地,所述第一通信接口为用于接收字符信息的RS485接口。本实用新型的点钞机字符视频叠加器具有体积小、故障率低、适合远距离传输等优点,在控制芯片掉电的常情况下能通过继电器将视频信号直接传送给输出信号接口,保持监控视频信号无障碍直通传输,增强了系统的稳定性和连续性。
[0009]图1是本实用新型点钞机字符视频叠加器的连接框图。
具体实施方式
以下结合附图和实施例进一步详细说明本实用新型,但本实用新型的保护范围并不限于此。参看图1,本实用新型的点钞机字符视频叠加器,包括用于点钞机信号输入的第一通信接口、视频信号接口、输出信号接口和字符视频叠加控制芯片,字符视频叠加控制芯片的输入端分别与第一通信接口和视频信号接口,字符视频叠加控制芯片的输出端与输出信号接口相连,所述视频信号接口与输出信号接口相连,视频信号接口与输出信号接口之间连接有继电器,所述第一通信接口为用于接收字符信息的RS485接口。点钞机字符视频叠加器处于正常工作状态时,如图中实线连接框图所示,继电器处于断开状态;第一通信接口接收来至点钞机的清点信息、故障信息和伪钞识别信息等,该信息通过RS485传输线传输给字符视频叠加控制芯片;视频信号接口接收视频信号,并传输给字符视频叠加控制芯片;字符视频叠加控制芯片负责将字符信息叠加在同步的视频信号上并由输出信号接口输出。当字符视频叠加控制芯片掉电时,连接在输出信号接口和视频信号接口之间的继电器闭合,将输出信号接口和视频信号接口连通,即图中虚线连接部分连通,点钞机传输视频监控信息直接传送给输出信号接口的接收装置显示。
权利要求1.一种点钞机字符视频叠加器,包括用于点钞机信号输入的第一通信接口、视频信号接口、输出信号接口和字符视频叠加控制芯片,字符视频叠加控制芯片的输入端分别与第一通信接口和视频信号接口相连,字符视频叠加控制芯片的输出端与输出信号接口相连, 其特征在于,所述视频信号接口与输出信号接口相连,视频信号接口与输出信号接口之间连接有继电器。
2.根据权利要求1所述的点钞机字符视频叠加器,其特征在于,所述第一通信接口为用于接收字符信息的RS485接口。
专利摘要本实用新型涉及一种点钞机字符视频叠加器,包括用于点钞机信号输入的第一通信接口、视频信号接口、输出信号接口和字符视频叠加控制芯片,字符视频叠加控制芯片的输入端分别与第一通信接口和视频信号接口相连,字符视频叠加控制芯片的输出端与输出信号接口相连,所述视频信号接口与输出信号接口相连,视频信号接口与输出信号接口之间连接有继电器。本实用新型具有体积小、故障率低、适合远距离传输等优点,在控制芯片掉电的常情况下能通过继电器将视频信号直接传送给输出信号接口,保持监控视频信号无障碍直通传输,增强了系统的稳定性和连续性。
文档编号H04N5/265GK202135227SQ201120186729
公开日2012年2月1日 申请日期2011年6月3日 优先权日2011年6月3日
发明者邬益飞 申请人:浙江德威电子有限公司