专利名称:具有写保护功能的数字视频接收机顶盒存储器电路的利记博彩app
技术领域:
本实用新型涉及数字视频接收机顶盒存储器电路,具体涉及一种具有写保护功能的数字视频接收机顶盒存储器电路。
背景技术:
数字电视近两年来在我国已从实验阶段进入发展推广阶段,而数字视频接收机顶盒是数字电视发展过程中不可缺少的关键设备。数字电视机顶盒,从性能看是硬件的终端接收机又是数字电视CA(有条件接收管理软件)的执行终端。一般机顶盒应能适应多家公司不同品牌的CA,IRDETO是在国内占市场额较大的一家CA提供商,用户集成它的软件时要求将硬件ROM的部分空间(0-256K用于下载程序存放空间)作写保护控制,而其它部分ROM空间又要能正常升级写入,同时要求在应用其它公司CA时能灵活的撤销该保护。现有技术的写保护电路通常是将一个写保护信号直接连接到存储器的写保护控制管脚,只能实现整片存储器的保护,而不能实现特定地址空间的写保护功能。
实用新型内容本实用新型要解决的技术问题在于,针对现有技术的上述缺陷,提供一种具有写保护功能的数字视频接收机顶盒存储器电路,包括存储器,所述存储器具有写保护控制管脚,其特征在于,还包括写保护逻辑电路,所述写保护逻辑电路具有地址输入端、写保护输入端和在输入端地址处于特定状态或写保护输入端的信号有效时输出有效的写保护信号的写保护输出端,所述地址输入端与所述存储器的特定地址线管脚相连,所述写保护输出端和所述存储器的写保护控制管脚相连。
在本实用新型所述的具有写保护功能的数字视频接收机顶盒存储器电路中,所述写保护逻辑电路包括一个或门和一个两输入与门,所述存储器的特定地址线和或门的输入端相连,所述或门的输出端、写保护输入端和所述两输入与门的输入端相连,所述两输入与门的输出端和所述存储器的写保护控制管脚相连。
在本实用新型所述的具有写保护功能的数字视频接收机顶盒存储器电路中,所述存储器的一条以上的地址线和或门输入端之间连接有通断器件,所述通断器件和或门相连的一端连接有一个上拉电阻。为兼容不同的CA,通断器件连通时,写保护逻辑电路的输出状态由地址输入端和写保护输入端控制;通断器件断开时,由于或门的一个输入端连有上拉电阻,输入恒为“1”,或门的输出恒为“1”,这样整个写保护逻辑电路的输出信号可由写保护输入端输入的信号控制。
在本实用新型所述的具有写保护功能的数字视频接收机顶盒存储器电路中,上述通断器件为跳线。
在本实用新型所述的具有写保护功能的数字视频接收机顶盒存储器电路中,上述通断器件为拨码开关。
在本实用新型所述的具有写保护功能的数字视频接收机顶盒存储器电路中,所述写保护逻辑电路的输出端通过整形输出电路和所述存储器的写保护输入管脚相连。
在本实用新型所述的具有写保护功能的数字视频接收机顶盒存储器电路中,所述存储器的被保护的地址空间为0~128K或0~256K或0~512K或0~1024K。
由于本实用新型的具有写保护功能的数字视频接收机顶盒存储器电路,通过将存储器的特定地址线与写保护装置相连,对存储器的部分存储空间实现写保护功能,通过设置跳线可实现对不同CA的兼容。
下面将结合附图及实施例对本实用新型作进一步说明,附图中图1是本实用新型的具有写保护功能的数字视频接收机顶盒存储器电路的写保护逻辑电路的结构框图;图2是本实用新型的具有写保护功能的数字视频接收机顶盒存储器电路的写保护逻辑电路的电路图。
具体实施方式
如图1所示,在本实用新型实施例的具有写保护功能的数字视频接收机顶盒存储器的写保护逻辑电路结构框图中,数字视频接收机顶盒存储器FLASH的0~256K地址线范围是A0~A17,其空间范围为000000H~03FFFFH,如要对该空间范围做写保护,只需将A17以上所有高位地址分别连到或门输入端,即选择A17以上的高位地址全部为零时进行写保护,这种情况的地址空间为0~256K,由门电路工作原理可知,当所有输入或门的高位地址线全为零电平时,其输出端为零电平,将或门输出端连到一两输入与门,此时另一输入到与门的写保护输入端的信号(写保护输入线MCU_PIO26输入的信号WP# IN)变化无效,与门输出端恒为零电平,经整型电路输出一为零电平的写保护电平,整型电路的输出端WP#OUT和FLASH的写保护控制管脚相连(在WP#OUT为零电平就对FLASH进行写保护)。这样0~256K内的下载程序不会再被清除或重写。A17以上输入到或门的高位地址线有一根以上地址线为高电平时(选择地扯离开0~256K区间)该门输出为高电平。此时与门输出的控制权由写保护输入端输入的信号(写保护输入线MCU_PIO26输入的信号WP# IN)控制,恢复正常的读写保护功能。
为适应不同的CA(有条件接收管理软件),A17以上的高为地址线至少有一条通过跳线J1与或门连接,并且跳线J1和或门相连的一端连接有一个上拉电阻,如果安装了此电路的机顶盒要用其它公司的CA时,只需将跳线J1拔掉即可,则该地址线的输入恒为“1”,此时与门输出的控制权由写保护输入线MCU_PI26(WP# IN)接管,恢复正常的读写保护功能。
在图2示出的本实用新型的具有写保护功能的数字视频接收机顶盒存储器实施例的电路图中,FLASH的高位地址线MIU_ADDR18、MIU_ADDR19、MIU_ADDR20、MIU_ADDR21与四输入与门U17_A的输入端2、3、4、5相连;四输入与门U17_A的输出端1与二极管D8反相相连,写保护输入线P1026_FLH_WP与二极管D7反相相连,二极管D7与二极管D8、上拉电阻R78并联共同构成两输入与门;两输入与门的输出端9与整形电路的输入端相连,在本实施例中,整形电路为四输入或门U17_8,或门U17_8的另外的输入端10、11、12接地,输入端9的信号经四输入或门U17_B放大输出,整形电路U17_B的输出端13与FLASH的写保护输入管脚U6.14_WP相连。FLASH写保护输入管脚U6.14_WP输入的信号为零电平有效,即U6.14_WP输入零电平就对FLASH进行写保护。
为适应不同的CA(有条件接收管理软件),FLASH的高位地址线MIU_ADDR20还连接有跳线K1,并且跳线K1和或门相连的一端还连接有一个上拉电阻R45,如果安装了此电路的机顶盒要用其它公司的CA时,只需将跳线K1拔掉即可,则该地址线的输入恒为“1”,此时与逻辑输出端9输出的信号由写保护输入线P1026_FLH_WP输入的写保护输入信号控制,恢复正常的读写保护功能。
本实用新型还可以做出的不同空间(如0~128K、0~512K等)的写保护电路,只需根据实际需要保护的空间选择地扯,将相应FLASH的地址线连接到本实用新型的数字视频接收机顶盒存储器写保护装置的或门电路即可。
权利要求1.一种具有写保护功能的数字视频接收机顶盒存储器电路,包括具有写保护控制管脚的存储器,其特征在于,还包括写保护逻辑电路,所述写保护逻辑电路具有地址输入端、写保护输入端和在输入端地址处于特定状态或写保护输入端的信号有效时输出有效的写保护信号的写保护输出端,所述地址输入端与所述存储器的特定地址线管脚相连,所述写保护输出端和所述存储器的写保护控制管脚相连。
2.根据权利要求1所述的具有写保护功能的数字视频接收机顶盒存储器电路,其特征在于,所述写保护逻辑电路包括一个或门和一个两输入与门,所述存储器的特定地址线和或门的输入端相连,所述或门的输出端、写保护输入端和所述两输入与门的输入端相连,所述两输入与门的输出端和所述存储器的写保护控制管脚相连。
3.根据权利要求2所述的具有写保护功能的数字视频接收机顶盒存储器电路,其特征在于,所述存储器的一条地址线和或门输入端之间连接有通断器件,所述通断器件和或门相连的一端连接有一个上拉电阻。
4.根据权利要求3所述的具有写保护功能的数字视频接收机顶盒存储器电路,其特征在于,所述通断器件为跳线。
5.根据权利要求3所述的具有写保护功能的数字视频接收机顶盒存储器电路,其特征在于,所述通断器件为拨码开关。
6.根据权利要求1-5中任何一项所述具有写保护功能的数字视频接收机顶盒存储器电路,其特征在于,所述写保护逻辑电路的输出端通过整形输出电路和所述存储器的写保护输入管脚相连。
7.根据权利要求1-5中任何一项所述具有写保护功能的数字视频接收机顶盒存储器电路,其特征在于,所述存储器为FLASH或EEPROM。
8.根据权利要求7所述的具有写保护功能的数字视频接收机顶盒存储器电路,其特征在于,所述存储器的被保护的地址空间为0~128K或0~256K或0~512K或0~1024K。
专利摘要一种具有写保护功能的数字视频接收机顶盒存储器电路,包括具有写保护控制管脚的存储器以及写保护逻辑电路,该写保护逻辑电路具有地址输入端、写保护输入端和在输入端地址处于特定状态或写保护输入端的信号有效时输出有效写保护信号的写保护输出端,所述地址输入端与所述存储器的特定地址线管脚相连,所述写保护输出端和所述存储器的写保护控制管脚相连。由于本实用新型的数字视频接收机顶盒存储器写保护电路通过将存储器的特定地址线与写保护装置相连,可对存储器的部分存储空间实现写保护功能,通过设置跳线实现对不同CA的兼容。
文档编号H04N5/00GK2783655SQ200520053978
公开日2006年5月24日 申请日期2005年1月18日 优先权日2005年1月18日
发明者陈复兴, 周宝忠 申请人:深圳市彪骐数码科技有限公司