频谱扩展接收器的利记博彩app

文档序号:7961997阅读:195来源:国知局
专利名称:频谱扩展接收器的利记博彩app
技术领域
本发明涉及一种在CDMA(码分多路访问)系统中的频谱扩展接收器,更具体地说,涉及一种具有极强的抗干扰性的频谱扩展接收器,其通过校正在解调路径数据中由多个基站和多路引起的相位差,由此使得在RAKE分析段中能够利用数据。
在CDMA系统中,进行如下“扩展”处理通过每个信道不同的扩展码对基带信号(其已经在发射一侧进行基本调制处理)进行放大,由此发送出信号。在接收器一侧,进行“反扩展处理(despread processing)”,其中将与在发射一侧相同的扩展码放大到该频谱信号,由此取出原始的基本信号调制信号。通过普通的解调电路传送基本调制信号,由此再现基带信号。当在发射器一侧和接收器一侧之间的扩展码存在差别时,在它们之间没有相关关系,因此不能取出任何信号。因此,应用CDMA系统,能够从所接收的信号中取出所需的信道,在该所接收的信号中许多信号以相同的频率中混合在一起。
陆上移动通讯的特征在于无线电波能够到达相对较遥远的区域,并且由于较大的衍射效应即使在障碍物(比如建筑物)的背面也能够很容易传播,例如在许多情况下可以应用频率为800至2GHz的频率波段。然而,由于障碍物引起的电磁波的反射和衍射,形成了许多传播路径(多路)。这就是说,由于无线电波的传播距离不同,当无线电波从相同的地点发射无线电波达到某一目的地时,多种路径产生了延迟。在这种情况下,当进行解调时,如果逐步移动反扩展符号同步时序,就可以得到许多相关的峰值。
依据在延时分布中出现的相位差(延时差),分别独立地进行反扩展处理和DLL(延时锁定环)处理。通过将所得到的解调信号放大适当的系数,由此分别加入多路输入信号,能够实现极好的接收特性。这称为“RAKE分析”。这里产生的相位差能够从目标通信系统的参数比如单元半径等中得出。如果该相位差达到预定的范围,则各个解调输出均需要执行RAKE分析。
对解调输出(路径数据)的常规RAKE-分析方法公开在比如公开号为JP10-190528的日本专利申请中,该解调输出具有由如上所述的多路引起的多个相位差(延时差)。如附图1所示,应用这种方法通过时序控制电路进行同步搜索,以从在路径中的峰值位置中计算相位差。然后,应用可变级型的移位寄存器通过调整取出数据的级数并且基于相位差信息来吸收(校正)相位差。
附图1所示为具有三组码发生器114、相关器115和同步检测电路116的三通路(finger)型RAKE分析方法。在射频部分112中对由天线111所接收的信号进行放大、频率转换和检测,并将其转换为基带信号。通过路径搜索部分113从相关的峰值位置确定在每个路径中的相位差,并由码发生器114产生反扩展码,由此在由路径搜索部分113所指示的时刻操作相关器115,因而得到每个路径的相关输出。然后,将由同步检测电路116所检测的每个输出的结果输送到移位寄存器117中,之后,依据在由路径搜索段113所指示的每个路径中相位差设定级数并进行延时,由此校正相位,因而使其能够通过RAKE分析电路118进行分析。
应用这种频谱扩展接收器随着在多路传播路径中时间方式(timewise)的改变而改变在每个路径中的相位差(延时差)和功率(幅值)。与该变化相对应,需要校正相位以便使RAKE分析成为可能而不在路径数据中造成任何损失。然而,由于在应用DLL进行解调的结构中,解调输出,比如路径数据和帧同步信号的解调输出,在部分系统时钟内具有波动,因此在应用移位寄存器结构的常规实施例中有可能取不出路径数据。这就导致了错误率的增加。此外,当应用移位寄存器结构时,如果尽可能地试图使其与多路改变相符合,电路规模会变得很大,由此引起能量消耗增加的问题。
为解决上述问题,本发明的一个目的是提供一种在CDMA系统中的频谱扩展接收器,该频谱扩展接收器不利用路径搜索结果但能够改善接收水平,而且它还能够被做得很小,降低能量的消耗。
完成本发明以实现上述目的,而其要点如下本发明的第一个要点是CDMA系统中的一种频谱扩展接收器,这种频谱扩展接收器包括用于检测扩频输入信号并将其转换为基带信号的射频部分;进行与基带信号相关的路径搜索以确定在每个路径中的相位差的路径搜索部分;在通过路径搜索部分所指示的时刻对每个路径的基带信号进行反扩频和解调的DLL部分;分别应用预定的定时校正来自DLL部分的解调信号的相位并输出该信号的时间调整部分;以及对来自时间调整部分的信号进行RAKE分析的RAKE分析部分;时间调整部分包括缓冲器部分,该缓冲器部分基于由路径搜索部分指示的定时存储和保持来自DLL部分的信号,并输出由读信号所指示的地址中的信号;和读信号控制部分,该读信号控制部分通过读信号指示地址和时刻,以便输出其相位被校正、在每个路径中由缓冲器部分保持的信号。
本发明的第二个要点在于依据本发明的第一要点的频谱扩展接收器,其中缓冲器部分由SRAM组成。
本发明的第三个要点在于依据本发明的第一个要点的频谱扩展接收器,其中缓冲器部分由FIFO组成。
本发明的第四个要点在于依据本发明的第一个要点的频谱扩展接收器,其中基于来自作为基准的DLL部分的信号,读信号控制部分输出读信号,该读信号校正在每个信号时间方式中的相位差。
本发明的第五要点在于依据本发明的第二个要点的频谱扩展接收器,其中基于来自作为基准的DLL部分的信号,读信号控制部分输出读信号,该读信号校正在每个信号时间方式中的相位差。
本发明的第六个要点在于依据本发明的第三个要点的频谱扩展接收器,其中基于来自作为基准的DLL部分的信号,读信号控制部分输出读信号,该读信号校正在每个信号时间方式中的相位差。
本发明的第七个要点在于依据本发明的第四个要点的频谱扩展接收器,其中时序调整部分配置有基准DLL监测部分,该基准DLL监测部分对应于来自作为基准的DLL部分的信号的变化,随着DLL的接收状态变化,监测该变化并改变来自读信号控制部分的读信号。
本发明的第八个要点在于依据本发明的第五个要点的频谱扩展接收器,其中时序调整部分配置有基准DLL监测部分,该基准DLL监测部分对应于来自作为基准的DLL部分的信号的变化,随着DLL的接收状态变化,监测该变化并改变来自读信号控制部分的读信号。
本发明的第九个要点在于依据本发明的第六个要点的频谱扩展接收器,其中时间调整部分配置有基准DLL监测部分,该基准DLL监测部分对应于来自作为基准的DLL部分的信号的变化,随着DLL的接收状态变化,监测该变化并改变来自读信号控制部分的读信号。
本发明的第十个要点在于依据本发明的第四个要点的频谱扩展接收器,其中即使用作基准的信号改变时间方式,该读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
本发明的第十一个要点在于依据本发明的第五个要点的频谱扩展接收器,其中即使用作基准的信号改变时间方式,该读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
本发明的第十二个要点在于依据本发明的第六个要点的频谱扩展接收器,其中即使用作基准的信号改变时间方式,该读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
本发明的第十三个要点在于依据本发明的第七个要点的频谱扩展接收器,其中即使用作基准的信号改变时间方式,该读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
本发明的第十四个要点在于依据本发明的第八个要点的频谱扩展接收器,其中即使用作基准的信号改变时间方式,该读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
本发明的第十五个要点在于依据本发明的第九个要点的频谱扩展接收器,其中即使用作基准的信号改变时间方式,该读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
本发明的第十六个要点在于依据本发明的第四个至第十五个要点的频谱扩展接收器,其中时间调整部分基于用作基准的信号将在每个信号中的相位差限制在指定的范围内,将其送入缓冲器部分,并依据来自起基准作用的DLL的信号在时间方式上校正相位。
附图1所示为常规的频谱扩展接收器的方块图,附图2所示为来自多个DLL并具有由多路引起的相位差的输出信号图,附图3所示为本发明的频谱扩展接收器的第一个实施例的方块图,附图4所示为时序调整部分的结构方块图,
附图5所示为用于在时序调整部分中校正相位的方法的图,附图6A和6B所示为将常规的实例和本发明的实施例进行比较、说明路径数据的写操作和读操作的示意图,附图7所示为本发明的频谱扩展接收器的时序调整部分的第二个实施例的方块图,附图8所示为本发明的频谱扩展接收器的第三个实施例的方块图,附图9所示为基准DLL监测部分的结构方块图,附图10所示为这种情况下的图在操作的中间改变在调整相位的时刻起基准作用的符号信号,以及附图11所示为这种情况下的图在应用两个通道进行操作的同时在操作的中间改变在校正相位的时刻起基准作用的符号信号。
现在,于下文概述本发明的CDMA系统中的频谱扩展接收器的特征。
依据本发明的CDMA系统中的频谱扩展接收器并不应用常规的具有较大规模电路的移位寄存器作为从DLL中提取数据并由此校正相位的电路。本发明的特征在于具有不受来自DLL的信号中产生的波动的影响且用于提取数据的缓冲器,并且从时序信号比如从DLL中输出的帧同步信号中产生写信号和读信号,由此调整时序。
在附图2中,来自DLL的解调信号是具有相位差(延时差)的信号,该相位差是基于路径搜索的结果对多个DLL的独立操作的结果产生的。然而,可以分析对通信系统的约束从理论上会产生多大的相位差(延时差),并且如果将其相位校正在该范围内,则不会损害接收特性。
应用当前的手提式电话/蜂窝式电话系统,考虑到网孔(cell)的半径是从几千米(km)至几十千米,并且延时变为几十微秒(μs)。因此,必须考虑在多路部件中存在几十微妙的延迟。这里,考虑到上述情况,下面将说明对比如可达±31μs的信号的RAKE分析功能。
当前的手提电话/蜂窝式电话系统主要用于声音通信,并且比如应用32ksps的传输率。然而,在将来,由于在手提电话/蜂窝式电话系统中要求进行多媒体通信,比如数据和图像通信,则应该增加数据传输率。在下文的说明中,假设数据传输率为128ksps,其为32ksps声音的传输率的四倍。在附图2中,接收128ksps的基带信号,并且还示出了如果确定作为基准的DLL输出(MAINDLL(主DLL))(在附图3中为DLL2),则在该位置的±31μs内还存在其它信号,即在128ksps的情况下在±4个符号内。
经过多路(例如,由三路构成)所接收的输入信号,分别对应于三路数据1、2和3。如附图3所示,传输数据由符号标号0、1、2、3、4、5……所示的128ksps符号数据组成,并且一些符号数据共同地构成一个帧。如附图2所示,在符号数据标号0的位置具有表示在传输数据中帧的头部的帧同步信号,其作为每帧的脉冲信号。如上所述,这就假定在通信系统中引起的最大的相位差为±31μs。
应用本发明,随着在多路传播路径中时间方式的改变,就需要改变已经设定为基准的DLL,将另一个DLL的输出设定为新基准,并且时间调整部分改变读时序。这等效于移动缓冲器的读指针,该缓冲器存储设为相对于缓冲器的中心新的基准的DLL中数据。类似地,相对于存储路径数据(希望该路径数据是在基准信号之前或之后(时间方式))的其它的缓冲器,通过改变读时序校正在每个路径中的相位差而不损失任何路径数据。以这种方式中,能够运行与路径变化相对应的RAKE分析功能。
接着,参考


本发明的实施例。<第一实施例>
本发明的第一个实施例是这样的一种电路通过以符号为单位提取来自多个DLL的多个路径数据来进行RAKE分析,并基于设定为基准的DLL数据校正在前后几个符号之间的相位。
附图3所示为频谱扩展接收器的方块图。来自基站的射频信号通过天线11接收后,在射频部分12中放大并通过滤波和频率转换后进行检测,由此得到基带信号10。路径搜索部分13搜索基带信号10,由此检测在每个路径中的峰值位置。基于被检测的定时的关系,运行在DLL部分14-1、2和3中对应于每个路径的码发生器以得到解调输出17-1、2和3。在时序调整部分15中的缓冲器部分16-1、2和3提取解调输出信号17-1、2和3并校正相位,将被解调的信号(其相位被校正)加入到RAKE分析电路16中。这里,为使简化说明,该结构对应于三个路径,但即使根据所需的系统的条件增加或减少路径数目,本发明的效果保持不变。
附图4所示为时序调整部分15的详细结构。时序调整部分15包括缓冲器部分16-1、2和3和读信号控制器34,该缓冲器部分16-1、2和3存储并保持来自DLL14的路径数据并在指定的时刻输出路径数据,该读信号控制器34调整读时序以便校正作为每个路径数据的解调信号17-1、2和3。缓冲器部分16-1、2和3分别包括SRAM31、写时序信号发生部分32和读信号发生部分33。在频谱扩展接收器中缓冲器部分16-1、2和3设置许多与通道编号(路径编号)平行的许多编号(这里,以三个为例)。
下面参考附图5说明在附图4中的读控制信号部分34的操作。
通过写时序信号发生部分32,从来自每个DLL的帧同步信号f1、f2、f3(在附图4中的时序信号1、2、3)和符号同步信号(未示出)中产生写信号(写脉冲)WP1、WP2、WP3,并且将每个符号数据按照在存储器地址(写地址)WA1、WA2、WA3中所示的地址的顺序写在SRAM31中。地址计数器自动地进行记数。在附图5中,假设指定在附图3中的DLL2为起基准作用的MAINDLL,并且调整和校正(吸收)±2个符号的相位差。此外,考虑到保留两次和输出时刻,从0至8记数以便在寄存器地址WP1、WP2、WP3中示出,使得在符号(=4×2+1)之后输出,相位被校正。
同时,通过读时序信号发生部分33从帧同步信号中产生对应于符号速率的每个DLL的读信号,对于每个DLL的读信号,选择已经由读信号控制部分34指定为MAIDLL的读信号,并且指定这种信号作为对每个缓冲器部分的读信号RP(读脉冲),由此能够校正相位。在写的时刻通过第一WP保持读起始地址。这里,如果能够从存储在缓冲器中的数据中得知,指定作为基准等效于在读取在帧的头部路径数据的时刻读指针移动到缓冲器的中心,并且相对于路径数据的相位关系将存储其它DLL的缓冲器的读指针设定在其前后的地址中,在维持位置关系的同时更新并读取地址。
本发明不受在来自DLL的信号中的波动的影响。参考附图6A和6B,通过将本发明与常规的移位寄存器进行比较来说明这一点。作为一个实例,假设应用具有三通道结构、对每个通道以符号A、B、C、D、E…为单元、独立地输入输入路径数据。即使增加或减少通道数目,其原理相同。由于DLL跟踪性能引起输入路径数据波动。分别对于附图6A中采用移位寄存器的常规实例和在附图6B中采用本发明的缓冲器电路的情况来说明写和读操作。在附图6A中,从所得到的作为路径搜索的结果的输入路径数据的相位关系中确定移位寄存器的级数和从该接头(tap)中取出的输出。
在这种情况下,假设按照通道1、2和3的顺序延迟相位,在常规的实施例中,对于对每个通道的相应的移位寄存器的写操作,与平行设置的移位寄存器公共的写时序脉冲ck从未示出的时序控制部分(包括在附图1中的路径搜索部分113中)中产生。
在读的情况下,在相同时刻从预定的接头中读数据,并且基本校正相位。由于每个通道都独立地操作,路径数据包含有波动,如在附图的通道3中所示,根据路径数据的相位关系和与写时序脉冲的相位关系,依据波动可以将存储数据的接头移动一个接头。因此,如果在所有的时刻都从相同的接头中连续取出数据,则有可能造成路径数据的输出损失。然而,很难相应于波动顺序地改变移位寄存器的取出位置,可以说在常规的实例中只要采用移位寄存器就固有地存在这个问题。
另一方面,在附图6B所示的本发明的缓冲器电路中,在与需要校正相位的时间范围相对应的周期内中保持数据,而在已经提取通道3(最后一个通道)的数据后,在某一符号之后(保持至少一个符号的数据之后)输出数据。关于输出时间,其取决于为进行RAKE分析进行多路校正的范围的技术规范。这就是说,确定一个通道作为基准,并且如果需要在前后几个符号上校正多路,由于通道输入起基准作用,设计使得在指定范围+1符号后输出数据。因此,即使存在波动,仅移位要提取的时间,而要取出的时刻保持恒定。此外,由于在每个通道中通过至少一个符号在时间方式上保存输出,能够依照输入的顺序可靠地输出路径数据,并且能够忽略所存在的波动。
在附图6B中,设定用于校正通道1至3的缓冲器的级数为5级。这是因为校正在作为基准的通道的前后的2个符号的路径数据,其目的为保存2×2+1=5个符号的数据。指定通道1为基准,从顶部顺序提取路径数据。如上参考附图5的描述,从帧同步信号和符号同步信号(其与未示出的每个路径数据同步)中为每个通道产生用于提取的时序信号。在提取第一符号A后,自动更新缓冲器的地址,并且存储下一个符号B。当提取其它符号时,保持符号A直到其被输出。
当通过重复上述操作提取直至通道3的路径数据时,在已经提取通道3的路径数据(其相位延迟最大)后,如果从在1个符号后的每个通道中的第一数据中依次地读出路径数据,则能够校正相位。在已经读出数据的地址中,可以重写数据。因此,如附图所示,能够反复地应用该地址。应用这种方法,能够比应用移位寄存器的情况保持数据更长的时间,并且能够可靠地读出数据,因此这种方法并不受波动的影响。
依据本发明的第一个实施例,为校正相位差由于不需要应用路径搜索结果,通过应用该部分使得接收系统的电路结构变得更简单。此外,在通信系统要求的范围内保持输入,通过调整读时序以校正在每个路径中的相位差,因而能够可靠地输出路径数据,其特征在于不受在输入中的波动的影响。<第二实施例>
附图7所示为依据本发明的频谱扩展接收器的时序调整部分15的第二个实施例的方块图。该基本结构与附图4中所述的结构大致相同,因比这里相同标号所表示的相应部件,其详细描述予以省去。
DLL进行扩频基带信号的同步捕获和同步跟随。一种严格的同步跟随特征很重要,通过改变码发生器的相位控制时钟的脉冲宽度来执行跟随操作。在射频传播状态依据实时时基变化的移动通信系统中,由于最佳的同步位置总是变化的,由跟随特征引起的部分操作时钟脉冲使得在操作期间得到的输出中具有波动。
在第二个实施例中,为在时序调整部分15中实现缓冲器部分16-1、2和3不受波动影响,例如采用FIFO 41替代SRAM31。与在SRAM31的外面设计附着的地址控制电路来实现的缓冲器部分相比,通过逻辑电路实现FIFO的缓冲器部分16-1、2和3在电路规模上具有优点。
一般来说,当处理超过100字的数据时应用SRAM,而将已存在的SRAM操作为FIFO的外部控制电路可能很复杂。由于本发明的目的是通过校正在几个符号的范围内的时序输出几个位的数据的信号处理电路,设计并通过逻辑电路实现FIFO能够使电路规模很小。应用如上所述的结构实例,即使在从DLL14-1、2、和3中输入的时序信号和路径数据中包含有波动,本发明的进行相位调整操作的特征也能够有效地实现。<第三实施例>
附图8所示为依据本发明的频谱扩展接收器的第三个实施例的方块图。本频谱扩展接收器的结构与附图3所述的结构大致相同,因此这里省去相同标号所表示的相应部件的详细描述。
通过使从多个DLL14-1、2和3中以符号为单位输出的多个路径数据与已经指定为提取基准的DLL输出相匹配,频谱扩展接收器按照在附图3所示的相同的方式校正前后几个符号的相位,由此进行RAKE分析操作。随着在射频传播状态中的时间方式改变,将会出现这样的情况改变作为路径搜索变化的结果所获得的峰值位置和功率,由此必须改变在操作中间作为基准的DLL输出(MAINDLL)。为与其相对应,通过调整提取路径数据的缓冲器(其说明在第一个实施例中)的读数据速率,和在这种电路的系统时钟脉冲单元中适当调整一个符号的宽度,在本实施例中的频谱扩展接收器具有校正路径数据的相位而不造成损失的机构,该机构包括相位移位部分。
在这里所称的系统时钟脉冲是在本电路中运行的时钟脉冲,并且是一种比符号时钟脉冲或PN时钟脉冲快的时钟脉冲。例如,如果假设芯片速率为4Mcps,则时钟脉冲的采样速率为芯片速率的4倍(即16Mhz)。
如同第一个实施例那样,在附图8中的频谱扩展接收器中,时序调整部分45包括缓冲器部分16-1、2和3和读信号控制部分34,该缓冲器部分16-1、2和3存储并保持来自DLL14的路径数据并在指定的时刻输出路径数据,该读信号控制部分34调整读时序,以便校正作为各路径数据的解调信号17-1、2和3的相位。如附图4所示,缓冲器部分16-1、2和3分别包括SRAM31、写时序信号发生部分32和读时序信号发生部分33。此外,在如附图8所示的操作的中间时序调整部分45配备有基准DLL监测部分46,该基准DLL监测部分46与在MAINDLL中的变化相对应,并且时序调整部分45相对于产生读时序信号的读时序信号产生部分33调整读时序。借助于所加的基准DLL监测部分46,改变在相应时序调整部分中的读信号。
基准DLL监测部分45的具体结构如附图9所示。在时序调整部分45中的读时序信号产生部分33产生读时序脉冲50,并将其输入到用于读的基准地址计数器51,由此更新作为基准的地址。在另一方面,读起始地址保持部分54监测MAINDLL指定哪一个帧同步信号f1、f2和f3。当MAINDLL改变时,判断部分53判断读速率增加/降低,并且基于这一结果,操作用于读的地址计数52由此更新地址。
附图10所示为校正在例如三个路径中的相位差。按照与第一个实施例中相同的方式,通过来自在附图4中所示的写时序信号产生部分32的写时序信号从帧的头部按照地址的顺序提取DLL1至3的输出,并且以读信号控制部分34的定时取出。在这种情况下,假设以DLL1为中心,DLL3在DLL1之前,DLL2解调被延时了更多的路径。在附图中,首先,指定DLL1为基准DLL(MAINDLL),然后从第八级中取出数据。至于其它DLL,在帧的头部的数据关于DLL2是第四级中的数据,关于DLL3则是第十二级中的数据。这里所称的级数并不说明在缓冲器中的特定的地址,但是如在第一个实施例中所说明的那样,正如从路径数据中得知的,该级数表示了在与起基准作用的DLL路径数据的相位关系相对应的缓冲器中的读位置,并且给出了从DLL中读路径数据的位置的差别。通过给出在读位置中的差别,就可以吸收在路径中的相位差。
在这个实例中,在附图9中的读起始地址保持部分54首先将在DLL1中的帧同步信号f1看作MAINDLL。应用与第一个实施例中相同的操作提取并读出路径数据。这里,在帧的中间通过改变路径已经停止DLL2的操作后的情况下,在其它时刻中恢复该操作,一旦接收到所恢复的DLL2中的输出执行提取,并改变它使得从帧的头部比如从第十六级中的取出。一旦改变该接收条件,如果MAINDLL从DLL1改变到DLL3,则通过在附图9中所示的读起始地址保持部分54检测MAINDLL的变化。然后,通过判断部分53和在读基准地址计数器51中地址判断读操作是应该步进还是应该延迟。如附图10所示,通过从下一帧的头部读出的数据改变读指针的位置,以改变读速率以便从第八级中进行读取,如在DLL1中。在这时,并不立即跟随,而是逐步地改变速率。这就是说,相对于输出信号,为与其相应逐步改变符号宽度。相对于DLL1和DLL2,以相同的方式改变读指针,以便在路径中不发生任何损失。
下面参考附图11描述输出符号宽度的调整。
附图11所示为这样的一种实例当应用两个DLL,即DLL与两个通道一起操作,并且相对于DLL1的解调输出a1和帧同步信号f1,DLL2的解调输出a2和帧同步信号f2延迟2个符号。考虑到校正在±2个符号关系中的路径数据中的相位,设定FIFO的地址以便在从MAINDLL的2+1个符号后的进行输出。这里假设在帧中间从后面的DLL2至前面的DLL1在时间方式上改变MAINDLL。同时,恰好在改变MAINDLL之后,如果将在DLL1和DLL2之间的相位差的两个符号部分压缩到一个符号中并输出,则在RAKE分析电路的输出中不能很好地进行提取,并且在分析中会引起问题。因此,从改变MAINDLL的时刻起以系统时钟脉冲为单元用输出信号调整组成帧的各符号的宽度。这就是说,改变读取速率,减少输出符号的多余相位差部分,以便在RAKE分析部分19中不产生路径数据的提取误差。在上述实例中MAINDLL是在加宽(fater)帧时间方式中改变MAINDLL的情况,但在其相对的情况中,延迟读取速率以便加宽输出符号。
如上所述,依据第三个实施例,与在传播状态中的时间方式的改变相对应改变作为基准的DLL的输出MAINDLL,以进行RAKE分析而不改变在帧的头部和路径数据之间的关系,并且不在路径数据中产生任何损失,因此能够实现优良的接收特性。
与应用移位寄存器的常规实例相比,当假设MAINDLL是从时间方式上向后移,应用该常规的实例,不可能连续地完全与该状态相符合,除非无限地增加移位寄存器的级数。然而,应用第三个实施例的结构,通过使缓冲器部分具有如第二个实施例中所述的FIFO结构,并在一定程度上反复应用该地址并通过改变MAINDLL来改变读取速率,用有限的电路规模就能够与状态相符合。因此,相对于校正在多路中的相位,能够以有限的电路规模来实现与各种状态相对应的电路,而这在常规的实例中不能实现。<第四实施例>
在本发明的第四个实施例中,依据指定为取数基准的DLL输出,在该系统中通过将在多个DLL的以符号为单位中的多个路径数据限制在预定范围内,校正在前后几个符号中的相位差以执行RAKE分析。该频谱扩展接收器的结构与在附图3中所示的结构相同。
在第一个实施例中所描述的时序调整部分15中,可以确定电路规模以便可以通过在附图4中的SRAM缓冲器31提取在路径数据中的最大相位差的一部分。依据如上所述的第四个实施例,由于通过将范围限制在通信系统中所预定的一个范围中来校正相位的操作,能够进一步减小电路规模,与常规实例相比,这对于使接收电路变得更小并降低功耗极为有利。
应用依据前述的第1、4、5和6要点的本发明的频谱扩展接收器,由于通过读信号控制部分来应用读信号指示地址和时序,因此,与应用移位寄存器的常规实例相比,对缓冲器部分所保持的在每个路径中输入信号的相位进行校正并输出,并且能够在缓冲器中将在每个路径中信号保持较长的时间并能够可靠地读出,而不受所出现的波动的影响。此外,不需要应用如在常规实例中所应用的路径搜索的结果,因此能够使电路结构变小,因而这种频谱扩展接收器在较小的电路规模和降低功耗方面很有利。
应用依据本发明的第2和第3要点的频谱扩展接收器,通过采用SRAM或FIFO作为缓冲器以吸收延迟,使得包含在DLL中的波动不能影响频谱扩展接收器,并且也能够使电路规模变小。
应用依据本发明的第7至9要点的频谱扩展接收器,由于跟随DLL部分的接收状态改变,监测来自作为基准的DLL部分的信号的变化,与在基准信号中的变化相对应直接改变来自读控制部分的读信号,因此能够改善接收特性。
应用依据前述的第10至15要点的频谱扩展接收器,即使作为基准的信号在时间方式上改变了,使读信号的读取速率改变与该变化对应的若干时钟脉冲,因此能够使频谱扩展接收器与在传播状态中的时间方式变化后的路径中的变化相对应,而不在路径数据中引起任何损失,由此进行RAKE分析,能够改善接收特性。此外,这种频谱扩展接收器能够以有限的电路与时间方式的变化相对应,而这在常规的移位寄存器不能实现。
此外应用依据前述的第16要点的频谱扩展接收器,由于通过将范围限制在通信系统中所预定的一个范围中来校正相位的操作,能够进一步减小电路规模。
权利要求
1.一种在CDMA系统中的频谱扩展接收器包括用于检测扩频输入信号并将其转换为基带信号的射频部分;进行与所说的基带信号相关的路径搜索以确定在每个路径中的相位差的路径搜索部分;在所说的路径搜索部分所指示的时序对每个路径的所说的基带信号进行反扩频和解调的DLL部分;在预定的时序校正来自所说的DLL部分的解调信号的相位并分别输出该信号的时序调整部分;以及对来自所说的时序调整部分的信号进行RAKE分析的RAKE分析部分;所说的时序调整部分包括缓冲器部分,用于基于由所说的路径搜索段指示的时序存储并保持来自所说的DLL部分的信号,并输出由读信号指示的地址中的信号;和读信号控制部分,用于通过所说的读信号指示地址和时序,以便输出其相位被校正、在每个路径中由所说的缓冲器部分保持的信号。
2.依据权利要求1所述的频谱扩展接收器,其特征在于所说的缓冲器部分由SRAM组成。
3.依据权利要求1所述的频谱扩展接收器,其特征在于所说的缓冲器部分由FIFO组成。
4.依据权利要求1所述的频谱扩展接收器,其特征在于基于来自作为基准的所说的DLL部分的信号,所说的读信号控制部分输出所说的读信号,该读信号校正在每个信号的时间方式中的相位差。
5.依据权利要求2所述的频谱扩展接收器,其特征在于基于来自作为基准的所说的DLL部分的信号,所说的读信号控制部分输出所说的读信号,该读信号校正在每个信号的时间方式中的相位差。
6.依据权利要求3所述的频谱扩展接收器,其特征在于基于来自作为基准的所说的DLL部分的信号,所说的读信号控制部分输出所说的读信号,该读信号校正在每个信号的时间方式中的相位差。
7.依据权利要求4所述的频谱扩展接收器,其特征在于所说的时序调整部分配备有基准DLL监测部分,该基准DLL监测部分对应于来自作为基准的DLL部分的信号的变化,跟随DLL的接收状态变化,监测该变化并改变来自所说的读信号控制部分的读信号。
8.依据权利要求5所述的频谱扩展接收器,其特征在于所说的时序调整部分配备有基准DLL监测部分,该基准DLL监测部分对应于来自作为基准的DLL部分的信号的变化,跟随DLL的接收状态变化,监测该变化并改变来自所说的读信号控制部分的读信号。
9.依据权利要求6所述的频谱扩展接收器,其特征在于所说的时序调整部分配备有基准DLL监测部分,该基准DLL监测部分对应于来自作为基准的DLL部分的信号的变化,跟随DLL的接收状态变化,监测该变化并改变来自所说的读信号控制部分的读信号。
10.依据权利要求4所述的频谱扩展接收器,其特征在于即使用作基准的信号在时间方式上改变,所说的读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
11.依据权利要求5所述的频谱扩展接收器,其特征在于即使用作基准的信号改变时间方式,所说的读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
12.依据权利要求6所述的频谱扩展接收器,其特征在于即使用作基准的信号改变时间方式,所说的读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
13.依据权利要求7所述的频谱扩展接收器,其特征在于即使用作基准的信号改变时间方式,所说的读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
14.依据权利要求8所述的频谱扩展接收器,其特征在于即使用作基准的信号改变时间方式,所说的读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
15.依据权利要求9所述的频谱扩展接收器,其特征在于即使用作基准的信号改变时间方式,所说的读信号控制部分依据该变化通过几个时钟脉冲改变读信号的读取速率。
16.依据权利要求4至15中的任何一个权利要求所述的频谱扩展接收器,其特征在于所说的时间调整部分基于用作基准的信号将在每个信号中的相位差限制在指定的范围内,将其送入所说的缓冲器部分,并依据来自作为基准的DLL的信号校正相位的时间方式。
全文摘要
通过天线接收来自基站的射频信号,并在射频部分中进行放大、滤波、频率转换和检测,由此得到基带信号。路径搜索部分搜索基带信号,并检测在每个路径中的峰值位置。基于被检测的时序关系,运行与每个路径相对应的在DLL部分中的码发生器,由此得到解调的输出。在时序调整部分中的缓冲器部分提取解调的输出并由此校正其相位,将其相位已经被校正的解调输出信号加入到RAKE分析电路中。
文档编号H04L7/00GK1272729SQ0011804
公开日2000年11月8日 申请日期2000年4月28日 优先权日1999年4月28日
发明者龟野俊明, 彦惣桂二 申请人:夏普公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1