一种mcu复位时能保持电子开关状态的电路的利记博彩app
【技术领域】
[0001]本实用新型涉及开关电路技术领域,特别涉及一种MCU复位时能保持电子开关状态的电路。
【背景技术】
[0002]在许多采用MCU (Micro Control Unit,微控制单元)控制电子开关的电路中,当MCU受到强干扰或设备异常导致MCU发生复位时,处于工作状态的电子开关往往会被MCU重新置于空闲状态,待复位完成后再重新置于工作状态或一直处于空闲状态。对于特定电路不能中断运行的状态下发生这种情况将导致严重的后果。而常用的磁保持继电器往往体积较大,在要求对小体积的设备中则无法运用。
【发明内容】
[0003]本实用新型主要解决的技术问题是提供一种MCU复位时能保持电子开关状态的电路,该MCU复位时能保持电子开关状态的电路可以在异常导致MCU发生复位时,工作状态的电子开关被处于空闲状态,提高MCU控制电子开关的电路抗扰性,降低设备体积。
[0004]为了解决上述问题,本实用新型提供一种MCU复位时能保持电子开关状态的电路,该MCU复位时能保持电子开关状态的电路包括微控制器、锁存电路锁存电子开关的控制信号、与锁存电路输出连接的驱动电路通过锁存电路的输出控制电子开关和与驱动电路驱动输出连接的电子开关,其中所述微控制器的第一 I/O端口输出的锁存信号和第二 I/O端口输出的开关控制信号分别与锁存电路连接,所述锁存电路的输出信号与驱动电路连接,当微控制器复位时,所述锁存电路锁存的控制信号控制驱动电路使电子开关仍然维持通电或断开状态。
[0005]进一步在说,在所述微控制器的第一I/O端口与锁存电路之间设有电阻或下拉锁存信号电平的电阻,当锁存电路为高电平锁存时,电阻上拉锁存信号电平,当锁存电路为低电平锁存时,电阻下拉锁存信号电平。
[0006]本发明的MCU复位时能保持电子开关状态的电路工作原理根据锁存电路的锁存电平区分为两种情况来说明其逻辑关系:
[0007]当MCU发生复位时,第一I/O端口处于高阻抗状态,即第一 I/O端口的电平取决于外部电路的状态,若外部为高,则为高电平,若外部为低,则为低电平;
[0008]当锁存电路为低电平锁存时,电阻需设计成下拉电阻;在MCU复位时,第一I/O端口为输出为低电平,第二I/O端口输出无论处于何种电平状态,电子开关的状态不会发生改变。
[0009]当需要改变电子开关状态时,先把第一I/O端口输出设置为高电平输出,然后改变第二 I/O端□的状态,如果第二 I/O 口为高电平则输出低电平;第二 I/O 口为低电平则输出高电平,待电子开关状态翻转后再将第一 I/o端口输出置为低电平输出。
[0010]当锁存电路为高电平锁存时,电阻需设计成上拉电阻。在MCU复位时,第一I/0端口为高电平输出,第二 I/O端口输出无论处于何种状态,电子开关的状态不会发生改变;需要改变开关状态时,需要先把第一 I /0端口输出设置为低电平输出,然后改变第二 I /0端口的状态,如果第二 I/O 口为高电平则输出低电平;第二 I/O 口为低电平则输出高电平,待电子开关状态翻转后再将第一 I/o端口输出置为高电平。
[0011]本实用新型MCU复位时能保持电子开关状态的电路,包括微控制器、锁存电子开关的控制信号的锁存电路、与锁存电路输出连接的驱动电路和与驱动电路驱动输出连接的电子开关,其中所述微控制器的第一 I/o端口输出的锁存信号和第二 I/O端口输出的开关控制信号分别与锁存电路连接,所述锁存电路的输出信号与驱动电路连接,当微控制器复位时,所述锁存电路锁存的控制信号控制驱动电路使电子开关维持通电或断开状态。由于MCU复位时能保持电子开关状态的电路可以在异常导致MCU发生复位时,工作状态的电子开关被处于空闲状态,提高MCU控制电子开关的电路抗扰性,同时避免采用磁保持继电器无法降低设备体积。
【附图说明】
[0012]为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,而描述中的附图是本实用新型的一些实施例,对于本领域普通技术人员来说,在不付出创造性劳动的前提下,还可以根据这些附图获得其他附图。
[0013]图1是MCU复位时能保持电子开关状态的电路实施例电气原理框图。
[0014]下面结合实施例,并参照附图,对本实用新型目的的实现、功能特点及优点作进一步说明。
【具体实施方式】
[0015]为了使要实用新型的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0016]如图1所示,本实用新型一种MCU复位时能保持电子开关状态的电路实施例。
[0017]该MCU复位时能保持电子开关状态的电路包括微控制器1、锁存电子开关的控制信号的锁存电路3、与锁存电路3输出连接的驱动电路4,通过锁存电路3和与驱动电路4驱动输出连接的电子开关5,其中所述微控制器1的第一I/O端口输出的锁存信号和第二I/O端口输出的开关控制信号分别与锁存电路3连接,所述锁存电路3锁存的控制信号控制与驱动电路4连接,当微控制器1复位时,所述锁存电路3锁存的控制信号控制驱动电路4使电子开关5处于维持通电或断开状态。
[0018]具体地说,所述微控制器也称为微控制单元,包括Μ⑶。在所述微控制器1的第一1/0端口与锁存电路3之间设有电阻2或下拉锁存信号电平的电阻,该电阻2用于保证锁存信号失效时锁存电路工作于锁存状态,当锁存电路3为高电平锁存时,电阻2上拉锁存信号电平,当锁存电路3为低电平锁存时,电阻2下拉锁存信号电平。由于微控制器MCU复位时能保持电子开关状态的电路可以在异常导致MCU发生复位时,工作状态的电子开关被处于空闲状态,提高MCU控制电子开关的电路抗扰性,同时避免采用磁保持继电器无法降低设备体积。
[0019]本发明的MCU复位时能保持电子开关状态的电路工作原理根据锁存电路的锁存电平区分为两种情况来说明其逻辑关系:
[0020]当MCU发生复位时,第一I/O端口处于高阻抗状态,即第一 I/O端口的电平取决于外部电路的状态,若外部为高,则为高电平,若外部为低,则为低电平;
[0021 ]当锁存电路为低电平锁存时,电阻需设计成下拉电阻;在MCU复位时,第一I/O端口为输出为低电平,第二 I/o端口输出无论处于何种电平状态,电子开关的状态不会发生改变。
[0022]当需要改变电子开关状态时,先把第一I/O端口输出设置为高电平输出,然后改变第二 I/O端□的状态,如果第二 I/O 口为高电平则输出低电平;第二 I/O 口为低电平则输出高电平,待,电子开关状态翻转后再将第一 I/O端口输出置为低电平输出。
[0023]当锁存电路为高电平锁存时,电阻需设计成上拉电阻。在MCU复位时,第一I/O端口为高电平输出,第二I/O端口输出无论处于何种状态,电子开关的状态不会发生改变;需要改变开关状态时,需要先把第一I/0端口输出设置为低电平输出,然后改变第二I/0端口的状态,如果第二 I/O 口为高电平则输出低电平;第二 I/O 口为低电平则输出高电平,待电子开关状态翻转后再将第一 I/O端口输出置为高电平。
[0024]以上实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换,而这些修改或替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的精神和范围。
【主权项】
1.MCU复位时能保持电子开关状态的电路,其特征在于:包括微控制器、锁存电子开关的控制信号的锁存电路、与锁存电路输出连接的驱动电路和与驱动电路驱动输出连接的电子开关,其中所述微控制器的第一 I/O端口输出的锁存信号和第二 I/O端口输出的开关控制信号分别与锁存电路连接,所述锁存电路的输出信号与驱动电路连接,当微控制器复位时,所述锁存电路锁存的控制信号控制驱动电路使电子开关维持通电或断开状态。2.根据权利要求1所述的MCU复位时能保持电子开关状态的电路,其特征在于,在所述微控制器的第一I/O端口与锁存电路之间设有电阻或下拉锁存信号电平的电阻,当锁存电路为高电平锁存时,电阻上拉锁存信号电平,当锁存电路为低电平锁存时,电阻下拉锁存信号电平。
【专利摘要】本实用新型涉及开关电路技术领域。本实用新型公开一种MCU复位时能保持电子开关状态的电路,包括微控制器、锁存电子开关的控制信号的锁存电路、与锁存电路输出连接的驱动电路和与驱动电路驱动输出连接的电子开关,其中所述微控制器的第一I/O端口输出的锁存信号和第二I/O端口输出的开关控制信号分别与锁存电路连接,所述锁存电路的输出信号与驱动电路连接,当微控制器复位时,所述锁存电路锁存的控制信号控制驱动电路使电子开关维持通电或断开状态。由于MCU复位时能保持电子开关状态的电路可以在异常导致MCU发生复位时,工作状态的电子开关被处于空闲状态,提高MCU控制电子开关的电路抗扰性,同时避免采用磁保持继电器无法降低设备体积。
【IPC分类】H03K17/94
【公开号】CN205142170
【申请号】CN201520908972
【发明人】陈平, 张勇超
【申请人】惠州市物联微电子有限公司
【公开日】2016年4月6日
【申请日】2015年11月16日