专利名称:静噪控制电路的利记博彩app
技术领域:
本发明涉及一种静噪控制电路,更具体地说,涉及一种能有效地消除对一个输出执行静噪操作时产生的开关噪声的简化静噪控制电路。
在如
图1所示的具有多个电流控制放大器(CCA)401,402,…40n的现有系统中,当对每个CCA执行静噪操作或者释放静噪操作时,使用一个由低通滤波器(LPF)构成的充、放电信号发生器10使静噪信号平滑地改变。每个CCA包括一个电阻(R)和一个电容(C),用于消除开关静噪信号时引入的″爆米花″声。此外,充、放电信号发生器10的输出信号还起到将静噪信号通过电压/电流(V/I)转换器20和CCA控制器30加到CCA上或者从CCA上释放的作用。
如图1所示,当多个CCA与静噪控制电路的输出端相连时,静噪信号是通过将每个静噪信号M1,M2,…,Mn输入每个静噪控制电路S1,S2,…,Sn并且执行上述的过程来加以控制的。
下面描述与图1中所示的先有静噪控制电路S1,S2,…,Sn中的一个CCA有关的静噪操作。在静噪操作期间,当具有如图2(a)所示波形的一个信号被输入充、放电信号发生器10时,由于充、放电信号发生器10中的电容C的充、放电作用,电压波形VLPF会象图2(b)中所示的那样平滑地改变。也就是说,流过电阻R的电流会根据电阻R和电容C构成的时间常数平滑地增加。充、放电信号发生器10的输出会通过V/I转换器20平滑地上升至如图2中波形(C)所示的输出电流Io。接下来,输出电流Io在CCA控制器30中进行倒相,并作为如图2中的波形(C)所示的一个缓降电流Ix输出至CCA,从而控制CCA,将CCA设定为静噪状态,消除掉″爆米花″声。另一方面,在静噪-关断状态下,爆米花声是通过如图2中波形(d)那样慢慢地增加CCA控制电流来消除的,同时静噪操作也告结束。
综上所述,在如图1所示的系统中,为了对每个CCA执行静噪或静噪关断操作,需要设置许多充、放电信号发生器10作为CCA输出端。结果,所需的电阻R和电容C的数量会增加,造成芯片的连接针的数量也增加。
为了克服现有技术中的上述缺点,本发明的目的在于提供一种用于启动和关断静噪信号的静噪控制电路,而且该电路能减少制造芯片时所需的连接针的数量。
本发明的另一个目的在于提供一种能在启动和关断静噪信号期间消除掉开关噪声的静噪控制电路。
为实现上述目的,本发明提供了一种通过每个静噪信号对至少一个输出端执行静噪控制的静噪控制电路,该电路包括脉冲发生装置,用于接受每个静噪信号,产生控制脉冲;充、放电信号发生装置,用于接受控制脉冲,产生充、放电信号和开关控制信号;控制装置,用于接收充、放电信号,接受根据上述开关控制信号控制输出端的静噪操作;以及开关信号发生装置,用于接受静噪信号,并根据充、放电信号发生部分送来的开关控制信号产生开关信号,并向控制装置发出开关信号。
下面结合附图描述本发明的一个最佳实施例。在以下的描述中,本发明的上述目的和优点将变得更为明显。
图1是常规的静噪控制电路的方框图。
图2是图1中各部分的信号波形。
图3是本发明的一个静噪控制电路的方框图。
图4是图3中的脉冲发生部分的详细电路图。
图5是第1脉冲发生器的电路图。
图6为图5中的输入、输出波形。
图7是充、放电信号发生部分的电路图。
图8是当脉冲发生部分的输出为正脉冲、而第1比较器的输出Cs为高时图7中各部分的信号波形。
图9是当脉冲发生部分的输出为正脉冲、而第1比较器的输出Cs为低时图7中各部分的信号波形。
图10是当脉冲发生部分的输出为负脉冲、而第1比较器的输出Cs为高时图7中各部分的信号波形。
图11是当脉冲发生部分的输出为负脉冲、而第1比较器的输出Cs为低时图7中各部分的信号波形。
图12是图7中的第2脉冲发生器的电路图。
图13为图12中的输入、输出波形。
图14是图7中的第3脉冲发生器的电路图。
图15为图14中的输入、输出波形。
图16是图3中的开关信号发生部分的详细电路图。
图17是图16中的每个开关的详细电路图。
图18是图17中各部分的信号波形。
图19是图3中的控制部分和电流控制、放大部分的详细电路图。
图20为图19中的输入、输出波形。
图3是本发明的一个静噪控制电路。如图3所示,多个CCA4001,4002,…,400n的静噪操作由一个单一的充、放电信号发生部分100加以控制。为实现这一目的,本发明的静噪控制电路包括脉冲发生部分50,用于接受每个静噪信号,产生控制脉冲PP和PN;充、放电信号发生部分100,用于接受控制脉冲,产生充、放电信号CV和开关控制信号CS,PO,ON,和OP;V/I转换器200,用于对收到的充、放电信号执行电压-至-电流的转换,并且产生电流信号Io1,Io2,…,Ion;控制器3001,3002,…,300n用于接受经转换的Io1信号,控制CCA4001的输出端的静噪操作;以及开关信号发生器150,用于接受静噪信号,并根据充、放电信号发生部分100送来的开关控制信号向控制器3001,3002,…,300n发出开关信号SW1(1)。
下面描述图3中所示的静噪控制电路的构成和工作情况。
脉冲发生部分50接收每个静噪信号,并在静噪信号出现正沿(上升沿)和负沿(下降沿)时产生将被充、放电信号发生部分100用作控制信号的脉冲。图4至图6详细示出了脉冲发生部分50的电路及其信号波形。
如图4所示,脉冲发生部分50包括用于接受每个静噪信号的多个第1脉冲发生器521,522,…,52n;用于得到第1脉冲发生器521,522,…,52n的正信号的逻辑″或″值的或门54;以及用于得到第1脉冲发生器521,522,…,52n的负信号的逻辑″或″值的或门56。如图5所示,每个脉冲发生器接收静噪信号M1,M2,…,Mn作为输入信号I,在静噪信号出现正沿时,在一个逻辑与门508中对原始的静噪信号和通过倒相器502和延迟器504后的信号进行逻辑与运算,生成一个脉冲信号P。在静噪信号出现负沿时,该脉冲发生器在与门510中对通过倒相器502的信号和经延迟器504延迟后通过倒相器506的信号进行逻辑与运算,生成一个脉冲信号N。在或门54和56中,分别对第1脉冲发生器521,522,…,52n中产生的脉冲信号P和N(其波形如图6所示)执行逻辑或操作,生成即将作为充、放电信号发生部分100的控制信号的控制脉冲信号PP和PN。
如图7所示,充、放电信号发生部分100接收图3中所示的脉冲发生部分50产生的脉冲PP和PN,在静噪-接通期间产生充在电容C上的电压,在静噪-关断期间产生从电容C上放电的电压信号CV,以及用于控制开关信号发生部分150的第1至第4控制信号CS,PO,ON和OP。
如图7所示,如果电容C的电位高于第1基准电压vr1,充、放电信号发生部分100的第1比较器140将产生一个逻辑高信号,而如果电容C的电位低于第2基准电压vr2,第2比较器140将产生一个逻辑低信号。
如图12和13所示,当第1比较器140被设置在高电位时,充、放电信号发生部分100的第2脉冲发生器160使用与门166对输入信号I1和通过倒相器162和延迟器164后的信号进行逻辑与运算,产生一个第2控制信号PO。如图14和15所示,当第2比较器145被设置在低电位时,充、放电信号发生部分100的第3脉冲发生器170使用与门166对经倒相器172倒相后的输入信号I1和通过延迟器174和倒相器176后的信号进行逻辑与运算,产生一个第3控制信号ON。
下面描述部分充、放电信号发生部分100的工作情况。当正沿出现期间产生的信号PP被输入时,电容C的电位高于第1基准电压vr1,这样,第1比较器140的输出为高电平(即第1控制信号CS为1),第2触发器DFF B120的输出Q为高电平,从而使电容C放电。如果电容C的电位变得低于第2比较器145中的第2基准电压vr2,第3脉冲发生器170所产生的第3控制信号ON的倒相信号将使第2触发器DFFB120复位,放电即告停止。由于在正沿期间产生的信号PP的作用下第1触发器DFFA110的输出为高,电容C的电位以电阻R114和电容C决定的时间常数上升,而第2触发器DFFB120则被复位(见图8)。
当正沿出现期间产生的信号PP被输入时,电容C的电位高于第1基准电压vr1。这样,第1比较器的输出为″低″(CS=0),电容C的电位以无放电时的时间常数上升(见图9)。
同时,当负沿出现期间由脉冲发生部分50产生的脉冲信号PN被输入时,第1触发器DFFA110的输出Q被置为低电平。此时,如果电容C的电位高于第1基准电压vr1,第1比较器140的输出为″高″(CS=1),电容C以上述的时间常数充电(见图10)。当负沿出现期间产生的脉冲信号PN被输入时,电容C的电位高于第1基准电压vr1,故第1比较器140的输出为″低″(CS=0),第3触发器DFFC130的输出QB被置于低电平,从而使电容C充电。如果充电电位变得高于第1基准电压vr1,在第2脉冲发生器145中将产生第2信号PO,充电即告结束。此时,如果第1触发器DFFA110的输出Q为低电平,电容C将按照上述时间常数放电(见图11)。图7中,参考数字112,126,134和136表示用于使信号倒相的倒相器,122和132表示与门。此外,参考数字114表示一个电阻R,该电阻R与电容C一起构成一个低通滤波器,用于根据晶体管116和118的导通/截止状态对静噪操作信号实行平滑化。参考数字180表示一个或门,用于对第2、第3脉冲发生器160、170的输出进行逻辑或运算,为开关信号发生部分1脉冲发生部分50产生第4控制信号。
图8至图11中示出了充、放电信号发生部分100中产生的输入/输出序列的波形。图8中示出了脉冲发生部分50的输出为正脉冲PP、图7中的第1比较器的电位亦即第1控制信号CS为“高”时,图7中各部分的信号波形。图9中示出了脉冲发生部分的输出为正脉冲PP、第1比较器140的电位CS为″低″时,图7中各部分的信号波形。图10中示出了脉冲发生部分的输出为负脉冲PN、第1比较器的电位CS为″高″时,图7中各部分的信号波形。图11中示出了脉冲发生部分的输出为正脉冲PP、第1比较器的电位CS为″低″时,图7中各部分的信号波形。这也就是说,如果电容C在放完电之后有正沿期间的脉冲即信号PP输入并且电容C的电位为″高″,充、放电信号发生部分100将对电容C进行充电;如果电容C的电位为″低″,则将对电容C进行继续充电。如果有负沿期间的脉冲即信号PN输入并且电容C的电位为″低″,它将使电容C放电;如果电容C的电位为″高″,则将使电容C继续放电。
开关信号发生部分150产生用于控制图3中的控制器3001,3002,…,300n中的第1、第2开关SW1、SW2的开关信号。该开关信号发生部分150接收静噪信号、充放电信号发生部分100的开关控制信号CS,PO,ON和OP、脉冲发生部分50的脉冲信号PN,输出如图16和17所示的控制信号SW1(1),SW2(1),…,SW1(n),SW2(n)。开关信号发生部分150具有和CCA一样多的多个开关信号发生器1501,1502,…,150n。另外,如图17所示,每个开关信号发生器都设有D触发器155和159,用于通过适当的选通静噪信号、开关控制信号和脉冲信号PN来产生开关信号。所述的选通电路包括设在第1D触发器155的输入端的倒相器151,用于使表示电容C的电位的第1控制信号CS倒相;与门152,用于对倒相器151的输出/静噪信号和第4控制信号OP执行逻辑与操作,并将得到的值作为时钟信号加给第1D触发器155;用于使静噪信号倒相的倒相器153;与非门154,用于对倒相器153的输出和第3控制信号ON执行与非操作,并将得到的值加给第1D触发器155的复位端。同样,第2D触发器159的各输入端接有静噪信号/通过与门156作为时钟信号送入的第2控制信号PO/以及通过倒相器157和与非门158作为复位信号送入的静噪信号和脉冲信号PN。
如图18所示,当有静噪-接通信号和第4控制信号OP输入且CS=0时,第1开关SW1为″低″;而当有静噪-关断信号和第3控制信号ON输入时,第1开关SW1则为″高″;从而分别被释放和激励。当静噪-接通信号和第2控制信号PO输入时,第2开关SW2为″高″;而当有静噪-关断信号和脉冲信号PN输入时,第2开关SW2则为″低″;从而分别被激励和释放。
从图19可以看出,用于接收开关信号发生部分150送来的、用于第1、第2开关SW1、SW2的通/断信号和V/I转换器200输出的电流Io1,Io2,…,Ion的控制器3001,3002,…,300n在结构和工作原理上与图1中所示的常规控制器类似。但是,在本发明中,加到每个CCA4001,4002,…,400n上的静噪信号是通过切换第1、第2开关来加与控制的。
如图19和20所示,当一个静噪-接通信号被输入时,第1开关SW1被关断,从而形成一条从控制电流ICTL中减去电流Io1的通路。当电流Io1变得大于ICTL时,为了完成静噪过程,第2开关SW2被接通,使得静噪过程继续继续,免受其他静噪-接通/关断信号的影响,当一个静噪-关断信号被输入时,第2开关SW2被关断,从而形成一条释放静噪操作的通路。如果静噪操作被释放,第1开关则被接通,从而阻断电流Io1,使其免受其他静噪-接通/关断信号的影响。
综上所述,本发明的静噪控制电流使用一个单一的低通滤波器可对至少一个输出端进行静噪操作,对每个输出端实行有效的静噪控制,并能减少芯片所需的连接针的数量。这和先有技术中为了消除静噪-接通和静噪-关断期间的″爆米花″声而必须使用和输出端一样多的低通滤波器形成了鲜明的对照。
权利要求
1.一种通过每个静噪信号对至少一个输出端执行静噪控制的静噪控制电路,包括脉冲发生装置,用于接受上述的每个静噪信号,产生控制脉冲;充、放电信号发生装置,用于接受上述的控制脉冲,产生充、放电信号和开关控制信号;控制装置,用于接收上述的充、放电信号,根据上述开关控制信号控制输出端的静噪操作;以及开关信号发生装置,用于接受上述的静噪信号,并根据上述的充、放电信号发生装置送来的开关控制信号产生开关信号,并向控制装置发出上述的开关信号。
2.一种如权利要求1所述的静噪控制电路,还包括一个电压-至-电流转换装置,用于接受上述的充、放电信号,并对该充、放电信号执行电压-至-电流的转换,并且将经转换的电流信号送至上述的控制装置。
3.一种如权利要求1所述的静噪控制电路,其中所述的脉冲发生装置包括用于接受上述的每个静噪信号的多个第1脉冲发生器;用于得到上述的第1脉冲发生器的正信号的逻辑或的一个第1或门;以及用于得到上述的第1脉冲发生器的负信号的逻辑或的一个第2或门。
4.一种如权利要求3所述的静噪控制电路,其中所述的脉冲发生装置接收静噪信号作为输入信号,在静噪信号出现正沿时,对原始的静噪信号和通过一个第1倒相器和并被一个延迟器延迟后的信号进行逻辑与运算,生成一个第1脉冲信号;在静噪信号出现负沿时,则对通过第1倒相器的信号和经上述延迟器延迟后通过一个第2倒相器的信号进行逻辑与运算,生成一个第2脉冲信号。
5.一种如权利要求4所述的静噪控制电路,其中所述的控制脉冲信号是通过对上述的每个第1脉冲发生器中产生的第1和第2脉冲信号执行逻辑或运算而产生,并作为控制信号送至上述的充放电信号发生装置。
6.一种如权利要求1所述的静噪控制电路,其中所述的充放电信号发生装置包括一个第1比较器,用于接受上述的脉冲发生装置中产生的脉冲,在静噪-接通状态期间产生一个充在电容上的电压,在静噪-关断状态期间产生一个从电容放出的电压,如果上述电容的电位高于一个第1基准电压则产生一个逻辑″高″信号;一个第2比较器,如果上述电容的电位低于一个第2基准电压则产生一个逻辑″高″信号;第2和第3脉冲发生器,用于接受上述的第1和第2比较器的输出,产生预定的脉冲,从而产生出控制信号,以及一个或门,用于对上述的第2和第3脉冲发生器的输出进行选通,产生另一个控制信号。
7.一种如权利要求6所述的静噪控制电路,其中当第1比较器140被设置在″高″电位时,上述的第2脉冲发生器对输入信号和通过一个倒相器和一个延迟器后的信号进行逻辑与运算,产生一个脉冲。
8.一种如权利要求6所述的静噪控制电路,其中当第2比较器被设置在低电位时,所述的第3脉冲发生器对经一个倒相器倒相后的输入信号和通过一个延迟器和另一个倒相器后的信号进行逻辑与运算,产生一个第3控制信号。
7.一种如权利要求6所述的静噪控制电路,其中所述的充放电信号发生装置还包括一个第1D触发器,该触发器在正沿期间产生的脉冲输入时如果所述电容的电位高于上述的第1基准电压,则将输出Q置于″高″电平,使一个电容放电;如果所述电容的电位低于上述第2比较器中的所述第2基准电压,所述第1比较器被上述第2脉冲发生器中产生的脉冲所复位,其输出即为″高″,并且终止放电操作;一个第2D触发器,该触发器在其输出端置于″低″电平而上述电容的电位高于上述的第1基准电压时使上述的电容根据一定的时间常数放电;当上述的脉冲发生装置在负沿期间产生的脉冲信号被输入时,上述比较器的输出为″高″;和一个第3D触发器,该触发器在有负沿期间产生的脉冲信号输入时将其输出QB置于低电平,并在上述电容的电位低于上述的第1基准电压因而上述的第1比较器的输出为″低″时使该电容放电;当上述电容的电位高于上述的第1基准电压时,充电过程将在第2脉冲发生器中产生出一个脉冲时停止,并根据上述的时间常数使该电容放电。
10.如权利要求1所述的静噪控制电路,其中所述的开关信号发生装置包括与输出端的数量一样多的开关信号发生装置;用于接受上述的静噪信号、上述充放电信号发生装置的开关控制信号以及上述脉冲发生装置的脉冲信号,输出上述的开关信号。
11.如权利要求1所述的静噪控制电路,其中每个所述的开关信号发生器包括用于选通上述的静噪信号、指示上述电容的电位的所述第1控制信号和上述的开关控制信号的选通电路;以及用于从上述的选通电路接受信号并且产生出上述的开关信号的第1和第2D触发器。
12.如权利要求11所述的静噪控制电路,其中所述的第1D触发器的时钟端与一个与门的输出端相连,所述与门对一个倒相器的输出、上述的静噪信号和上述的第2控制信号执行逻辑与运算,所述的第1控制信号被输入上述的倒相器;另外,所述的第1触发器的复位端与一个与非门的输出端相连,该与非门对一个使上述的静噪信号倒相的倒相器的输出和上述的第3控制信号执行逻辑与非运算。
13.如权利要求11所述的静噪控制电路,其中所述的第2D触发器的时钟端与一个与门的输出端相连,所述与门对上述的静噪信号和上述的第2控制信号执行逻辑与运算;另外,所述的第2触发器的复位端与一个与非门的输出端相连,该与非门对一个使上述的静噪信号倒相的倒相器的输出和上述的脉冲发生装置的负脉冲执行逻辑与非运算。
14.如权利要求2所述的静噪控制电路,其中所述的控制装置包括第1和第2开关,用于从上述的开关信号发生装置接受开关信号,并通过对上述的电压-至-电流转换装置的输出电流和一个基准电流进行逻辑选通而将上述的开关信号输出至上述的输出端;其中上述的第1开关在静噪-接通信号、第1控制信号和第4控制信号输入时变为“低”,在静噪-关断信号和第3控制信号输入时变为“高”,从而分别被关断和接通;另外,上述的第2开关在静噪-接通信号、第2控制信号输入时变为“高”,在静噪-关断信号和上述脉冲发生装置的负脉冲信号输入时变为“低”,从而分别被接通和关断。
15.如权利要求14所述的静噪控制电路,其中所述的充放电信号发生装置在静噪信号为“高”时检查一个电容器的电位,如其电位为“高”则使该电容放电,从而使该电容能被再充电;而当上述的静噪信号为“低”且上述电容的电位也为“低”时,上述的充放电信号发生装置则使上述的电容器预充电,从而使该电容器能被放电。
全文摘要
本发明提供了一种通过每个静噪信号对至少一个输出端执行静噪控制的静噪控制电路,该电路包括脉冲发生装置,用于接受每个静噪信号,产生控制脉冲;充、放电信号发生装置,用于接受控制脉冲,产生充、放电信号和开关控制信号;控制装置,用于接收充、放电信号,接受根据上述开关控制信号控制输出端的静噪操作;以及开关信号发生装置,用于接受静噪信号,并根据充、放电信号发生部分送来的开关控制信号产生开关信号,并向控制装置发出开关信号。
文档编号H03F3/34GK1160311SQ96123429
公开日1997年9月24日 申请日期1996年12月30日 优先权日1995年12月30日
发明者琴东震, 崔振燮, 郑德暎 申请人:三星电子株式会社