一种动态误差补偿的跟踪和保持电路的利记博彩app

文档序号:7542988阅读:295来源:国知局
一种动态误差补偿的跟踪和保持电路的利记博彩app
【专利摘要】一种动态误差补偿的跟踪和保持电路,提供了一种动态误差由通过一个与跟踪和保持电路串联耦合的开关的压降引起。在这种电路中,电容应该提供与耦合开关信号相同的电压,而不是开关压降。这个开关可以是,例如,一个MOS管或更特别地是一个CMOS器件。动态误差补偿用于测量通过开关的压降,然后有效地给由电容提供的电压增加一个测量的压降。
【专利说明】一种动态误差补偿的跟踪和保持电路
【技术领域】:
[0001]本发明跟踪和保持电路。更特别地,本发明涉及的电路和方法用来补偿跟踪和保持电路中的动态误差。一个跟踪和保持电路(有时也被称作采样保持电路),通常以两种模式工作,一种是跟踪模式(例如跟踪)一个输入信号,一种是保持模式,随着输入信号接收之前进入保持模式,通常地产生和跟踪一个具有相同电压的输出信号。一个跟踪和保持电路通常包括一个与电容串联耦合的开关。在跟踪模式时,开关通常是闭合的(例如导电),在保持模式是打开的(例如不导电)。在跟踪模式时,电容充电到输入信号电压水平。在保持状态,电容通常远离任何负载并且提供一个固定的输出电压信号。
【背景技术】:
[0002]跟踪和保持电路通常使用在离散时间系统的前端,例如,模拟数字转换器(A/D)。在模拟数字转换期,如此转换器需要一个相对连续的输入信号。如果模拟输入信号连续改变,这可能是难以获得的,例如,当模拟输入信号是一个正弦波。一个跟踪和保持电路可能提供一个拥有表明跟踪的模拟信号的连续的输入信号的A/D转换器。A/D可能测量和转换这些连续的信号来占用N位数字信号。
[0003]跟踪和保持电路的开关通常包括一个MOS (金属-氧化物-半导体场效应晶体管),特别是包括一个CMOS (或M0S)器件。一个CMOS器件包括一个PMOS (P型MOS) FET和一个NMOS (N型MOS)FET。MOS选为开关,由于他们的偏压通常是零。
[0004]理想情况下,通过一个跟踪和保持电路闭合的开关的压降应该为零。如果压降不为零,电容电压不等于输入信号电压。这个可能输出电压信号电压误差,这可能会导致A/D转换中的错误。
[0005]MOS在高频输入信号中可以出现压降。由于MOS开关中线性电阻值和电容值的存在,这些压降会出现。在一个跟踪和保持电路(具有一个MOS开关)的输出信号中,会有类似的错误,例如,一个20MHz的I伏AC输入信号的电压大约为0.5伏。如此一个输出信号错误可能引起A/D转换错误。此外,一个MOS开关的线性电阻值和电容值的存在随输入电压幅度而改变。因此,误差的数量通常是动态的,误差的补偿是困难的。
[0006]鉴于上述,宜提供电路和方法来弥补电路例如跟踪和保持电路中由压降引起的动态误差。

【发明内容】
:
[0007]本发明的一个目的是提供电路和方法用来补偿通过电路例如一个跟踪和保持电路的压降的动态误差。
[0008]本发明的技术解决方案:
[0009]根据本发明的发明原则,提供电路和方法用来补偿通过电路,特别是一个跟踪和保持电路的压降的动态误差。在这些电路中,一个电压V被应用到与电容串联耦合的开关上。电容应该给电压V充电,但减去通过闭合(例如导电)开关的压降。在本发明的一个具体体现中,通过闭合开关的压降被测量并且增加到由电容提供的电压上。电压实质上等于应用到开关的电压。跟踪和保持电路的结果是输出信号电压,即电容提供,实质上等于输入信号电压。在另一个体现中,通过闭合开关的压降不断被测量,然后,在一个给定的时间,测量的电压和输入信号被采样。被采样的压降然后被增加到由电容提供的电压上。并且,跟踪和保持电路中的结果是输出信号电压实质上等于采样输入信号电压。
[0010]对比专利文献:CN202385060U误差运算放大器201120566884.9
【专利附图】

【附图说明】:
[0011]本发明上面和其它的目的和优势在详细考虑下面的描述中将会体现,结合图纸,参考字符指零器件:
[0012]图1是一个典型的跟踪和保持电路的线路图;
[0013]图2A和2B是一个CMOS开关和它的等效电阻的电路图以及电容电路;
[0014]图3A和3B是图2B CMOS开关等效电路的非线性电阻和电容波形的一般插图;
[0015]图4是一个说明对通过开关的压降的电容电压的影响的线路图;
[0016]图5是通过本发明与一部分电路一起使用的动态补偿电路的第一示例性实施例的电路框图;
[0017]图6是通过本发明与一部分电路一起使用的动态补偿电路的第二示例性实施例的电路框图;
[0018]图7是通过本发明与一部分电路一起使用的动态补偿电路的第三示例性实施例的电路框图;
[0019]图8是通过本发明与一部分电路一起使用的动态补偿电路的第四示例性实施例的电路框图;
[0020]图9是通过本发明的图8动态误差补偿电路的一个更进一步的电路框图;
[0021]图10是通过本发明的图9动态误差补偿电路的一个更进一步的电路框图;
[0022]图11是通过本发明的图6 —个差分版本的电路框图;
[0023]图12是通过本发明的图7 —个差分版本的电路框图;
[0024]图13是通过本发明的图8 一个差分版本的电路框图;
[0025]图14是通过本发明的图9 一个差分版本的电路框图;
[0026]图15是通过本发明的图10 —个差分版本的电路框图;
[0027]图16根据本发明的图15动态误差补偿跟踪和保持电路的示例性实施例的电路框图;
【具体实施方式】:
[0028]本发明提供电路和方法弥补由电路开关引起的动态误差。开关串联耦合在第一节点和一个电容之间,理想地提供一个与第一节点
[0029]耦合的信号的电压相等的电压。本发明的电路和方法测量通过开关的压降,然后通过增加测量电压给由电容提供的电压来补偿压降。
[0030]这些电路和方法最好是用于跟踪和保持电路,它有时也被称为取样保持电路。注意,在这些情况下,取样保持电路是有别于跟踪和保持电路,本发明对两个电路都适用。[0031]图1显示了一个典型的跟踪保持电路100,其包括一个CMOS开关104。另外,开关104可以是一个NMOS或PMOS FET0跟踪保持电路100也包括电容106,CMOS开关110,差分放大器108,以及NMOS FET开关112。NMOS FET开关112受控制信号SI控制。CMOS开关104 包括NMOS FET114 和 PMOS FETl 16? NMOS FETl 14 受控制信号 S2 控制,以及 PMOS FETl 16受控制信号 S2’ 控制。CMOS 开关 110 包括 NMOS FETl 18 和 PMOS FET120。NMOS FETl 18 受信号S2,控制,以及PMOS FET120受信号S2控制。
[0032]跟踪保持电路100工作在跟踪模式和保持模式。在跟踪模式,CMOS开关104和开关112是闭合的(例如,它们导电),而CMOS开关110是打开的(例如,它们不导电)。理想情况下,电容106使节点103输入电压值为VIN。而在跟踪模式,电容106的电荷跟随VIN。输出电压Vtm,在输出节点115,大约为0伏。 [0033]在保持模式,CMOS开关104和开关112是打开的,而CMOS开关110是闭合的。电容106,在跟踪和保持电路100进入保持模式,理想情况下充电到Vin,在一个连续的电压等于Vin下提供和保持VQUT。差分放大器108缓冲电容106以阻止一个来自放电电容106的负载。
[0034]如图2A和2B,一个CMOS开关可以被表示为一个等效的线性电阻和电容电路200。可变202的阻值和可变电容204和206是输入电压幅度的函数。由此产生的电阻和电容值的波形在图3A和3B中显示。这些可变电阻值使通过开关的压降反过来影响电容106的电压,因此,输出信号电压。
[0035]图4说明了对通过耦合在一个电容的开关压降的电容电压的影响。电路400包括节点403,开关404,和电容406。开关404可以是一个CMOS器件,一个NMOS或一个PMOSFET,或开关的其它类型,其存在一个压降,VERR。这个引起电容406充电,其电压小于节点403的电压(例如,VCAP=V1-VERR)。此外,压降随着输入电压幅度非线性改变,因此是一个动态的电压误差。因此产生的影响在很多电路应用中是不受欢迎的,例如,模拟数字信号转换,其中Vl是一个输入电压,电容406提供一个输出电压应该等于输入电压。
[0036]图5显示了根据本发明原则与一部分电路502—起使用的动态补偿电路的第一示例性实施例的电路框图。动态误差补偿电路520包括一个差分电路525,它的一个输入与节点503耦合,另一个输入与节点505耦合,输出与节点507耦合。差分电路525在两个输入之间输出差分(相对地)。因此差分电路525补偿通过开关504由压降引起的动态误差,通过测量压降和有效地增加测量的电压给由电容506提供的在节点505的电压。因此,在节点505处由电容506提供的电压实质上等于节点503的电压:VCAP=V1-VERR-(-VERR) =Vl
[0037]图6显示了根据本发明原则与一部分电路602—起使用的动态补偿电路的第二示例性实施例的电路框图。跟踪和保持电路602与跟踪保持电路100工作相似,包括输入节点603,开关604,电容606,差分放大器608,开关610,开关612,和输出节点615。开关604可以是一个CMOS器件,NMOS或PMOS FET,或开关任何类型存在一个压降引起动态误差。开关610和612可以是,例如,CMOS器件或NMOS或PMOS FET0开关604和612的开和关的状态受控制信号T的控制,而开关610的开和关的状态受控制信号H的控制,如图6所示。跟踪和保持电路602以跟踪模式工作,当开关604和开关612是闭合的,开关610是打开的,当开关604和开关612是打开的,开关610是闭合的,工作在保持模式。注意在输出模式下输出电压是不重要的。[0038]动态误差补偿电路620,根据本发明的原理,包括差分电路625,开关627,电容629,和差分电路633。控制信号T控制开关627的开和关状态。差分电路625从节点605电压减去输入节点603的电压,产生一个表明通过开关604的压降的电压。差分电路625实际上是测量通过开关604的压降。在跟踪模式,开关627是闭合的。这允许电容629给通过开关604的被测电压充电。差分电路625实际上测量通过开关604的压降。在跟踪模式,补偿开关627是闭合的。这允许补偿电容629给通过开关604的被测压降充电。
[0039]在保持状态,开关627是打开的,允许节点631的电容电压,这代表了通过开关604的压降,以有效地将差分电路633增加到电容606的电压上。换句话说,当跟踪和保持电路602进入保持模式,输入电压和通过开关604的压降被米样。被米样的输入电压减去米样开关604压降(存储在电容606),其被增加到采样开关604压降(存储在电容629)。节点615的输出电压因此等于节点603的采样的输入电压。因此任何由开关604造成的动态错误有效地通过动态误差补偿电路620补偿。
[0040]图7显示了根据本发明原则与一部分电路602—起使用的动态补偿电路的第三示例性实施例的电路框图。动态误差补偿电路720包括开关722,724和726 ;差分放大器728 ;以及加法电路730。开关722和724受控制信号T控制,而开关726受控制信号H的控制。更好地,放大器608和728的增益恰恰成比例。
[0041]在跟踪模式,开关604,612,722和724是闭合的,而开关610和726是打开的。差分放大器728的输出,表明了通过开关604的压降,和差分放大器608的输出加到加法电路730上。节点607的电压(通过闭合开关612从输出节点615到电路路径)实质上等于通过开关604的压降。因此,通过电容606的电压实质上等于VIN。
[0042]在保持模式,开关610和826是闭合的,而开关604,612,821,822,以及824是打开的。差分放大器828的输入端因此短路,节点607的电压因此会大幅度接近0,并且VOUT实质上等于VIN的采样值(通过闭合的开关610到节点605的电容606的电压)。
[0043]这个实施例的一个优势是差分放大器608和628的增益可以是不同的,这可以是噪声原因所需要的。然而,下面的关系应该被保持:
[0044]差分放大器_*C6(I6*S821 =差分放大器 828*C823*S6(i4
[0045]差分放大器_和差分放大器828分别是差分放大器608和828的增益,C606和C823分别是电容606和823的容值,S821和S6tl4分别是开关821和604的宽度。
[0046]图9显示了根据本发明原则与一部分电路602—起使用的动态补偿电路的更进一步示例性实施例的电路框图。动态误差补偿电路920包括电阻932和电容934,除了动态误差补偿电路820的电路部分。电阻932和电容934提供相位延迟给跟踪保持电路602的主要输入信号路径(输入节点603到节点607),为了补偿由动态误差补偿电路920引起的任意相位延迟。
[0047]图10显示了根据本发明原则与一部分电路602 —起使用的动态补偿电路的更进一步示例性实施例的电路框图。动态误差补偿电路1020包括同相缓冲器1036,除了动态误差补偿电路920的电路部分。缓冲器1036,可以驱动开关821,帮助减少开关821中由一个电阻源驱动跟踪保持电路602的任何动态误差的影响。缓冲器1036可以被用在补偿电路820 中。
[0048]尽管动态误差补偿电路620,720,820,920,以及1020在跟踪保持电路中被显示出来,这些技能将会分辨出这些动态误差补偿电路可以被用在跟踪保持电路和由通过一个开关的压降引起的动态误差电路的影响。
[0049]例如,本发明的动态误差补偿电路可以和一个差分跟踪保持电路一起使用,如图11-15所示。图11-15分别是图6-10单端型电路的差分版本。电路1100,1200,1300,1400,以及1500和对应的单端型版本(电路600,700,800,900和1000)工作方式相同,除了提供给电路的一个输入信号(例如,Vinp和Vinn)的正极和负极,一个补偿输出信号(例如Vottp和Voutn)正极和负极由电路提供。如图所示,差分放大器1108,1228,1278以及1378每个提供一个差分信号的极性,加法电路1230,1280,1330以及1380每个加三个信号而不是由加法电路730和830提供的两个。
[0050]图16显示了根据本发明原则一个动态误差补偿跟踪保持电路1600的一个实施性案列。电路1600是电路1500的一个集成电路实现的例子,差分放大器1108,1328以及1378和加法电路1330以及1380的功能通过差分放大器1688实现;电流源1685,1687和1689 ;以及比例差分NMOS FET组1690和1691,1692和1693和1694以及1695。这些技术将会识别出差分电路1200,1300和1400也可以相似实现。
[0051]因此我们可以发现提供的电路和方法用来补偿在电路例如一个跟踪保持电路中由一个开关引起的动态误差。所描述的实施例是为了说明而不是限制目的,并且本发明也仅由下面的权利要求限制。
【权利要求】
1.一种动态误差补偿的跟踪和保持电路,其特征是:跟踪和保持电路具有第一节点,一个开关,一个电容,和一个第二节点,所述开关串联耦合在第一节点和所述电容之间,所述电容串联耦合在开关和第二节点之间,所述动态误差补偿电路还包括一个具有第一和第二输入以及一个输出的差分电路,所述第一输入与第一节点I禹合,所述第二输入与开关和电容之间的第三节点耦合,输出与第二节点耦合,其中当开关是闭合时,差分电路输出端的电压幅度大致等于通过开关的压降幅度,并且所述电路的输出电压包括通过电容的电压。
2.根据权利要求1所述的一种动态误差补偿的跟踪和保持电路,其特征是:开关包括一个MOS,当所述开关是闭合时,MOS导电,当开关打开时,MOS不导电;开关包括一个CMOS器件,当开关闭合时,CMOS器件导电,开关打开时,CMOS器件不导电。
3.根据权利要求1所述的一种动态误差补偿的跟踪和保持电路,其特征是:电路包括一个跟踪和保持电路,一个采样保持电路;所述电路具有第一节点,一个开关,一个电容,以及一个差分放大器,所述差分放大器具有两个输入和至少一个输出,开关串联I禹合在第一节点和所述电容之间,电容串联耦合在开关和一个差分放大器输入之间,在第一模式,开关是闭合的,在第二模式,开关是打开的;动态误差补偿电路包括一个第一差分电路,该电路具有一个输出,第一输入与第一节点耦合,第二输入与开关和电容之间的第二节点耦合,第二差分电路包括一个输出,第一输入与差分放大器输出以及第二输入I禹合,第二开关串联耦合在第一差分电路输出和第二差分电路第二输入之间,在第一模式时,第二开关是闭合的,在第二模式时,开关是打开的,第二电容耦合在地和第二差分电路第二开关和第二输入之间的第三节点之间;第一模式对应于跟踪模式,第二模式对应于保持模式。
4.根据权利要求1所述的一种动态误差补偿的跟踪和保持电路,其特征是:电路还包括一个采样保持电路,其中开关包括一个M0S,当开关是闭合的,MOS是导电的,当开关是打开的,MOS是不导电的;开关还包括一个CMOS仪器,所述CMOS仪器在开关闭合时是导电的,在开关打开时是不导电的;第二开关还包括一个M0S,当第二开关是闭合时,MOS是导电的,当开关是打开时,MOS是不导电的;电路具有第一节点,第一开关,一个电容,第一差分放大器具有一个非反相输入,一个反相输入以及至少一个输出,第一开关串联耦合在第一节点和电容之间,电容串联稱合在第一开关和第一差分放大器输入的一端,第一开关在第一模式时是闭合的,在第二模式时是打开的;第二差分放大器具有一个反相输入,一个同相输入,以及至少一个输出,第二开关串联I禹合在第二差分放大器同相输入和处在第一开关和电容之间的第三节点之间,第三开关串联耦合在第二差分放大器反相输入和第一节点之间,第四开关串联I禹合在第二差分放大器同相和反相输入之间;一个加法电路具有一个输入,I禹合在第一放大器输出端,另一个输入与第二差分放大器输出I禹合,以及一个输出,其中第二和第三开关在第一模式时是闭合的,在第二模式时是打开的,第四开关在第一模式时是打开的,在第二模式是闭合的;电容串联耦合在第一开关和第一差分放大器反相输入之间,第一差分放大器输出包括一个同相输出,第二差分放大器输出包括一个同相输出,所述加法电路输入稱合到第一差分放大器同相输出和稱合到所述的第二差分放大器同相输出上的另一个加法电路之间。
5.根据权利要求1所述的一种动态误差补偿的跟踪和保持电路,其特征是:电路还包括一个跟踪和保持电路,第一模式对应于跟踪模式,第二模式对应于保持模式;其中第一开关包括一个M0S,当开关是闭合的,MOS是导电的,当开关是打开的,MOS是不导电的;第一开关还包括一个CMOS仪器,所述CMOS仪器在开关闭合时是导电的,在开关打开时是不导电的;第二,第三和第四开关至少一个包括一个M0S,当第二开关是闭合时,MOS是导电的,当开关是打开时,MOS是不导电的;第一差分放大器和第二差分放大器的增益成比例;电路具有第一节点,第一开关,一个电容,第一差分放大器具有一个非反相输入,一个反相输入以及至少一个输出,第一开关串联耦合在第一节点和电容之间,电容串联耦合在第一开关和第一差分放大器输入的一端,第一开关在第一模式时是闭合的,在第二模式时是打开的;第二差分放大器具有一个反相输入,一个同相输入,以及至少一个输出,第二开关串联耦合在第二差分放大器同相输入和处在第一开关和电容之间的第三节点之间,第三开关串联耦合在第二差分放大器反相输入和第一节点之间,第四开关串联耦合在第二差分放大器同相和反相输入之间;一个加法电路具有一个输入,稱合在第一放大器输出端,另一个输入与第二差分放大器输出耦合,以及一个输出,其中第二,第三和第四开关在第一模式时是闭合的,在第二模式时是打开的,第五开关在第一模式时是打开的,在第二模式时是闭合的;第一电容串联I禹合在第一开关和第一差分放大器反相输入之间,第一差分放大器输出包括一个同相输出,第二差分放大器输出包括一个同相输出,所述加法电路输入I禹合到第一差分放大器同相输出和耦合到所述的第二差分放大器同相输出上的另一个加法电路之间。
6.根据权利要求1所述的一种动态误差补偿的跟踪和保持电路,其特征是:电路还包括一个跟踪和保持电路,第一模式对应于跟踪模式,第二模式对应于保持模式;其中第一开关包括一个M0S,当开关是闭合的,MOS是导电的,当开关是打开的,MOS是不导电的;第一开关还包括一个CMOS仪器,所述CMOS仪器在开关闭合时是导电的,在开关打开时是不导电的;第二,第三,第四和第五开关至少一个包括一个M0S,当至少一个开关是闭合时,MOS是导电的,当至少一个开关是打开时,MOS是不导电的;第一差分放大器和第二差分放大器都有增益,第一电容和第二电容都有电容值,第一开关和第二开关都有一个宽度,第一差分放大器增益和第一电容值以及第二开关宽度的乘积等于第二差分放大器增益和第二电容值以及第一开关宽 度的乘积;一个电阻串联耦合在第一节点和第一开关之间,第三电容耦合在地和处在电阻和第一开关之间的第三节点之间;缓冲器串联耦合在第一节点和第二开关之间,第四开关串联耦合在第二放大器反相输入和处在缓冲器和第二开关之间的第三节点之间;电路还包括第一节点,一个电容和一个第二节点,开关串联耦合在第一节点和电容之间,电容串联耦合在开关和第二节点之间,补偿由开关造成的动态误差的方法包括测量开关闭合时通过开关的压降,增加电容的被测压降;测量一个压降包括通过开关耦合差分电路的输入;增加电容的被测压降包括耦合差分电路的一个输出到第二节点上。
7.根据权利要求1所述的一种动态误差补偿的跟踪和保持电路,其特征是:电路还包括一个耦合在电容和第二节点之间的一个差分放大器,所述的差分放大器具有两个输入和至少一个输出,差分放大器的一个输入耦合到电容上,差分放大器的输出耦合到第二节点;测量一个压降包括将第二开关串联耦合在第一节点和第二差分放大器的反相输入之间,将第三开关串联耦合在第二差分放大器的同相输入和处在开关和电容之间的节点之间,将第四开关串联耦合在第二差分反相和同相输入之间,其中当开关是打开时,所述的第二和第三开关是打开的,当开关是闭合时,它们是闭合的,当开关是打开的,第四开关是闭合的,当开关是打开的,它是闭合的;将一个加法电路的第一输入与差分放大器输出耦合;将加法电路的第二输入与第二差分放大器的输出耦合;将加法电路的输出与第二节点耦合;还包括测量通过第二开关镜像的压降,测量包括将第二开关串联耦合在第一节点和第三节点之间,将第二电容串联耦合在第三节点和地之间,将差分放大器的输入耦合在第二开关上,还包括对由测量通过第二开关镜像的压降引起的相位延迟的补偿;相位延迟补偿包括将一个电阻串联耦合在第一节点和电容之间,将第二电容串联耦合在地和处在第一节点和电容之间的一个节点之间。
8.根据权利要求1所述的一种动态误差补偿的跟踪和保持电路,其特征是:由测量一个通过第二开关的压降引起的动态误差包括将一个缓冲器耦合在第一节点和第二开关之间;电路包括一个跟踪和保持电路;开关包括一个MOS,当开关是闭合时,MOS是导电的,当开关是打开的,MOS是不导电的;开关还包括一个CMOS器件,当开关是闭合的,CMOS器件是导电的,当开关是打开的,CMOS器件是不导电的;电路还包括第一节点,一个电容,一个差分放大器,所述的差分放大器具有一个反相输入,一个同相输入,和至少一个输出,所述开关串联耦合在第一节点和电容之间,电容串联耦合在开关和差分放大器的一个输出之间;当开关是闭合时,测量通过开关的压降,采样测量的压降,将采样的测量的压降增加到代表一个采样输入信号的电压上;将放大电路的第一和第二输入耦合到开关上;采样测量的压降包括将第二开关串联耦合在差分电路的一个输出和第二节点之间,以及将电容耦合在第二节点和地之间;增加采样的测量的压降包括将第二差分电路的第一输入耦合到差分放大输出,将第二差分电路的第二输入耦合到第二节点,其中第二差分电路的一个输出提供一个动态误差补偿信号;电路包括一个跟踪和保持电路和一个跟踪采样电路;开关包括一个M0S,当开关是闭合时,MOS是导电的,当开关是打开时,MOS是不导电的;开关还包括一个CMOS器件,当开关是闭合的,CMOS器件是导电的,当开关是打开的,CMOS器件是不导电的;在跟踪和保持电路中,由第一和第二开关引起的动态误差补偿中,第一开关串联耦合在第一节点和第一电容之间,第二开关串联耦合在第二节点和第二电容之间,电路在第一节点接收一个正极输入信号,在第二节点接收一个负极接收信号,电路提供一个正极输出信号和一个负极输出信号,第一电容为正极输出信号提供一个电压,第二电容为负极输出信号提供一个电压;当第一开关是闭合时,测量一个通过第一开关的压降,当第二开关是闭合时,测量一个通过第二开关的压降,增加第一开关压降给由第一电容提供的电压,增加第二开关压降给由第二电容提供的电压;还包括放大正极和负极输出信号;第一和第二开关每个包括一个MOS,当开关是闭合的,MOS是导电的,当开关是打开的,MOS是不导电的,还包括一个C MOS器件,当开关是闭合时,CMOS器件是导电的,当开关是打开的,CMOS器件是不导电的。
【文档编号】H03F3/45GK103647555SQ201310611475
【公开日】2014年3月19日 申请日期:2013年11月26日 优先权日:2013年11月26日
【发明者】不公告发明人 申请人:苏州贝克微电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1