电平移位电路及进行正、负压电平移位的方法

文档序号:7530665阅读:926来源:国知局
专利名称:电平移位电路及进行正、负压电平移位的方法
技术领域
本发明涉及集成电路技术领域,特别涉及一种电平移位电路及进行正、负压电平移位的方法。
背景技术
电平移位电路将低压控制信号转换为高压控制信号,实现低压逻辑对高压功率输出级的控制。通常,根据输出高压控制信号极性的不同,电平移位电路可分为负压电平移位电路和正压电平移位电路。图1和图2分别是现有的一种负压电平移位电路和正压电平移位电路的电路图。参考图1,所述负压电平移位电路包括第一 PMOS管P1、第二 PMOS管P2、第三PMOS管P3、第四PMOS管P4、第一 NMOS管NI以及第二 NMOS管N2。第一 PMOS管Pl的源极和衬底相连并作为第一电源端VI,漏极与第一 NMOS管NI的漏极相连并作为所述负压电平移位电路的第一输出端outl,栅极与第一 NMOS管NI的栅极相连并作为所述负压电平移位电路的第二输出端out2。第二 PMOS管P2的源极和衬底连接至所述第一电源端VI,漏极与第二 NMOS管N2的漏极相连并连接至所述第二输出端out2,栅极与第二 NMOS管N2的栅极相连并连接至所述第一输出端outl。第三PMOS管P3的栅极为所述负压电平移位电路的第一信号端SI,源极作为第三电源端V3,漏极连接第一 PMOS管Pl的漏极,衬底连接所述第一电源端VI。第四PMOS管P4的栅极为所述负压电平移位电路的第二信号端S2,源极连接所述第三电源端V3,漏极连接第二 PMOS管P2的漏极,衬底连接所述第一电源端VI。第一 NMOS管NI的源极和衬底相连并作为第二电源端V2 ;第二 NMOS管N2的源极和衬底相连并连接所述第二电源端V2。利用所述负压电平移位电路进行负压电平移位时,首先进行置位操作:施加第一信号至所述第一信号端SI,施加第二信号至所述第二信号端S2,施加第一电压至所述第一电源端Vl,施加第二电压至所述第二电源端V2,施加第三电压至所述第三电源端V3,其中,所述第二电压的电压值小于所述第一电压的电压值,所述第三电压的电压值与所述第一电压的电压值相等。通常,所述第一电压为电源电压,电压值为1.2V、1.5V或1.8V,所述第二电压为地线电压,电压值为0V。所述第一信号可以为正压高电平信号“1”,也可以为零压低电平信号“0”,相应地,所述第二信号为零压低电平信号“O”或正压高电平信号“I”。正压高电平信号“I”为电源电压信号,幅度为1.2V、1.5V或1.8V,零压低电平信号“O”为地线电压信号,幅度为0V。假定所述第一信号为正压高电平信号“1”,所述第二信号为零压低电平信号“0”,在所述高低电平的控制下,第三PMOS管P3截止、第四PMOS管P4导通,第一 NMOS管NI的栅极被拉至高电位,第一NMOS管NI导通,第一输出端outl锁存所述第二电压的电压值;同时,第二 PMOS管P2的栅极被拉至低电位,第二 PMOS管导通,第二输出端out2锁存所述第一电压的电压值,置位完成。置位完成后,保持所述第一信号和第二信号输入所述第一信号端SI和第二信号端S2,即保持所述第一信号为正压高电平信号“I”输入所述第一信号端SI,保持所述第二信号为零压低电平信号“O”输入所述第二信号端S2,降低所述第二电压的电压值,即所述第二电压的电压值由OV向负电压变化,第一输出端outl输出的电压跟随所述第二电压做相同的变化。当所述第二电压降低至所述第一输出端outl所需输出的预定值时,负压电平移位完成。所述第一输出端outl所需的预定值是根据实际需求进行设定的电压值。需要说明的是,在所述第二电压降低的过程中,第一 PMOS管Pl、第三PMOS管P3和第二 NMOS管N2源漏极之间的压差不断增大,源漏极之间压差过大时可能损坏晶体管。因此,若所述第一输出端outl所需的负电压较大,在所述第二电压降低时,可把所述第一电压和所述第三电压的电压值降低至与所述第二电压降低前的电压值(即OV)相等;若所述第一输出端outl所需的负电压较小,在所述第二电压降低时,可保持所述第一电压和所述第三电压的电压值。同理,当所述第一信号为零压低电平信号“O”、所述第二信号为正压高电平信号“I”时,由所述第二输出端out2输出所需负电压。参考图2,所述正压电平移位电路包括第一 PMOS管P1、第二 PMOS管P2、第一 NMOS管N1、第二 NMOS管N2、第三NMOS管N3和第四NMOS管N4,还包括第一信号端S1、第二信号端S2、第一电源端V1、第二电源端V2以及第三电源端V3。所述正压电平移位电路各器件及端口之间的具体连接关系参考图2所示,工作原理和图1所示的负压电平移位电路类似,在此不再赘述。现有技术中,极性不同的高压控制信号分别由负压电平移位电路和正压电平移位电路提供(如图1和图2所示的电路),占据的电路面积大,降低了电路集成度,增加了电路成本。更多关于电平移位电路的技术方案可以参考申请号为201010196935.3、发明名称为电平移位器的中国专利申请文件。

发明内容
本发明解决的是现有负压电平移位电路和正压电平移位电路面积大、集成度低和成本高的问题。为解决上述问题,本发明提供一种电平移位电路,包括:锁存单元,包括第一 PMOS管、第二 PMOS管、第一 NMOS管和第二 NMOS管;所述第一PMOS管的源极和所述第二 PMOS管的源极相连并作为第一电源端,漏极与所述第一 NMOS管的漏极相连并作为所述电平移位电路的第一输出端,栅极与所述第一 NMOS管的栅极相连并作为所述电平移位电路的第二输出端;所述第二 PMOS管的漏极与所述第二 NMOS管的漏极相连并连接至所述第二输出端,栅极与所述第二 NMOS管的栅极相连并连接至所述第一输出端;所述第一 NMOS管和所述第二 NMOS管的源极相连并作为第二电源端;驱动单元,包括第三PMOS管、第四PMOS管、第三NMOS管和第四NMOS管;所述第三PMOS管的栅极作为第一信号端,源极作为第三电源端,漏极连接所述第三NMOS管的漏极;所述第三NMOS管的栅极作为第二信号端,源极连接所述第一输出端;所述第四PMOS管的栅极作为第三信号端,源极连接所述第三电源端,漏极连接所述第四NMOS管的漏极;所述第四NMOS管的栅极作为第四信号端,源极连接所述第二输出端。可选的,所述第一 PMOS管、第二 PMOS管、第三PMOS管和第四PMOS管的衬底均连接所述第一电源端,所述第一 NMOS管、第二 NMOS管、第三NMOS管和第四NMOS管的衬底均连接所述第二电源端。基于上述电平移位电路,本发明提供了一种进行正压电平移位的方法,包括:执行置位操作,所述置位操作包括:施加第一信号至所述第一信号端,施加第二信号至所述第二信号端,施加第三信号至所述第三信号端,施加第四信号至所述第四信号端,其中,所述第一信号和所述第四信号均为正压高电平信号,所述第一信号的幅度小于所述第四信号的幅度,所述第二信号和所述第三信号均为零压低电平信号;施加第一电压至所述第一电源端,施加第二电压至所述第二电源端,施加第三电压至所述第三电源端,其中,所述第二电压的电压值小于所述第一电压的电压值,所述第三电压的电压值与所述第一电压的电压值相等;所述置位操作之后执行电平移位操作,所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端、第二信号端、第三信号端和第四信号端,升高所述第一电压的电压值至所述第二输出端所需输出的预定值,保持所述第二电压的电压值或升高所述第二电压的电压值至与所述第三电压的电压值相等,保持所述第三电压的电压值。基于上述电平移位电路,本发明提供了另外一种进行正压电平移位的方法,包括:执行置位操作,所述置位操作包括:施加第一信号至所述第一信号端,施加第二信号至所述第二信号端,施加第三信号至所述第三信号端,施加第四信号至所述第四信号端,其中,所述第一信号为负压高电平信号,所述第二信号为正压高电平信号,所述第一信号的幅度绝对值大于所述第二信号的幅度,所述第三信号和所述第四信号均为零压低电平信号;施加第一电压至所述第一电源端,施加第二电压至所述第二电源端,施加第三电压至所述第三电源端,其中,所述第二电压的电压值小于所述第一电压的电压值,所述第三电压的电压值与所述第二电压的电压值相等;在所述置位操作之后执行电平移位操作,所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端、第二信号端、第三信号端和第四信号端,升高所述第一电压的电压值至所述第二输出端所需输出的预定值,保持所述第二电压和所述第三电压的电压值或升高所述第二电压和所述第三电压的电压值至与所述第一电压升高前的电压值相等。基于上述电平移位电路,本发明提供了一种进行负压电平移位的方法,包括:执行置位操作,所述置位操作包括:施加第一信号至所述第一信号端,施加第二信号至所述第二信号端,施加第三信号至所述第三信号端,施加第四信号至所述第四信号端,其中,所述第一信号和所述第四信号均为正压高电平信号,所述第一信号的幅度小于所述第四信号的幅度,所述第二信号和所述第三信号均为零压低电平信号;施加第一电压至所述第一电源端,施加第二电压至所述第二电源端,施加第三电压至所述第三电源端,其中,所述第二电压的电压值小于所述第一电压的电压值,所述第三电压的电压值与所述第一电压的电压值相等;所述置位操作之后执行电平移位操作,所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端、第二信号端、第三信号端和第四信号端,降低所述第二电压的电压值至所述第一输出端所需输出的预定值,保持所述第一电压和所述第三电压的电压值或降低所述第一电压和所述第三电压的电压值至与所述第二电压降低前的电压值相等。基于上述电平移位电路,本发明提供了另外一种进行负压电平移位的方法,包括:执行置位操作,所述置位操作包括:施加第一信号至所述第一信号端,施加第二信号至所述第二信号端,施加第三信号至所述第三信号端,施加第四信号至所述第四信号端,其中,所述第一信号为负压高电平信号,所述第二信号为正压高电平信号,所述第一信号的幅度绝对值大于所述第二信号的幅度,所述第三信号和所述第四信号均为零压低电平信号;施加第一电压至所述第一电源端,施加第二电压至所述第二电源端,施加第三电压至所述第三电源端,其中,所述第二电压的电压值小于所述第一电压的电压值,所述第三电压的电压值与所述第二电压的电压值相等;在所述置位操作之后执行电平移位操作,所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端、第二信号端、第三信号端和第四信号端,降低所述第二电压的电压值至所述第一输出端所需输出的预定值,保持所述第一电压的电压值或降低所述第一电压的电压值至与所述第三电压的电压值相等,保持所述第三电压的电压值。与现有技术相比,本发明的技术方案具有以下优点:提供一种电平移位电路,既可以做负压电平移位电路,进行负压电平移位,也可以做正压电平移位电路,进行正压电平移位,减小了电路面积,提高了电路集成度,降低了电路成本。


图1是现有的一种负压电平移位电路的电路图;图2是现有的一种正压电平移位电路的电路图;图3是本发明实施例的电平移位电路的电路图。
具体实施例方式正如背景技术中所描述的,现有技术中极性不同的高压控制信号分别由负压电平移位电路和正压电平移位电路提供。负压电平移位电路不能用作正压电平移位,正压移位电路也不能用作负压电平移位。以图1所示的负压电平移位电路为例。若使用图1所示的负压电平移位电路进行正压电平移位,置位操作与进行负压电平移位时相同。置位完成后,保持所述第一信号和第二信号输入所述第一信号端SI和第二信号端S2,升高所述第一电压的电压值,即所述第一电压的电压值由电源电压不断升高,第二输出端out2输出的电压跟随所述第一电压做相同的变化。
第四PMOS管P4的漏极与所述第二输出端out2相连,因此,在所述第一电压上升的过程中,第四PMOS管P4的漏极电压跟随第一电压不断上升。第四PMOS管P4的栅极输入的是所述第二信号,即地线电压信号,幅度为0V。随着第一电压的不断升高,第四PMOS管P4的漏极和栅极之间的压差不断增大,当漏极与栅极之间的压差大于第四PMOS管P4的阈值电压时,第四PMOS管P4就会导通,造成第二输出端out2无法锁存第一电压的电压值,也就无法进行正压电平移位。同理,使用图2所示的正压电平移位电路也无法进行负压电平移位。经过研究,本技术方案的发明人提供了一种电平移位电路及进行正、负压电平移位的方法,能够减小电平移位电路的面积,提高电路集成度和降低电路成本。为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。图3是本发明实施例的电平移位电路的电路图。参考图3,所述电平移位电路包括锁存单元和驱动单元。所述锁存单元包括第一 PMOS管P1、第二 PMOS管P2、第一 NMOS管NI和第二 NMOS
管N2。所述第一 PMOS管Pl的源极和所述第二 PMOS管P2的源极相连并作为第一电源端VI,所述第一 PMOS管Pl的漏极与所述第一 NMOS管NI的漏极相连并作为所述电平移位电路的第一输出端outl,所述第一 PMOS管Pl的栅极与所述第一 NMOS管NI的栅极相连并作为所述电平移位电路的第二输出端out2 ;所述第二 PMOS管P2的漏极与所述第二 NMOS管N2的漏极相连并连接至所述第二输出端out2,所述第二 PMOS管P2的栅极与所述第二 NMOS管N2的栅极相连并连接至所述第一输出端outl ;所述第一 NMOS管NI的源极和所述第二NMOS管N2的源极相连并作为第二电源端V2。所述驱动单元包括第三PMOS管P3、第四PMOS管P4、第三NMOS管N3和第四NMOS
管N4。所述第三PMOS管P3的栅极作为第一信号端SI,所述第三PMOS管P3的源极作为第三电源端V3,所述第三PMOS管P3的漏极连接所述第三NMOS管N3的漏极;所述第三NMOS管N3的栅极作为第二信号端S2,所述第三NMOS管N3的源极连接所述第一输出端outl ;所述第四PMOS管P4的栅极作为第三信号端S3,所述第四PMOS管P4的源极连接所述第三电源端V3,所述第四PMOS管P4的漏极连接所述第四NMOS管N4的漏极;所述第四NMOS管N4的栅极作为第四信号端S4,所述第四NMOS管N4的源极连接所述第二输出端out2。为了防止晶体管衬底与源极的PN结导通,所述电平移位电路中所有PMOS管的衬底连接电路中的最高电位,所有NMOS管的衬底连接电路中的最低电位。在所述电平移位电路工作时,所述第一电源端Vl和所述第二电源端V2的电位分别为最高电位和最低电位。因此,所述第一 PMOS管P1、第二 PMOS管P2、第三PMOS管P3和第四PMOS管P4的衬底均连接所述第一电源端VI,所述第一 NMOS管N1、第二 NMOS管N2、第三NMOS管N3和第四NMOS管N4的衬底均连接所述第二电源端V2。基于所述电平移位电路,本发明还提供了利用所述电平移位电路进行正、负压电平移位的方法,下面结合附图和具体的实施例对本发明技术方案电平移位电路的工作原理进行详细的说明。
实施例1在本实施例中,对利用图3所示的电平移位电路进行正压电平移位的工作原理进行详细的说明。首先,对所述电平移位电路进行置位操作。所述置位操作包括:施加第一信号至所述第一信号端SI,施加第二信号至所述第二信号端S2,施加第三信号至所述第三信号端S3,施加第四信号至所述第四信号端S4,其中,所述第一信号和所述第四信号均为正压高电平信号,所述第一信号的幅度小于所述第四信号的幅度,所述第二信号和所述第三信号均为零压低电平信号;施加第一电压至所述第一电源端Vl,施加第二电压至所述第二电源端V2,施加第三电压至所述第三电源端V3,其中,所述第二电压的电压值小于所述第一电压的电压值,所述第三电压的电压值与所述第一电压的电压值相等。所述第一电源端Vl和所述第二电源端V2分别是给所述电平移位电路提供电源电压和地线电压的端口,因此,所述第一电压为电源电压,电压值可以为1.2V、1.5V或1.8V,所述第二电压为地线电压,电压值可以为0V。所述第三电压的电压值与所述第一电压的电压值相等,也为1.2V、1.5V或1.8V。需要说明的是,本实施例中所述第一电压、所述第二电压和所述第三电压的电压值可以根据实际需求进行设定,故所述第一电压和所述第三电压为1.2V、1.5V*1.8V,K述第二电压为OV不应作为对本发明的限定。在本实施例中,所述第三信号要使所述第四PMOS管P4导通,所述第四PMOS管P4的源极电压为电源电压,因此,所述第一信号可以为电源电压信号,幅度为1.2VU.5V或1.8V,所述第三信号可以为地线电压信号,幅度为0V。为保证所述第四信号使所述第四NMOS管N4完全导通,所述第四信号与所述第一信号均为正压高电平信号,并且所述第四信号的幅度高于所述第一信号的幅度。在本实施例中,所述第四信号的幅度为2V 4V,所述第二信号的幅度为0V。在所述第一信号、第二信号、第三信号和第四信号的控制下,所述第三PMOS管P3和所述第三NMOS管N3截止,所述第四PMOS管P4和所述第四NMOS管N4导通,所述第一NMOS管NI因栅极被拉至高电位而导通,所述第一输出端out I锁存所述第二电压的电压值,所述第二 PMOS管P2因栅极被拉至低电位而导通,所述第二输出端out2锁存所述第一电压的电压值,置位完成。置位完成后,进行电平移位操作。所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端S1、第二信号端S2、第三信号端S3和第四信号端S4,升高所述第一电压的电压值至所述第二输出端out2所需输出的预定值,保持所述第二电压的电压值或升高所述第二电压的电压值至与所述第三电压的电压值相等,保持所述第三电压的电压值。具体地,保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端
S1、第二信号端S2、第三信号端S3和第四信号端S4,是指保持所述第一信号、第二信号、第三信号和第四信号的幅度和相位不变,分别输入所述第一信号端S1、第二信号端S2、第三信号端S3和第四信号端S4 ;升高所述第一电压的电压值是指让所述第一电压向正电压不断增大。由于所述第二输出端out2锁存的是所述第一电压的电压值,因此,当所述第一电压升高时,所述第二输出端out2输出的电压跟随所述第一电压做相同的变化。当所述第一电压升高至所述第二输出端out2所需输出的预定值时,正压电平移位完成。升高所述第一电压的电压值可以通过电荷泵电路实现。所述第二输出端out2所需输出的预定值可以根据实际需求进行设定,在本实施例中,所述第二输出端out2所需输出的预定值可以为8V 15V。需要说明的是,在升高所述第一电压的电压值过程中,所述第一 PMOS管Pl和所述第二 NMOS管N2的源极和漏极之间的压差不断增大,源极和漏极之间的压差过大时可能损坏晶体管。因此,若所述第二输出端out2所需输出的电压较大,在所述第一电压上升时,可把所述第二电压升高至所述第三电压,即把所述第二电压由地线电压升高至电源电压,通过一个开关切换即可;若所述第二输出端out2所需输出的电压较小,在所述第一电压上升时,可保持所述第二电压的电压值,即保持所述第二电压为地线电压。在本实施例中,所述第四NMOS管N4的源极电压跟随所述第一电压上升,栅极输入的是所述第四信号,因此,所述第四NMOS管N4截止,所述第二输出端out2能够锁存所述第一电压的电压值。由于所述电平移位电路的电路结构左右对称,还可以施加所述第一信号至所述第三信号端S3,施加所述第二信号至所述第四信号端S4,施加所述第三信号至所述第一信号端SI,施加所述第四信号至所述第二信号端S2。在上述各信号的控制下,由所述第一输出端outl输出所需正电压。实施例2在本实施例中,还是利用图3所示的电平移位电路进行正压电平移位。首先,对所述电平移位电路进行置位操作。所述置位操作包括:施加第一信号至所述第一信号端SI,施加第二信号至所述第二信号端S2,施加第三信号至所述第三信号端S3,施加第四信号至所述第四信号端S4,其中,所述第一信号为负压高电平信号,所述第二信号为正压高电平信号,所述第一信号的幅度绝对值大于所述第二信号的幅度,所述第三信号和所述第四信号均为零压低电平信号;施加第一电压至所述第一电源端Vl,施加第二电压至所述第二电源端V2,施加第三电压至所述第三电源端V3,其中,所述第二电压的电压值小于所述第一电压的电压值,所述第三电压的电压值与所述第二电压的电压值相等。在本实施例中,所述第一电压和所述第二电压的电压值与实施例1中相同,所述第三电压的电压值与所述第二电压的电压值相等,具体电压值在此不再赘述。在本实施例中,所述第二信号为电源电压信号,幅度为1.2V、1.5V*1.8V ;为保证所述第三PMOS管P3完全导通,所述第一信号的极性与所述第二信号的极性相反,幅度为-2V -4V ;所述第三信号和所述第四信号的幅度均为0V。在所述第一信号、第二信号、第三信号和第四信号的控制下,所述第三PMOS管P3和所述第三NMOS管N3导通,所述第四PMOS管P4和所述第四NMOS管N4截止,所述第二PMOS管P2因栅极被拉至低电位而导通,所述第二输出端out2锁存所述第一电压的电压值,所述第一 NMOS管NI因栅极被拉至高电位而导通,所述第一输出端outl锁存所述第二电压的电压值,置位完成。置位完成后,进行电平移位操作。所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端S1、第二信号端S2、第三信号端S3和第四信号端S4,升高所述第一电压的电压值至所述第二输出端out2所需输出的预定值,保持所述第二电压和所述第三电压的电压值或升高所述第二电压和所述第三电压的电压值至与所述第一电压升高前的电压值相等。与实施例1相同,保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端S1、第二信号端S2、第三信号端S3和第四信号端S4,是指保持所述第一信号、第二信号、第三信号和第四信号的幅度和相位不变,分别输入所述第一信号端S1、第二信号端S2、第三信号端S3和第四信号端S4;升高所述第一电压的电压值是指让所述第一电压向正电压不断增大。由于所述第二输出端out2锁存的是所述第一电压的电压值,因此,当所述第一电压升高时,所述第二输出端out2输出的电压跟随所述第一电压做相同的变化。当所述第一电压升高至所述第二输出端out2所需输出的预定值时,正压电平移位完成。与实施例1中相同,升高所述第一电压的电压值可以通过电荷泵电路实现,所述第二输出端out2所需输出的预定值可以为8V 15V。需要说明的是,在升高所述第一电压的电压值过程中,所述第一 PMOS管P1、所述第二 NMOS管N2、所述第四PMOS管P4和所述第四NMOS管N4的源极和漏极之间的压差不断增大,源极和漏极之间的压差过大时可能损坏晶体管。因此,若所述第二输出端out2所需输出的电压较大,在所述第一电压上升时,可把所述第二电压的电压值和所述第三电压的电压值升高至所述第一电压上升前的电压值,即把所述第二电压和所述第三电压由地线电压升高至电源电压,通过一个开关切换即可;若所述第二输出端out2所需输出的电压较小,在所述第一电压上升时,可保持所述第二电压的电压值和所述第三电压的电压值,即保持所述第二电压和所述第三电压为地线电压。与实施例1相同,所述第四NMOS管N4的源极电压跟随所述第一电压上升,栅极输入的是所述第四信号,因此,所述第四NMOS管N4截止,所述第二输出端out2能够锁存所述第一电压的电压值。由于所述电平移位电路的电路结构左右对称,还可以施加所述第一信号至所述第三信号端S3,施加所述第二信号至所述第四信号端S4,施加所述第三信号至所述第一信号端SI,施加所述第四信号至所述第二信号端S2。在上述各信号的控制下,由所述第一输出端outl输出所需正电压。实施例3在本实施例中,对利用图3所示的电平移位电路进行负压电平移位的工作原理进行详细的说明。首先,对所述电平移位电路进行置位操作。所述置位操作与实施例1中的置位操作相同,在此不再赘述。置位完成后,进行电平移位操作。所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端S1、第二信号端S2、第三信号端S3和第四信号端S4,降低所述第二电压的电压值至所述第一输出端outl所需输出的预定值,保持所述第一电压和所述第三电压的电压值或降低所述第一电压和所述第三电压的电压值至与所述第二电压降低前的电压值相等。具体地,保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端51、第二信号端S2、第三信号端S3和第四信号端S4,是指保持所述第一信号、第二信号、第三信号和第四信号的幅度和相位不变,分别输入所述第一信号端S1、第二信号端S2、第三信号端S3和第四信号端S4 ;降低所述第二电压的电压值是指让所述第二电压由零电压向负电压不断减小。由于所述第一输出端outl锁存的是所述第二电压的电压值,因此,当所述第二电压降低时,所述第一输出端outl输出的电压跟随所述第二电压做相同的变化。当所述第二电压降低至所述第一输出端outl所需输出的预定值时,负压电平移位完成。降低所述第二电压的电压值可以通过电荷泵电路实现。所述第一输出端outl所需输出的预定值可以根据实际需求进行设定,在本实施例中,所述第一输出端outl所需输出的预定值可以为-5V -9V。与实施例1相似,在降低所述第二电压的电压值过程中,所述第一 PMOS管Pl、所述第二 NMOS管N2、所述第三PMOS管P3和所述第三NMOS管N3的源极和漏极之间的压差不断增大,源极和漏极之间的压差过大时可能损坏晶体管。因此,若所述第一输出端outl所需输出的负电压较大,在所述第二电压下降时,可把所述第一电压的电压值和所述第三电压的电压值降低至所述第二电压下降前的电压值,即把所述第一电压和所述第三电压由电源电压降低至地线电压,通过一个开关切换即可;若所述第一输出端outl所需输出的负电压较小,在所述第二电压下降时,可保持所述第一电压的电压值和所述第三电压的电压值,即保持所述第一电压和所述第三电压为电源电压。在本实施例中,所述第三PMOS管P3的漏极电压跟随所述第二电压下降,栅极输入的是所述第一信号,因此,所述第三PMOS管P3截止,所述第一输出端outl能够锁存所述第二电压的电压值。由于所述电平移位电路的电路结构左右对称,还可以施加所述第一信号至所述第三信号端S3,施加所述第二信号至所述第四信号端S4,施加所述第三信号至所述第一信号端SI,施加所述第四信号至所述第二信号端S2。在上述各信号的控制下,由所述第二输出端out2输出所需负电压。实施例4在本实施例中,还是利用图3所示的电平移位电路进行负压电平移位。首先,对所述电平移位电路进行置位操作。所述置位操作与实施例2中的置位操作相同,在此不再赘述。置位完成后,进行电平移位操作。所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端S1、第二信号端S2、第三信号端S3和第四信号端S4,降低所述第二电压的电压值至所述第一输出端outl所需输出的预定值,保持所述第一电压的电压值或降低所述第一电压的电压值至与所述第三电压的电压值相等,保持所述第三电压的电压值。与实施例3相同,保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端S1、第二信号端S2、第三信号端S3和第四信号端S4,是指保持所述第一信号、第二信号、第三信号和第四信号的幅度和相位不变,分别输入所述第一信号端S1、第二信号端
52、第三信号端S3和第四信号端S4;降低所述第二电压的电压值是指让所述第二电压由零电压向负电压不断减小。
由于所述第一输出端outl锁存的是所述第二电压的电压值,因此,当所述第二电压降低时,所述第一输出端outl输出的电压跟随所述第二电压做相同的变化。当所述第二电压降低至所述第一输出端outl所需输出的预定值时,负压电平移位完成。与实施例3相同,降低所述第二电压的电压值可以通过电荷泵电路实现,所述第一输出端outl所需输出的预定值可以为-5V -9V。与实施例2相似,在降低所述第二电压的电压值过程中,所述第一 PMOS管Pl和所述第二 NMOS管N2的源极和漏极之间的压差不断增大,源极和漏极之间的压差过大时可能损坏晶体管。因此,若所述第一输出端outl所需输出的负电压较大,在所述第二电压下降时,可把所述第一电压的电压值降低至所述第三电压的电压值,即把所述第一电压由电源电压降低至地线电压,通过一个开关切换即可;若所述第一输出端outl所需输出的负电压较小,在所述第二电压下降时,可保持所述第一电压的电压值,即保持所述第一电压为电源电压。与实施例3相同,所述第三PMOS管P3的漏极电压跟随所述第二电压下降,栅极输入的是所述第一信号,因此,所述第三PMOS管P3截止,所述第一输出端outl能够锁存所述第二电压的电压值。由于所述电平移位电路的电路结构左右对称,还可以施加所述第一信号至所述第三信号端S3,施加所述第二信号至所述第四信号端S4,施加所述第三信号至所述第一信号端SI,施加所述第四信号至所述第二信号端S2。在上述各信号的控制下,由所述第二输出端out2输出所需负电压。综上所述,本发明技术方案提供的电平移位电路,既能用作负压电平移位电路,进行负压电平移位,也能用作正压电平移位电路,进行正压电平移位,能够减小电路面积、提高电路集成度和降低电路成本。虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
权利要求
1.一种电平移位电路,其特征在于,包括: 锁存单元,包括第一 PMOS管、第二 PMOS管、第一 NMOS管和第二 NMOS管;所述第一 PMOS管的源极和所述第二 PMOS管的源极相连并作为第一电源端,漏极与所述第一 NMOS管的漏极相连并作为所述电平移位电路的第一输出端,栅极与所述第一 NMOS管的栅极相连并作为所述电平移位电路的第二输出端;所述第二 PMOS管的漏极与所述第二 NMOS管的漏极相连并连接至所述第二输出端,栅极与所述第二 NMOS管的栅极相连并连接至所述第一输出端;所述第一 NMOS管和所述第二 NMOS管的源极相连并作为第二电源端; 驱动单元,包括第三PMOS管、第四PMOS管、第三NMOS管和第四NMOS管;所述第三PMOS管的栅极作为第一信号端,源极作为第三电源端,漏极连接所述第三NMOS管的漏极;所述第三NMOS管的栅极作为第二信号端,源极连接所述第一输出端;所述第四PMOS管的栅极作为第三信号端,源极 连接所述第三电源端,漏极连接所述第四NMOS管的漏极;所述第四NMOS管的栅极作为第四信号端,源极连接所述第二输出端。
2.根据权利要求1所述的电平移位电路,其特征在于,所述第一PMOS管、第二 PMOS管、第三PMOS管和第四PMOS管的衬底均连接所述第一电源端,所述第一 NMOS管、第二 NMOS管、第三NMOS管和第四NMOS管的衬底均连接所述第二电源端。
3.一种利用权利要求1所述的电平移位电路进行正压电平移位的方法,其特征在于,包括: 执行置位操作,所述置位操作包括:施加第一信号至所述第一信号端,施加第二信号至所述第二信号端,施加第三信号至所述第三信号端,施加第四信号至所述第四信号端,其中,所述第一信号和所述第四信号均为正压高电平信号,所述第一信号的幅度小于所述第四信号的幅度,所述第二信号和所述第三信号均为零压低电平信号;施加第一电压至所述第一电源端,施加第二电压至所述第二电源端,施加第三电压至所述第三电源端,其中,所述第二电压的电压值小于所述第一电压的电压值,所述第三电压的电压值与所述第一电压的电压值相等; 所述置位操作之后执行电平移位操作,所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端、第二信号端、第三信号端和第四信号端,升高所述第一电压的电压值至所述第二输出端所需输出的预定值,保持所述第二电压的电压值或升高所述第二电压的电压值至与所述第三电压的电压值相等,保持所述第三电压的电压值。
4.根据权利要求3所述进行正压电平移位的方法,其特征在于,所述第一信号的幅度为1.2V、1.5V或1.8V,所述第二信号和所述第三信号的幅度均为0V,所述第四信号的幅度为2V 4V,所述第一电压和所述第三电压均为1.2V、1.5V或1.8V,所述第二电压为OV,所述第二输出端所需输出的预定值为8V 15V。
5.一种利用权利要求1所述的电平移位电路进行正压电平移位的方法,其特征在于,包括: 执行置位操作,所述置位操作包括:施加第一信号至所述第一信号端,施加第二信号至所述第二信号端,施加第三信号至所述第三信号端,施加第四信号至所述第四信号端,其中,所述第一信号为负压高电平信号,所述第二信号为正压高电平信号,所述第一信号的幅度绝对值大于所述第二信号的幅度,所述第三信号和所述第四信号均为零压低电平信号;施加第一电压至所述第一电源端,施加第二电压至所述第二电源端,施加第三电压至所述第三电源端,其中,所述第二电压的电压值小于所述第一电压的电压值,所述第三电压的电压值与所述第二电压的电压值相等; 在所述置位操作之后执行电平移位操作,所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端、第二信号端、第三信号端和第四信号端,升高所述第一电压的电压值至所述第二输出端所需输出的预定值,保持所述第二电压和所述第三电压的电压值或升高所述第二电压和所述第三电压的电压值至与所述第一电压升高前的电压值相等。
6.根据权利要求5所述进行正压电平移位的方法,其特征在于,所述第一信号的幅度为-2V -4V,所述第二信号的幅度为1.2V、1.5V或1.8V,所述第三信号和所述第四信号的幅度均为0V,所述第一电压为1.2V、1.5V或1.8V,所述第二电压和所述第三电压均为0V,所述第二输出端所需输出的预定值为8V 15V。
7.一种利用权利要求1所述的电平移位电路进行负压电平移位的方法,其特征在于,包括: 执行置位操作,所述置位操作包括:施加第一信号至所述第一信号端,施加第二信号至所述第二信号端,施加第三信号至所述第三信号端,施加第四信号至所述第四信号端,其中,所述第一信号和所述第四信号均为正压高电平信号,所述第一信号的幅度小于所述第四信号的幅度,所述第二信号和所述第三信号均为零压低电平信号;施加第一电压至所述第一电源端,施加第二电压至所述第二电源端,施加第三电压至所述第三电源端,其中,所述第二电压的电压值小于所述第一电压的电压值,所述第三电压的电压值与所述第一电压的电压值相等; 所述置位操作之后执行电平移位操作,所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端、第二信号端、第三信号端和第四信号端,降低所述第二电压的电压值至所述第一输出端所需输出的预定值,保持所述第一电压和所述第三电压的电压值或降低所述第一电压和所述第三电压的电压值至与所述第二电压降低前的电压值相等。
8.根据权利要求7所述进行负压电平移位的方法,其特征在于,所述第一信号的幅度为1.2V、1.5V或1.8V,所述第二信号和所述第三信号的幅度均为0V,所述第四信号的幅度为2V 4V,所述第一电压和所述第三电压均为1.2V、1.5V或1.8V,所述第二电压为OV,所述第一输出端所需输出的预定值为-5V -9V。
9.一种利用权利要求1所述的电平移位电路进行负压电平移位的方法,其特征在于,包括: 执行置位操作,所述置位操作包括:施加第一信号至所述第一信号端,施加第二信号至所述第二信号端,施加第三信号至所述第三信号端,施加第四信号至所述第四信号端,其中,所述第一信号为负压高电平信号,所述第二信号为正压高电平信号,所述第一信号的幅度绝对值大于所述第二信号的幅度,所述第三信号和所述第四信号均为零压低电平信号;施加第一电压至所述第一电源端,施加第二电压至所述第二电源端,施加第三电压至所述第三电源端,其中,所述第二电压的电压值小于所述第一电压的电压值,所述第三电压的电压值与所述第二电压的电压值相等;在所述置位操作之后执行电平移位操作,所述电平移位操作包括:保持所述第一信号、第二信号、第三信号和第四信号输入所述第一信号端、第二信号端、第三信号端和第四信号端,降低所述第二电压的电压值至所述第一输出端所需输出的预定值,保持所述第一电压的电压值或降低所述第一电压的电压值至与所述第三电压的电压值相等,保持所述第三电压的电压值。
10.根据权利要求9所述进行负压电平移位的方法,其特征在于,所述第一信号的幅度为-2V -4V,所述第二信号的幅度为1.2V、1.5V或1.8V,所述第三信号和所述第四信号的幅度均为0V,所述第一电压为1.2V、1.5V或1.8V,所述第二电压和所述第三电压均为0V,所述第一输出端所需输出的预定值为-5V -9V。
全文摘要
一种电平移位电路及进行正、负压电平移位的方法,所述电平移位电路包括锁存单元和驱动单元。所述锁存单元包括第一PMOS管、第二PMOS管、第一NMOS管和第二NMOS管;所述驱动单元包括第三PMOS管、第四PMOS管、第三NMOS管和第四NMOS管。本发明技术方案提供的电平移位电路及进行正、负压电平移位的方法,能够减小电路面积、提高电路集成度和降低电路成本。
文档编号H03K19/0185GK103208988SQ20131014548
公开日2013年7月17日 申请日期2013年4月24日 优先权日2013年4月24日
发明者杨光军, 胡剑 申请人:上海宏力半导体制造有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1