专利名称:一种用于同步广播的基准源信号输出装置的利记博彩app
技术领域:
本实用新型涉及同步广播领域,具体是一种用于同步广播的基准源信号输出装置。
背景技术:
国家广电总局要求进行同步广播时,采用GPS作为的频率基准源,要求有溯源跟踪甄别技术和频率精度保持技术,但最终结果是采用这些技术后其输出频率的频率稳定度的技术指标是10-9/日,采用以“日”为单位计量标准的中期频率稳定度技术指标不能满足中波同步广播的技术需求,以日为单位的中期频率稳定度指标对同步广播来说没有意义,中期频率稳定度指标的意思是每隔M小时测量频率精度得出的数据,当每隔M小时测量频率精度得出的数据并无大的变化时,但实际上某个频率在M小时内发生较大偏差,这个指标即反应不出频率在M小时内发生较大偏差的情况,也反应不出同步广播的相干区有非常明显变化的情况。因为广播信号是实时信号,特别是在进行同步广播时,相干区收听也是实时信号,必须采用短期稳定度技术指标,就是以秒为单位计量标准,才能保证同步广播实时收听效果。
实用新型内容本实用新型要解决的技术问题是提供一种用于同步广播的基准源信号输出装置,解决现有以日为计量单位的频率稳定度技术指标测量数据不准确以至影响相干区收听效果稳定性的问题。本实用新型的技术方案为一种用于同步广播的基准源信号输出装置,包括依次连接时钟信号接收装置、用于甄别以秒为单位计量标准的频率稳定度技术指标的高速信号源跟踪甄别处理电路、高速数字智能锁相环、精度保持电路和压控振荡器,所述的压控振荡器的输出端与高速数字智能锁相环的输入端相连接。所述时钟信号接收装置选用北斗或GPS天线。所述的高速数字智能锁相环以微处理器arm9和可编程门阵列电路FPGA为核心,高速数字智能锁相环还包括鉴相器和环路滤波器。所述高速数字信号源跟踪甄别处理电路以80C2051微处理器为核心。本实用新型采用高速信号源跟踪甄别处理电路对时钟信号接收装置接收的时钟信号进行甄别处理,分离出满足或不满足以秒为单位计量标准的频率稳定度技术指标的时钟信号,然后高速数字智能锁相环对两种信号进行不同的处理,得到符合同步广播要求的基准源信号,解决了因信号不稳定或不能满足无线接收解码的造成不能得到正确时钟信号的问题,且其频率稳定度指标采用以秒为计量单位,测量准确,使输出频率实时稳定,保证同步广播是,相干区收听效果的稳定。
[0009]图1是本实用新型的结构原理图。
具体实施方式
见图1,一种用于同步广播的基准源信号输出装置,包括依次连接时钟信号接收装置1、用于甄别以秒为单位计量标准的频率稳定度技术指标的高速信号源跟踪甄别处理电路2、高速数字智能锁相环3、精度保持电路4和压控振荡器5,压控振荡器5的输出端还与高速数字智能锁相环3输入端相连接。时钟信号接收装置1可选用北斗或GPS天线。高速数字智能锁相环以微处理器arm9和可编程门阵列电路FPGA为核心,高速数字智能锁相环还包括鉴相器和环路滤波器。高速数字信号源跟踪甄别处理电路以80C2051微处理器为核心。本实用新型的工作原理北斗或GPS天线接收到北斗或GPS卫星发射的时钟信号,这时由于空间无线传输受天气变化和地理环境影响,使其信号不能满足无线接收解码的需要,或者信号中断,因而不能解出正确的时钟信号;也可能由于人为因素GPS卫星信号在发射端就可能发出不能满足要求的时钟信号,这时采用高速信号源跟踪甄别处理电路2进行信号源质量的跟踪甄别,判断时钟信号是否满足以秒为单位计量标准的频率稳定度技术指标的要求。满足要求高速信号源跟踪甄别处理电路2就解码输出相应的时钟信号作为高速数字智能锁相环3的基准信号,然后高速数字智能锁相环3对基准信号和压控振荡器5给出的信号作相位比较,由高速数字智能锁相环3的鉴相器和滤波器进行参数的处理,输出相应控制信号,再送入精度保持电路4进行信号参数变换,供压控振荡器5晶振使用,最后输出符合同步广播要求的基准源频率;如果时钟信号不能满足要求,高速数字智能锁相环3退出跟踪,启动精度保持程序,根据压控振荡器5晶振的工作特点和其老化的预测趋势进行数理统计分析和归一化处理,由高速数字智能锁相环3输出相应的控制信号,送入精度保持电路4进行变换,供压控振荡器5晶振使用,在一定时间和范围内,使压控振荡器5晶振仍然可以输出符合同步广播要求的基准源信号。
权利要求1.一种用于同步广播的基准源信号输出装置,其特征在于包括依次连接时钟信号接收装置、用于甄别以秒为单位计量标准的频率稳定度技术指标的高速信号源跟踪甄别处理电路、高速数字智能锁相环、精度保持电路和压控振荡器,所述的压控振荡器的输出端与高速数字智能锁相环的输入端相连接。
2.根据权利要求1所述的用于同步广播的基准源信号输出装置,其特征在于所述时钟信号接收装置选用北斗或GPS天线。
3.根据权利要求1所述的用于同步广播的基准源信号输出装置,其特征在于所述的高速数字智能锁相环以微处理器arm9和可编程门阵列电路FPGA为核心,高速数字智能锁相环还包括鉴相器和环路滤波器。
4.根据权利要求1所述的用于同步广播的基准源信号输出装置,其特征在于所述高速数字信号源跟踪甄别处理电路以80C2051微处理器为核心。
专利摘要本实用新型公开了一种用于同步广播的基准源信号输出装置,包括依次连接时钟信号接收装置、用于甄别以秒为单位计量标准的频率稳定度技术指标的高速信号源跟踪甄别处理电路、高速数字智能锁相环、精度保持电路和压控振荡器,压控振荡器的输出端还与高速数字智能锁相环的输入端相连接。本实用新型结构简单,操作方便,保证了基准源信号输出稳定,保证同步广播时,相干区收听效果的稳定。
文档编号H03L7/099GK202160163SQ20112026690
公开日2012年3月7日 申请日期2011年7月27日 优先权日2011年7月27日
发明者刘雪飞, 吕鹏, 应毓海, 李海燕, 陆燕, 韩大国 申请人:合肥海清广电科技有限公司