专利名称::电流输出型数字/模拟变换电路和图像显示装置的利记博彩app
技术领域:
:本发明涉及将伽玛修正的电流信号提供到驱动电路的电流输出型数字/模拟变换电路和图像显示装置。
背景技术:
:近年来,以激光二极管(下面简称为LD)等发光元件作为光源的投影仪式的图像显示装置正在投入使用。这些投影仪式的图像显示装置,采用镜子等的扫描用设备,在屏幕上扫描、投影从其光源发出的直线传播性高的光(激光束),从而显示图像。在这样的图像显示装置中,为了表现灰度,需要釆用某种方法来调制来自光源的光。作为方法之一,是直接控制驱动LD的电流来调制LD的发光强度的方法。另一方面,在由除了CRT以外的显示器显示图像信号的情况下,需要进行符合CRT的发光亮度特性的所谓的伽玛修正。一般,当将图像信号电平作为VIN时,使输出亮度Lout与VIN的2.2次方成比例的方式进行伽玛修正。因此,在采用LD的投影仪中,也需要流动使得与图像信号电平VIN的2.2次方成比例的LD的驱动电流。通常,LD通过流动在某个值以上的电流(阈值电流)而发射激光。但是,己知LD具有由于温度变化和时间变化而相对于驱动电流的光输出特性改变的特性,特别是阈值电流改变的特性。因此,即使以恒定电流驱动LD,随着阈值电流的改变,发光强度会产生改变。因此,采用检测发光强度而控制驱动电流量的自动光量调整(APC)。一般,在图像显示装置、图像写入装置中采用APC的情况下,在图像信号中包含的非显示周期(消隐周期)中进行APC,从而进行光量调整。在图像显示周期中,以将在消隐周期中检测的APC电压保持在保持电路中,并从LD驱动电路输出恒定的电流的方式进行控制。参考图16,说明可以进行伽玛修正的现有的电流输出型数字/模拟变换电路。图示的伽玛修正电流输出数字/模拟变换电路由查找表格101,位变换电路102,二进制电流产生部103,和参考电流电路104构成。查找表格101记载具有m>n的关系的与n位的数据模式对应的m位的数据模式。位变换电路102参考查找表格101,将n位的输入数字数据DOD(n-l)变换为m位的数据DOD(m-l)。二进制电流产生部103根据输入数字数据,输出以二进制增加的电流IDAC。参考电流电路104构成二进制电流产生部103的输出电流IDAC的基准,其将能够以控制信号CNT调整的参考电流IREF提供给二进制电流产生部103。在图16中示出的电路中,以下面的顺序进行伽玛修正。在查找表格101中记载的m位的输出数据构成与n位的输入数据的2.2次方成比例的值。因此,n位的输入数字数据DOD(n-l)通过位变换电路102,变换为经过伽玛修正的m位的数据DOD(m-l),并且可以从二进制电流产生部103输出经过伽玛修正的输出电流IDAC。此外,在图17中示出采用该伽玛修正电流输出数字/模拟变换电路的LD驱动电路。该LD电流驱动电路由伽玛修正电流输出数字/模拟电路112,偏置电流输出电路119,加法器120,驱动电流输出部113,LD114,光强度检测部115,比较器117,和抽样保持电路(S/H)118构成。伽玛修正电流输出数字/模拟电路112输出经过伽玛修正的输出电流IDAC。偏置电流输出电路119根据控制信号CNT0,输出能够调整的偏置电流IBIAS。加法器120将电流IDAC和偏置电流IBIAS相加。驱动电流输出部113输出驱动电流IOUT。LD114根据驱动电流IOUT输出激光。光强度检测部115检测LD114的输出光强度,并输出捡测电压DET。比较器117将检测电压DET与参考电压VREF进行比较,输出差分电压。抽样保持电路118将上述比较器117的输出电压进行抽样保持。在图17中示出的LD电流驱动电路中,以下面的顺序进行APC。首先,将规定的输入数据输入到伽玛修正电流输出DAC电路112中,以一定电流值驱动LD114。在光强度检测部115中,检测此时LD114输出的光强度,输出一定值的检测电压DET。比较器117将该检测电压值DET与参考电压VREF1或VREF2进行比较,输出差分电压。该差分电压经由抽样保持电路118,被反馈作为对偏置电流输出电路119的输出电流IBIAS进行调整的控制信号CNT0和对伽玛修正电流输出DAC电路112的输出电流IDAC进行调整的CNT1。最终,参考电压VREF1或VREF2与光强度检测部115输出的检测电压DET相等,LD114相对于规定的输入数据,发出期望强度的输出光。由此,相对于LD的阈值电流的改变,可以抑制输出光强度的改变。但是,在采用图16中示出的伽玛修正电流输出数字/模拟变换电路的LD驱动电路中,由APC控制设定的电流值仅是偏置电流IBIAS和参考电流IREF两个。因此,不对与中间灰度相当的电流进行APC控制,所以难以进行正确的伽玛修正。进一步地,为了进行伽玛修正,需要査找表格和位变换电路。在特许文献l(特开2004—112183号公报(第20页,图4))中提出了解决该问题的伽玛修正电流输出数字/模拟变换电路。在图18中示出在特许文献1的图4中提出的电流输出型数字/模拟变换电路。该电流输出型数字/模拟变换电路由解码器81和变换部82构成。变换部82具有多个(在图18的例子中是k个)电流加法型DAC82—1、82—2、...、82_k。在由图18中示出的解码器81输出的各信号群中,包含与高阶mi位对应的2mi-l个固定增加量的数据,与低阶ni位对应的ni个二进制增加量的数据,和载体位的数据。例如,在输入到电流加法型DACi中的数据中,DBiODBi(ni-l)是低阶ni个的二进制增加量数据,DAilDAi(2mi-l)是高阶2mi-l个的固定增加量数据,CRYi是载体数据。低阶ni个的二进制增加量数据DBiODBi(ni-l)相对于作为输出电流最小单位的1LSB,可以输出最大直到它的(2ni-l)倍的电流。高阶2mi-l个的固定增加量数据DAilDAi(2mi-l),可以以与2niLSB对应的电流为单位,在每一单位使输出电流改变。此外,载体位CRYi可以控制1LSB量的电流输出。并且,其中,i=l,2,…,k。接下来,采用具体的数据例子,说明在图18中示出的电流加法型DAClDACk的电流输出。其中,作为图象数据,例如将8位数据DIN输入到解码器81中。在变换部82中,采用三个电流加法型DAC1、DAC2禾口DAC3,将8位图象数据DIN变换为电流IOUT。艮卩,在图18中示出的变换部82中,k=3。此外,DAC1和DAC2分别是6位DAC,DAC3是7位DAC。配合使用这三个DAC时,由于26+26+27=28,从而实现8位DAC。并且,将输入到解码器81中的图象数据DIN的各位作为DI7(MSB)DI0(LSB)。图19、图20和图21示出在如上所述地输入8位数据DI7DI0的情况下,由解码器81输出的码。其中,在DAC1中,输入低阶4位的数据DB10DB13,6位以内的高阶2位的解码信号DA11DA13,和载体CRY1。在DAC2中,输入低阶4位的数据DB20DB23,6位以内的高阶2位的解码信号DA21DA23,和载体CRY2。进一步地,在DAC3中,输入低阶4位的数据DB30DB33,7位以内的高阶3位的解码信号DA31DA37,和载体CRY3。下面,顺序说明DAC1DAC3的各输出电流。8位的输入数据DI7DI0的值是在0255的范围内的任意值。并且,解码器81根据输入数据DI7DI0的值,控制输出到DAC1DAC3中的信号群。与此相应地,DAC1DAC3根据输入数据DI7DI0的值分别进行不同的动作。首先,说明由DI7、DI6的值导致的DAC1DAC3的动作。在DAC1中,在输入数据DI7DI0从0到63,即DI7二L且DI6二L的情况下,进行DAC原来的动作。在输入数据从64到255,即DI7=L且DI6二L以外的情况下,与DAC1的64LSB对应的输出电流全部为开启。g卩,在这种情况下,从DAC1输出与64LSB对应的电流I01。接下来,在DAC2中,在输入数据DI7DI0从0到63,即DI7二L且DI6二L的情况下,DAC2的64LSB量的输出电流全部为关闭。艮卩,此时,从DAC2的输出电流102是0。在输入数据从64到127,即DI7=L且DI6-H的情况下,进行DAC原来的动作。进一步地,在输入数据从128到255,即DI7-H的情况下,与DAC2的64LSB对应的输出电流全部为开启。艮卩,在这种情况下,从DAC2输出与64LSB对应的电流I02。在DAC3中,在输入数据从0至lj127,g口DI7二L的情况下,DAC3的127LSB量的输出电流全部为关闭。艮P,此时,从DAC3的输出电流I03是0。在输入数据从128255,即DI7二H的情况下,DAC3作为原来的DAC进行动作。这样,在特许文献l的图4中记载的电流输出型数字/模拟变换电路中,将伽玛曲线分割为多个区域,在分割为多个的区域中,分别配置电流加法型DAC82—l82—k。各电流加法型ADC被控制为非输出状态、一般输出状态和全输出状态。各电流加法型DAC采用基准电流源产生1LSB量或规定倍数的基准电流IREFlIREFk,并且根据来自解码器81的输入数据,输出包含进位量的电流。电流加法型DAC通过根据输入数据DIN产生的高阶mi(i^k)位的固定增加量和低阶ni位的二进制增加量的码,将电流相加并输出。进一步地,将在各区域的电流加法型DAC中产生的电流相加,得到总的输出电流IOUT。通过这样的结构,可以没有查找表格和位变换电路而提供进行了伽玛修正的驱动电流。此外,在图23中示出了采用在特许文献1的图4中记载的电流输出型数字/模拟变换电路的LD驱动电路。这样,在图23中示出的LD驱动电路中,相对于基准电流源130的基准电流IREFlIREFk,进行APC控制。这样,由于还对与中间灰度相当的电流进行APC控制,所以可以正确地进行伽玛修正。但是,在该特许文献1中公开的电流输出型数字/模拟变换电路存在一些问题。第一个问题是电路规模大。产生该问题的原因是解码器相对于所有的电流加法型DAC,必须产生与高阶mi位对应的2mi-l个固定增加量的数据,与低阶ni位对应的ni个二进制增加量数据,和载体位的数据,因此导致解码器的电路规模变大。第二个问题是控制线数量多。产生该问题的原因是解码器相对于所有的k个电流加法型DAC,必须输出与低阶ni位对应的不同数据模式的ni个二进制增加量数据,从而导致需要kxni条控制线
发明内容本发明的目的是通过将伽玛修正的电流信号提供给LD的电流驱动电路,而提供能够减小电路规模、縮小芯片面积的电流输出型数字/模拟变换电路。此外,本发明的另一目的是提供可以减少控制线数量的电流输出型数字/模拟变换电路。根据本发明的电流输出型数字/模拟变换电路,由解码器和多个二进制电流产生部构成,其特征在于,所述解码器输出将输入数字数据的高阶位进行解码后的多个解码信号,所述二进制电流产生部包括输出由输入数字数据的低阶位以二进制线性增加的二进制电流的装置,和输出规定的全开启电流的装置,具有通过所述解码器输出的解码信号,选择所述二进制电流产生部的输出二进制电流的装置和输出全开启电流的装置中的任何一个,并将所述多个二进制电流产生部输出的二进制电流和全开启电流相加并输出的装置。根据本发明,可以提供能够减小电路规模、缩小芯片面积的伽玛修正电流输出型数字/模拟变换电路。其理由是,在二进制电流产生部中,通过增加由将高阶位解码后的选择信号,输出所有的二进制电流源的电流的装置,和由将高阶位解码后的选择信号,使二进制电流输出为开启或关闭的装置,从而不需要低阶位的解码器。进一步地,在本发明中,可以提供能够减少控制线数量的电流输出型数字/模拟变换电路。其理由是因为可以使提供给所有二进制电流产生部中的低阶位数据相同。图1是示出在本发明的实施方式中的电流输出型数字/模拟变换电路的结构的方块图。图2是示出在本发明的实施方式中的电流输出型数字/模拟变换电路的相对于输入图像信号电平的输出电流特性的图表。图3是示出在本发明的实施方式中的采用电流输出型数字/模拟变换电路的发光元件驱动电路的结构的方块图。图4是示出在本发明的实施方式中的采用电流输出型数字/模拟变换电路的发光元件驱动电路的相对于输入图像信号电平的参考电压特性的图表。图5是示出在本发明的实施方式中的采用电流输出型数字/模拟变换电路的发光元件驱动电路中,相对于由温度导致的发光元件的驱动电流的发光强度特性的图表。图6是示出在本发明的实施方式中的采用电流输出型数字/模拟变换电路的发光元件驱动电路中,相对于光检测元件的受光照度的输出电流特性的图表。图7是示出在本发明的实施方式中的采用电流输出型数字/模拟变换电路的发光元件驱动电路中,电流输出型数字/模拟变换电路在温度TP1时的相对于输入图像信号电平的输出电流特性的图表。图8是示出在本发明的实施方式中的釆用电流输出型数字/模拟变换电路的发光元件驱动电路中,电流输出型数字/模拟变换电路在温度TP2时的相对于输入图像信号电平的输出电流特性的图表。图9是示出在本发明的实施方式中的采用电流输出型数字/模拟变换电路的发光元件驱动电路的相对于输入图像信号电平的发光强度特性的图表。图10是示出在本发明的第一实施方式中的构成电流输出型数字/模拟变换电路的二进制电流DAC的结构的方块图。图11是示出在本发明的第二实施方式中的构成电流输出型数字/模拟变换电路的二进制电流DAC的结构的方块图。图12是示出在本发明的第三实施方式中的构成电流输出型数字/模拟变换电路的二进制电流DAC的结构的方块图。图13是示出在本发明的第四实施方式中的电流输出型数字/模拟变换电路的结构的方块图。图14是示出在本发明的第四实施方式中的构成电流输出型数字/模拟变换电路的二进制电流DAC的结构的方块图。图15是示出在本发明的第五实施方式中的电流输出型数字/模拟变换电路的结构的方块图。图16是示出相关技术的伽玛修正电流输出数字/模拟变换电路的结构的方块图。图17是示出采用相关技术的伽玛修正电流输出数字/模拟变换电路的激光二极管驱动电路的结构的方块图。图18是示出在特许文献1中示出的电流输出型数字/模拟变换电路的结构的方块图。图19是示出特许文献1的构成电流输出型数字/模拟变换电路的解码器的输入数字数据和向DAC1的解码器输出的关系的表。图20是示出特许文献1的构成电流输出型数字/模拟变换电路的解码器的输入数字数据和向DAC2的解码器输出的关系的表。图21是示出特许文献1的构成电流输出型数字/模拟变换电路的解码器的输入数字数据和向DAC3的解码器输出的关系的表。图22是示出特许文献1的构成电流输出型数字/模拟变换电路的电流加法型DAC的结构的方块图。图23是示出特许文献1的采用电流输出型数字/模拟变换电路的激光二极管驱动电路的结构的方块图。具体实施例方式参考附图,详细说明本发明的实施方式。图l是示出根据本发明的实施方式的电流输出型数字/模拟变换电路的整体结构的方块图。在图2中示出电流输出型数字/模拟变换电路的相对于输入图像信号电平的输出电流特性。在图1的电流输出型数字/模拟变换电路中,1是解码器,2—12—m是二进制电流产生部,3是偏置电流输出电路,4是电流加法器。参考图2的电流输出型数字/模拟变换电路的输入输出特性,说明其动作。并且,输入图像信号电平VIN作为由数字位表示的输入数字数据D而输入。将输入图像信号电平作为数字位表示时,输入图像信号电平和输入数字数据/解码器输出具有表l中的关系。<table>tableseeoriginaldocumentpage15</column></row><table>在图2中,输出电流IDAC是电流输出型数字/模拟变换电路的输出电流,输出电流IDAC与输入图像信号电平VIN具有任意的非线性特性的关系。此外,ID0表示图1的偏置(bias)电流输出电路3的输出电流,ID1表示图1的二进制电流产生部2—1的输出电流,ID2表示图1的二进制电流产生部2—2的输出电流,...,IDm表示图1的二进制电流产生部2—m的输出电流。其中,电流输出型数字/模拟变换电路的输出电流IDAC是将偏置电流输出电路3的输出电流IDO和二进制电流产生部2—1的输出电流IDl二进制电流产生部2—m的输出电流IDm相加后的值。在图2中,IO0是图像信号电平VINO时的输出电流IDAC的电流值,101是图像信号电平VIN1时的输出电流IDAC的电流值,102是图像信号电平VIN2时的输出电流IDAC的电流值,...,10(m-l)是图像信号电平VIN(m-l)时的输出电流IDAC的电流值,IOm是图像信号电平VINm时的输出电流IDAC的电流值。此外,ISO是输出电流IDO的电流值,IS1是图像信号电平VIN1时的输出电流ID1的最大电流值,IS2是图像信号电平VIN2时的输出电流ID2的最大电流值,...,IS(m-l)是图像信号电平VIN(m-l)时的输出电流ID(m-l)的最大电流值,ISm是图像信号电平VINm时的输出电流IDm的最大电流值。各块的动作如下所述。解码器1将输入数字数据的高阶(n-k)位解码,输出选择信号SELlSELm。输入数字数据的高阶(n-k)位和选择信号SELlSELm的关系具有表1中的关系。例如,输入数字数据的高阶(n-k)位以十进制表示为0时(输入图像信号电平VINO时),解码器1将开启(0N)信号输出到SEL1中,并且将关闭(0FF)信号输出到SEL2SELm中。二进制电流产生部2-i在使能信号输入ENi为开启时,根据输入数字数据的低阶k位,输出以二进制线性增加的电流IDi。当使能信号输入ENi为关闭时,输出电流IDi为O。此外,全开启信号输入AOi为开启时,输出将输入数字数据的低阶k位以十进制表示为2k时输出的电流和与LSB相当的电流相加后的电流值ISi。进一步地,输出电流IDi可以由控制信号CNTi进行调整。偏置电流输出电路3恒定输出可以由控制信号CNTO调整的输出电流ID0,输出电流值是ISO。电流加法器4将偏置电流输出电路3的输出电流ID0和二进制电流产生部2—1二进制电流产生部2—m的输出电流IDlIDm相加,输出电流IDAC。输入图像信号电平为VINO即输入数字数据以十进制表示为0时的动作如下所述。输入数字数据的高阶(n-k)位以十进制表示为0,所以解码器1将开启信号输出到SEL1,将关闭信号输出到SEL2SELm。因此,二进制电流产生部2—1的使能信号输入EN1为开启,二进制电流产生部2—1输出与低阶k位对应的二进制电流。但是,低阶k位以十进制表示为0,因此二进制电流产生部2—1的输出电流ID1为0。二进制电流产生部2—2二进制电流产生部2—m的使能信号输入EN2ENm为关闭,所以不动作。从电流加法器4仅输出偏置电流输出电路3的输出电流值ISO,输出电流IDAC二ISO。接下来,输入图像信号电平为VINi(其中,0^i<m),即输入数字数据的高阶(n-k)位以十进制表示为i、低阶k位以十进制表示为O时的动作如下所述。输入数字数据的高阶(n-k)位以十进制表示为i,所以解码器1将开启信号输出到SELlSEL(i+l),将关闭信号输出到SEL(i+2)SELm。二进制电流产生部2—1二进制电流产生部2—i的使能信号输入EN1ENi和全开启信号输入A01AOi都为开启。二进制电流产生部2—(i+l)的使能信号输入EN(i+l)为开启,全开启信号输入AO(i+:i)为关闭。二进制电流产生部2—(i+2)二进制电流产生部2—m的使能信号输入EN(i+2)ENm和全开启信号输入A0(i+2)A0m都为关闭。因此,二进制电流产生部2—1二进制电流产生部2—i的输出电流IDlIDi为ISlISi。二进制电流产生部2—(i+l)输出与低阶k位对应的二进制电流ID(i+l)。二进制电流产生部2—(i+2)二进制电流产生部2—m不输出电流。但是,低阶k位以十进制表示为0,因此二进制电流产生部2—(i+l)的输出电流ID(i+l)为0。因此,在电流加法器4中,将偏置电流输出电路3的输出电流值ISO和二进制电流产生部2—1二进制电流产生部2—i的输出电流值ISlISi相加,输出电流10八€=180+131+...+ISi=IOi。接下来,输入图像信号电平为VINi以上,不到VIN(i+l)(其中,0Si<m),即输入数字数据的高阶(n-k)位以十进制表示为i时的动作如下所述。输入数字数据的高阶(n-k)位以十进制表示为i,所以解码器1将开启(ON)信号输出到SELlSEL(i+l),将关闭(OFF)信号输出到SEL(i+2)SELm。二进制电流产生部2—1二进制电流产生部2—i的使能信号输入ENlENi和全开启信号输入A01AOi都为开启。二进制电流产生部2—(i+l)的使能信号输入EN(i+l)为开启,全开启信号输入AO(i+l)为关闭。二进制电流产生部2—(i+2)二进制电流产生部2—m的使能信号输入EN(i+2)ENm和全开启信号输入AO(i+2)AOm都为关闭。因此,二进制电流产生部2—1二进制电流产生部2—i的输出电流IDlIDi为ISlISi。二进制电流产生部2—(i+l)输出与低阶k位对应的二进制电流ID(i+l),二进制电流产生部2—(i+2)二进制电流产生部2—m不输出电流。因此,在电流加法器4中,将偏置电流输出电路3的输出电流值IS0、二进制电流产生部2—l二进制电流产生部2—i的输出电流值lSlISi、和二进制电流产生部2—(i+l)的输出电流值ID(i+l)相加,输出电流IDAC=IS0+IS1+...+ISi+ID(i+l)。接下来,输入图像信号电平为VINm,即输入数字数据的高阶(n-k)位以十进制表示为2n—k、低阶k位以十进制表示为2k时的动作如下所述。输入数字数据的高阶(n-k)位以十进制表示为2n-k,所以解码器l将开启信号输出到SELlSELm。二进制电流产生部2—1二进制电流产生部2—(m—l)的使能信号输入ENlEN(m-l)和全开启信号输入A01AO(m-l)都为开启。二进制电流产生部2—m的使能信号输入ENm为开启,全开启信号输入A0m为关闭。因此,二进制电流产生部2—l二进制电流产生部2—(m—l)的输出电流IDlID(m-l)为ISlIS(m-l),低阶k位以十进制表示为2k,从而二进制电流产生部2—m的输出电流IDm为ISm。因此,在电流加法器4中,将偏置电流输出电路3的输出电流值ISO和二进制电流产生部2_1二进制电流产生部2—m的输出电流值ISlISm相加,输出电流IDAC二IS0+ISl+...+ISm=IOm。结果,对于输入图像信号电平VIN,电流输出型数字/模拟变换电路的输出电流IDAC具有在图2中示出的特性。其中,通过设定二进制电流产生部2—1二进制电流产生部2—m的输出电流值ISlISm,使得电流输出型数字/模拟变换电路的与图像信号电平VIN0VINm对应的输出电流值K)0IOm与图像信号电平VIN0VINm的十进制值的2.2次方成比例,从而电流输出型数字/模拟变换电路可以输出经过伽玛修正的输出电流IDAC。通过上述说明可以明白,在本发明的电流输出型数字/模拟变换电路中,随着输入数字信号的高阶位的增加,解码器从选择信号SEL1依次输出开启信号。随着选择信号SEL1的幵启,从二进制电流产生部1输出全开启电流。这样,随着选择信号SELlSELm依次开启,从二进制电流产生部1m依次输出全开启电流。其中,通过适当地设定各二进制电流产生部的输出电流,电流输出型数字/模拟变换电路可以输出经过伽玛修正的输出电流。此外,由于解码器仅将输入数字信号的高阶位解码,所以不需要低阶位的解码器,可以将输入数字信号的低阶位直接输入到二进制电流产生部中。接下来,参考附图,说明根据本发明的实施方式的将电流输出型数字/模拟变换电路应用于发光元件驱动电路中的电路例子及其动作。图3是示出采用电流输出型数字/模拟变换电路的发光元件驱动电路的结构的方块图。从图4至图9分别示出发光元件驱动电路的特性图表。在图4中示出相对于输入图像信号电平的参考电压特性,在图5中示出相对于发光元件14的驱动电流的发光强度特性,在图6中示出相对于光检测元件15的受光照度的输出电流特性,在图7中示出在温度TP1时相对于输入图像信号电平的输出电流特性,在图8中示出在温度TP2时相对于输入图像信号电平的输出电流特性,图9示出相对于输入图像信号电平的发光强度特性。图3是示出根据本发明实施方式的应用例的发光元件驱动电路的整体结构的方块图。11-lll-n是输入数字数据用输入端子,12是根据本发明实施方式的电流输出型数字/模拟变换电路,13是驱动电流输出部,14是发光元件,15是光强度检测部,16-l16-(m+l)是参考电压,17-l17-(m+l)是比较器,18是抽样保持电路。在图4中,参考电压与输入图像信号电平具有伽玛特性的关系。存在这样的关系,参考电压VREFO是图像信号电平VINO的参考电压1,参考电压VREF1是图像信号电平VIN1的参考电压2,...,参考电压VREF(m-l)是图像信号电平VIN(m-l)的参考电压m,参考电压VREFm是图像信号电平VINm的参考电压m+l。此外,图4的曲线划分为RlRm的m个区域。各块的动作如下所述。电流输出型数字/模拟变换电路12输出与输入数字数据对应的电流IDAC。该输出电流通过来自抽样保持电路18的控制电压CNT0CNTm进行控制。驱动电流输出部13输出与电流IDAC成比例的电流IOUT。如图5的发光强度特性,发光元件14在阈值电流(10)以下的驱动电流下几乎不发光,在阈值电流以上时,发出与驱动电流成比例的强度的光。此外,具有阈值电流、斜率(AP/AI)相对于温度而改变的特性。如图6所示,光强度检测部15输出相对于受光强度以线性增加的检测电压DET。比较器17-l17-(m+l)将检测电压DETO与参考电压1(VREFO)参考电压m+l(VREFm)进行比较,并输出差分电压。抽样保持电路18在规定的时刻对比较器17-l17-(m+l)输出的差分电压进行抽样。在抽样时,通过输入电压并输出到输出电压CNTOCNTm,在不抽样时保持并输出抽样时的电压值。在温度TP1时的动作如下所述。在某时间Tl,输入图像信号是VINO,电流输出型数字/模拟变换电路12输出输出电流IOO.l。驱动电流输出部13输出与电流I00.1成比例的驱动电流IO.l,并提供给发光元件14。发光元件14发出与驱动电流10.1相对应的强度P0的光。光强度检测部15输出与该光强度PO对应的检测电压DETO,并提供给比较器17—1。比较器17—1将检测电压DETO和参考电压1(VREFO)进行比较,输出差分电压。抽样保持电路18对该差分电压进行抽样,并输出到电流输出型数字/模拟变换电路12作为控制电压CNTO。电流输出型数字/模拟变换电路12根据该控制电压CNTO控制输出电流IOO.l。在这种情况下,在时间T1,形成电流输出型数字/模拟变换电路12—驱动电流输出部13—发光元件14—光强度检测部15—检测电压DETO—比较器17—1—差分电压—抽样保持电路18—控制电压CNT0—电流输出型数字/模拟变换电路12这样的APC环。通过该APC环,确定此时的控制电压CNTO的值,以使得发光元件14发出由参考电压VREFO任意决定的强度PO的光。接下来,在某时间T2,输入信号是VIN1,电流输出型数字/模拟变换电路12输出输出电流I01.1。驱动电流输出部13输出驱动电流11.1,并提供给发光元件14。发光元件14发出与驱动电流II.1相对应的强度Pl的光。光强度检测部15输出与该光强度P1对应的检测电压DET1,并提供给比较器17—2。比较器17—2将检测电压DET1和参考电压2(VREF1)进行比较,输出差分电压。抽样保持电路18对该差分电压进行抽样,并输出到电流输出型数字/模拟变换电路12作为控制电压CNT1。电流输出型数字/模拟变换电路12根据该控制电压控制输出电流101.1。在这种情况下,在时间T2,形成电流输出型数字/模拟变换电路12—驱动电流输出部13—发光元件14—光强度检测部15—检测电压DET1—比较器17—2—差分电压—抽样保持电路18—控制电压CNT1—电流输出型数字/模拟变换电路12这样的APC环。通过该APC环,确定此时的控制电压值,以使得发光元件14发出由参考电压VREF1任意决定的强度Pl的光。这样,切换输入信号和与该输入信号建立对应关系的参考电压,以进行APC控制。确定抽样保持电路输出的控制电压CNTOCNTm,以使得发光元件14发出由参考电压VREF0VREFm任意决定的强度P0Pm的光。结果,相对于输入图像信号电平,电流输出型数字/模拟变换电路12的输出电流IDAC构成如图7中示出的特性。进一步地,由于参考电压VREFOVREFm与输入信号电平具有伽玛特性的关系,所以如图9所示,发光元件14的发光强度相对于输入信号电平也具有伽玛特性。接下来,在温度TP2时的动作如下所述。在某时间Tl,输入信号是VINO,电流输出型数字/模拟变换电路12输出输出电流100.2。驱动电流输出部13输出与电流IO0.2成比例的驱动电流10.2,并提供给发光元件14。发光元件14发出与驱动电流10.2相对应的强度PO的光。光强度检测部15输出与该光强度P0对应的检测电压DET0,并提供给比较器17—1。比较器17—1将检测电压DETO和参考电压1(VREFO)进行比较,输出差分电压。抽样保持电路18对该差分电压进行抽样,并输出到电流输出型数字/模拟变换电路12作为控制电压CNTO。电流输出型数字/模拟变换电路12根据该控制电压CNTO控制输出电流100.2。在时间Tl,形成电流输出型数字/模拟变换电路12—驱动电流输出部13—发光元件14—光强度检测部15—检测电压DETO—比较器17—1—差分电压—抽样保持电路18—控制电压CNTO—电流输出型数字/模拟变换电路12这样的APC环。通过该APC环,确定此时的控制电压CNTO的值,以使得发光元件14发出由参考电压VREFO任意决定的强度PO的光。因此,即使温度从TP1变化为TP2,同样地,根据抽样保持电路输出的控制电压CNTOCNTm,发光元件14发出由参考电压VREFOVREFm任意决定的强度POPm的光。因此,相对于输入图像信号电平,电流输出型数字/模拟变换电路12的输出电流构成如图8中示出的伽玛特性。结果,本发明的电路运行为即使温度变化,相对于某一输入电平,发光元件14的发光强度总是为一定的,同时,发光元件14的发光强度相对于输入信号电平具有伽玛特性。如上所述,根据本发明,得到能够减小电路规模、缩小芯片面积的伽玛修正电流输出型数字/模拟变换电路。进一步地,得到使用该电流输出型数字/模拟变换电路的发光元件驱动电路。下面,作为实施例,说明它们的具体电路结构例。实施例1作为实施例1,参考本发明实施方式中的构成电流输出型数字/模拟变换电路的具体的电路实施例。图IO是示出根据本发明的第一实施例的构成电流输出型数字/模拟变换电路的二进制电流产生部的结构的方块图。'作为二进制电流产生部的结构,21—l21—k是二进制电流源,22是进位(carry)电流源,23—l23—k是输入数字数据D0D(k-l)的位开关,24—l24—k是二进制电流源用全开启开关,25是进位电流源用全开启开关,26是输出使能幵关。接下来,说明根据第一实施例的二进制电流产生部的动作。各块的动作如下所述。二进制电流源21—1的电流值是ISi/2k,电流源21—2的电流值是ISi/2(k—'),...,电流源21—(k-l)的电流值是ISi/22,电流源21—k的电流值是ISi/2,各电流源的电流值具有以二进制增加的特性。进位电流源22的电流值是相当于LSB的lSi/2、二进制电流源21—l21—k和进位电流源22的各输出电流可以通过控制信号CNTi调整。位开关23—l23—k在输入数字数据D0D(k-l)为0时关闭,在为1时开启。二进制电流源用全开启开关24—l24—k和进位电流源用全开启开关25在全开启信号输入A0i为关闭信号时关闭,在为开启信号时为开启。输出使能开关26在使能信号输入ENi为关闭信号时关闭,在为开启信号时开启。因此,根据本发明第一实施例的二进制电流产生部,在使能信号输入ENi为开启时,根据输入数字数据DOD(k-l),输出以二进制线性增加的电流IDi。在使能信号输入ENi为关闭时,输出电流IDi为O。此外,在全开启信号输入AOi为开启时,来自二进制电流源21—l21—k和进位电流源22的所有电流流动,输出电流值ISi。进一步地,输出电流IDi可以通过控制信号CNTi调整。因此,由根据本发明第一实施例的二进制电流产生部构成的电流输出型数字/模拟变换电路具有与在图1中示出的根据本发明实施方式的电流输出型数字/模拟变换电路相同的作用。即,相对于输入图像信号电平VIN,电流输出型数字/模拟变换电路的输出电流IDAC具有如图2所示的特性。其中,设定二迸制电流产生部2—l二进制电流产生部2—m的输出电流值ISlISm,以使得电流输出型数字/模拟变换电路的与图像信号电平VIN0VINm对应的输出电流值IO0IOm与图像信号电平VIN0VINm的十进制值的2.2次方成比例。通过此设定,电流输出型数字/模拟变换电路可以输出经过伽玛修正的输出电流IDAC。进一步地,在发光元件驱动电路中,根据本发明第一实施例的电流输出型数字/模拟变换电路动作,以使得即使温度变化,相对于一定的输入电平,发光元件的发光强度总是为一定的。同时,动作以使得发光元件的发光强度相对于输入信号电平具有伽玛特性。实施例2作为实施例2,参考二进制电流产生部的第二电路块的结构。图11是示出本发明的第二二进制电流产生部的结构的方块图。在表2中,示出全开启信号输入、输入数字数据和解码器输出的关系。作为第二二进制电流产生部的结构,31—l31—k是二进制电流源,32是进位电流源,33—l33—k是解码器,34—l34—k是位开关,35是进位电流源用全开启开关,36是输出使能开关。表2<table>tableseeoriginaldocumentpage24</column></row><table>接下来,说明根据本发明第二实施例的二进制电流产生部的动作。各块的动作如下所述。如表2所示,解码器33—133—k在全开启信号输入AOi为关闭(OFF)信号且输入数字数据Di为0时,输出关闭信号,在其他的输入条件下都输出开启(ON)信号。位开关34—134—k在解码器33—l33—k的输出为关闭信号时关闭,在为开启信号时开启。二进制电流源31—l31—k、进位电流源32、位开关34—l34—k、进位电流源用全开启开关35和输出使能开关36的动作与第一实施例相同。因此,根据本发明第二实施例的二进制电流产生部具有与根据第一实施例的二进制电流产生部相同的作用。实施例3作为实施例3,参考二进制电流产生部的第三电路块的结构。图12是示出根据本发明第三实施例的二进制电流产生部的结构的方块图。在表3中,示出使能信号输入、全开启信号输入、输入数字数据和解码器输出的关系。作为第三二进制电流产生部的结构,41一l41一k是二进制电流源,42是进位电流源,43—l43—k是解码器,44一l44一k是位开关,45是进位电流源用全开启开关。<table>tableseeoriginaldocumentpage25</column></row><table>接下来,说明根据本发明第三实施例的二进制电流产生部的动作。各块的动作如下所述。如表3所示,解码器43—l43—k在使能信号输入ENi为关闭信号且全开启信号输入AOi为关闭(OFF)信号时,输出关闭信号。在使能信号输入ENi为开启(ON)信号、全开启信号输入AOi为关闭信号且输入数字数据Di为O时,输出关闭信号。在使能信号输入ENi为开启信号、全开启信号输入AOi为关闭信号且输入数字数据Di为1时,输出开启(ON)信号。在使能信号输入ENi为开启信号且全开启信号输入AOi为开启信号时,输出开启信号。二进制电流源41一l41一k、进位电流源42、位开关44一l44一k、进位电流源用全开启开关45的动作与第一实施例相同。因此,根据本发明第三实施例的第三二进制电流产生部具有与根据第一实施例的二进制电流产生部相同的作用。实施例4作为实施例4,参考第二电流输出型数字/模拟变换电路。图13是示出第二电流输出型数字/模拟变换电路的结构的方块图。图14是示出图13的二进制电流产生部的结构的方块图。在表4中示出输入数字数据的高阶(n-k)位DkD(n-l)和全开启开关动作的关系,在表5中示出输入数字数据的高阶(n-k)位DkD(n-l)和输出使能开关动作的关系。作为第二电流输出型数字/模拟变换电路的结构,52—l52—m是二进制电流产生部1二进制电流产生部m,53是偏置电流输出电路,54是电流加法器。作为二进制电流产生部52—152—m的结构,55—155一k是二进制电流源,56是进位电流源,57—l57—k是位开关,58—158—k和59是全幵启开关,60是输出使能开关。接下来,参考表4、5,说明根据本发明第四实施例的二进制电流产生部的动作。在表4中示出输入数字数据的高阶(n-k)位DkD(n-l)和全开启开关动作的关系,在表5中示出输入数字数据的高阶(n-k)位DkD(n-l)和输出使能开关动作的关系。各块的动作如下所述。表4<table>tableseeoriginaldocumentpage26</column></row><table>表5<table>tableseeoriginaldocumentpage27</column></row><table>全开启开关58—l58—k和59在输入数字数据的高阶(n-k)位DkD(n-l)是相对于各二进制电流产生部分配的规定位模式时,为开启。具体地,构成二进制电流产生部52—i的全开启开关AOSWi在数据DkD(n-l)以十进制表示为i-l以下时为关闭,以十进制表示为i以上时为开启。输出使能开关60在输入数字数据的高阶(n-k)位DkD(n-l)是相对于各二进制电流产生部分配的规定位模式时,为幵启。具体地,构成二进制电流产生部52—i的输出使能开关ENSWi在DkD(n-l)以十进制表示为i-2以下时为关闭,以十进制表示为i-l以上时为开启。二进制电流源55—l55—k,进位电流源56,位开关57—l57—k的动作与第一实施例相同。接下来,说明根据本发明第四实施例的电流输出型数字/模拟变换电路的动作。输入图像信号电平为VINO即输入数字数据以十进制表示为0时的动作如下所述。由于输入数字数据的高阶(n-k)位以十进制表示为0,所以二进制电流产生部52—1的输出使能开关ENSW1为开启,二进制电流产生部52—2二进制电流产生部52—m的输出使能开关ENSW2ENSWm为关闭。因此,仅二进制电流产生部52—l输出与低阶k位对应的二进制电流。但是,由于低阶k位以十进制表示为O,所以二进制电流产生部52一l的输出电流ID1为0。因此,从电流加法器54仅输出偏置电流输出电路53的输出电流值ISO,输出电流IDAC二ISO。接下来,输入图像信号电平为VINi(其中,0^i<m),即输入数字数据的高阶(n-k)位以十进制表示为i,低阶k位以十进制表示为O时的动作如下所述。由于输入数字数据的高阶(n-k)位以十进制表示为i,所以二进制电流产生部52—1二进制电流产生部52—i的输出使能开关ENSWlENSWi和全开启开关AOSWlAOSWi都为开启。在二进制电流产生部52—(i+l)中,输出使能开关ENSW(i+l)为开启,从而全开启开关AOSW(i+l)为关闭。在二进制电流产生部52—(i+2)二进制电流产生部52—m中,输出使能开关ENSW(i+2)ENSWm和全开启开关AOSW(i+2)AOSWm都为关闭。因此,二进制电流产生部52—1二进制电流产生部52_i的输出电流IDlIDi为ISlISi。二进制电流产生部52—(i+l)输出与低阶k位对应的二进制电流ID(i+l)。二进制电流产生部52—(i+2)二进制电流产生部52—m不输出电流。但是,由于低阶k位以十进制表示为O,所以二进制电流产生部52—(i+l)的输出电流ID(i+l)为0。因此,在电流加法器54中,将偏置电流输出电路53的输出电流值IS0和二进制电流产生部52—1二进制电流产生部52—i的输出电流值IS1ISi相加,输出电流IDAC=IS0+ISl+...ISi=IOi。接下来,输入图像信号电平为VINi以上而不到VIN(i+l)(其中,0^i<m),即输入数字数据的高阶(n-k)位以十进制表示为i时的动作如下所述。由于输入数字数据的高阶(n-k)位以十进制表示为i,所以二进制电流产生部52—1二进制电流产生部52—i的输出使能开关ENSW1ENSWi和全开启开关AOSWlAOSWi都为开启。在二进制电流产生部52—(i+l)中,输出使能开关ENSW(i+l)为开启,从而全开启开关AOSW(i+l)为关闭。在二进制电流产生部52—(i+2)二进制电流产生部52—m中,输出使能开关ENSW(i+2)ENSWm和全开启开关AOSW(i+2)AOSWm都为关闭。因此,二进制电流产生部52—1二进制电流产生部52—i的输出电流IDlIDi为ISlISi。二进制电流产生部52—(i+l)输出与低阶k位对应的二进制电流ID(i+l)。二进制电流产生部52—(i+2)二进制电流产生部52—m不输出电流。因此,在电流加法器54中,将偏置电流输出电路53的输出电流值ISO和二进制电流产生部52—1二进制电流产生部52一i的输出电流值ISlISi以及二进制电流产生部52—(i+l)的输出电流ID(i十1)相加,输出电流IDAC二IS0+IS1+...ISi+ID(i十1)。接下来,输入图像信号电平为VINm,即输入数字数据的高阶(n-k)位以十进制表示为2n-k,低阶k位以十进制表示为2k时的动作如下所述。由于输入数字数据的高阶(n-k)位以十进制表示为2n-k,所以在二进制电流产生部52—1二进制电流产生部52—(m-l)中,输出使能开关ENSWlENSW(m-l)和全开启开关AOSWlAOSW(m-l)都为开启。在二进制电流产生部52_m中,输出使能开关ENSWm为开启,从而全开启开关AOSWm为关闭。因此,二进制电流产生部52—1二进制电流产生部52—(m-l)的输出电流IDlID(m-l)为ISlIS(m-l)。由于低阶k位以十进制表示为2k,所以二进制电流产生部52—m的输出电流IDm是ISm。因此,在电流加法器54中,将偏置电流输出电路53的输出电流值ISO和二进制电流产生部52—1二进制电流产生部52—m的输出电流值ISlISm相加,输出电流IDAC=IS0+ISl+...ISm=10m。因此,根据本发明第四实施例的由二进制电流产生部构成的电流输出型数字/模拟变换电路具有与在图1中示出的根据本发明实施例的电流输出型数字/模拟变换电路相同的作用。艮P,相对于输入图像信号电平VIN,电流输出型数字/模拟变换电路的输出电流IDAC具有如图2中所示的特性。其中,通过设定二进制电流产生部52—1二进制电流产生部52—m的输出电流值ISlISm,以使得电流输出型数字/模拟变换电路的与图像信号电平VIN0VINm对应的输出电流值K)0IOm与图像信号电平VIN0VINm的十进制值的2.2次方成比例,电流输出型数字/模拟变换电路可以输出经过伽玛修正的输出电流IDAC。进一步地,在发光元件驱动电路中,根据本发明第四实施例的电流输出型数字/模拟变换电路动作,以使得即使温度变化,相对于一定的输入电平,发光元件的发光强度总是为一定的,同时,动作以使得发光元件的发光强度相对于输入信号电平具有伽玛特性。实施例5作为实施例5,参考第二电流输出型数字/模拟变换电路的具体电路结构例。图15是示出在根据实施例5的电流输出型数字/模拟变换电路中,作为输入数字数据D0D7这8位,其中输入数字数据的低阶位为D0D5这六位,高阶位为D6、D7这两位的情况的具体结构的方块图。作为电流输出型数字/模拟变换电路的结构,62—162—4是二进制电流产生部1二进制电流产生部,63是偏置电流输出电路,65是二进制电流源,66是进位电流源,67是位开关,68、69是全开启开关,70是输出使能开关,71是偏置电流源。并且,关于动作,构成为在根据本发明第四实施例的电流输出型数字/模拟变换电路的动作中的n位=8位,k位=6位,m=4时的动作。关于它们的动作,由于与第四实施例的说明相同,所以省略其说明。并且,在本发明的说明中,描述了将电流输出型数字/模拟变换电路应用于电流驱动型发光元件的驱动电路中的情况。但是,当然也可以将电流输出型数字/模拟变换电路的电流输出变换为电压,而用于电压驱动型显示元件的驱动电路中。此外,虽然构成为使输出电流值IO0IOm与图像信号电平VIN0VINm的十进制值的2.2次方成比例的伽玛特性,但是,当然也可以构成为其他任意的输入输出特性。此外,关于本发明的第一实施例、第二实施例、第四实施例和第五实施例中的输出使能开关,构成为在进位电流源用全开启开关和输出之间的结构。但是,当然也可以构成为在所有位开关和进位电流源用全开启开关之间的结构。本发明的电流输出型数字/模拟变换电路由将输入数字数据的高阶位解码的解码器,多个二进制电流产生部,和电流加法器构成。二进制电流产生部包括输出由输入数字数据的低阶位以二进制线性增加的二进制电流的装置,和输出规定的全开启电流的装置。二进制电流产生部通过解码器输出的解码信号,选择二进制电流产生部的输出二进制电流的装置和输出全开启电流的装置中的任何一个。电流加法器将多个二进制电流产生部输出的二进制电流和全开启电流相加并输出。根据本发明的结构,得到使用很少的控制信号,能够减小电路规模、縮小芯片面积的电流输出型数字/模拟变换电路。以上,虽然基于实施方式具体说明了本发明,但是本发明不限于上述实施方式,在不脱离其精神的范围内可以进行各种变形,当然这些变形例也包含在本申请中。产业上的可用性本发明的电流输出型数字/模拟变换电路可以应用于投影仪和LCD等图像显示装置中。本申请要求基于2006年11月7日申请的日本专利申请第2006—301191号的优先权,其全部内容引用于此。权利要求1、一种电流输出型数字/模拟变换电路,其包括解码器和多个二进制电流产生部,其特征在于,所述解码器输出将输入数字数据的高阶位解码后的多个解码信号,所述二进制电流产生部包括输出由输入数字数据的低阶位以二进制线性增加的二进制电流的装置和输出规定的全开启电流的装置,所述电流输出型数字/模拟变换电路还具有如下装置,即通过所述解码器输出的解码信号,选择所述二进制电流产生部的输出二进制电流的装置和输出全开启电流的装置中的任何一个,并将所述多个二进制电流产生部输出的二进制电流和全开启电流相加并输出。2、根据权利要求1所述的电流输出型数字/模拟变换电路,其特征在于,所述二进制电流产生部包括使能信号输入和全开启信号输入,并具有如下装置,即在所述使能信号输入为激活时,输出二进制电流,在所述全开启信号输入为激活时,输出与输入数字数据的低阶位为全1时的电流与规定的进位电流之和相等的全开启电流。3、根据权利要求2所述的电流输出型数字/模拟变换电路,其特征在于,具有所述解码器输出的解码信号输入到所述二进制电流产生部的使能信号输入和全开启信号输入,并且所述解码器具有以如下方式输出解码信号的装置,即在所述输入数字信号的高阶位以十进制表示时为2j以上且不足2i+1时,使2;—1个二进制电流产生部的全开启信号输入激活,并且将一个二进制电流产生部的使能信号输入激活的装置。4、根据权利要求3所述的电流输出型数字/模拟变换电路,其特征在于,包括输出偏置电流的偏置电流输出电路,并且具有将所述偏置电流与所述2i—1个二进制电流产生部输出的全开启电流以及所述一个二进制电流产生部输出的二进制电流相加并输出的装置。5、根据权利要求4所述的电流输出型数字/模拟变换电路,其特征在于,所述二进制电流产生部和所述偏置电流输出电路输入控制信号,通过所述控制信号,能够调整所述二进制电流产生部输出的所述二进制电流和所述进位电流以及所述偏置电流输出电路输出的所述偏置电流。6、根据权利要求5所述的电流输出型数字/模拟变换电路,其特征在于,所述解码器输出将输入数字数据的高阶(n-k)位解码后的2(n—"条解码信号,具备2(一个二进制电流产生部,第一个解码信号输入到第一个二进制电流产生部的使能信号输入,将第i(2^i^2(n-k))个解码信号输入到第i个二进制电流产生部的使能信号输入和第(i-l)个二进制电流产生部的全幵启信号输入,所述解码器具有伴随输入数字数据的高阶(n-k)位的增加,从第一个解码信号依次使解码信号开启的装置。7、根据权利要求6所述的电流输出型数字/模拟变换电路,其特征在于,所述电流输出型数字/模拟变换电路输出的进位电流是与由输入数字数据的低阶位以二进制线性增加的二进制电流的1LSB相当的电流值。8、根据权利要求7所述的电流输出型数字/模拟变换电路,其特征在于,所述二进制电流产生部包括进位电流源,其输出进位电流;k个二进制电流源,其分别输出从该进位电流到进位电流的2&"倍的电流为止以2的乘方增加的k个电流;位开关装置,其由输入数字数据的低阶k位的各位,使所述k个各二进制电流源的输出电流开启或关闭;全开启开关装置,其由全开启信号输入使所述进位电流源的输出电流和所述k个各二进制电流源的输出电流开启或关闭;以及输出使能开关装置,其由使能信号输入使所述进位电流源的输出电流和所述k个各二进制电流源的输出电流相加之后的电流开启或关闭。9、根据权利要求7所述的电流输出型数字/模拟变换电路,其特征在于,所述二进制电流产生部包括进位电流源,其输出进位电流;k个二进制电流源,其分别输出从该进位电流到进位电流的2(k—'M咅的电流为止以2的乘方增加的k个电流;k个解码器,其对输入数字数据的低阶k位的各位和全开启信号输入进行解码并输出解码信号;位开关装置,其由所述解码信号使所述k个各二进制电流源的输出电流开启或关闭;全开启开关装置,其由全开启信号输入使所述进位电流源的输出电流开启或关闭;以及输出使能开关装置,其由使能信号输入使所述进位电流源的输出电流和所述k个各二进制电流源的输出电流相加之后的电流开启或关闭。10、根据权利要求7所述的电流输出型数字/模拟变换电路,其特征在于,所述二进制电流产生部包括进位电流源,其输出进位电流;k个二进制电流源,其分别输出从该进位电流到进位电流的2(k—"倍的电流为止以2的乘方增加的k个电流;k个解码器,其对输入数字数据的低阶k位的各位和全开启信号输入进行解码并输出解码信号;位开关装置,其由所述解码信号使所述k个各二进制电流源的输出电流开启或关闭;以及全开启开关装置,其由全开启信号输入使所述进位电流源的输出电流开启或关闭。11、根据权利要求7所述的电流输出型数字/模拟变换电路,其特征在于,所述二进制电流产生部包括进位电流源,其输出进位电流;k个二进制电流源,其分别输出从该进位电流到进位电流的2&"倍的电流的以2的乘方增加的k个电流;位开关装置,其由输入数字数据的低阶k位的各位,使所述k个各二进制电流源的输出电流开启或关闭,全开启开关装置,其当输入数字数据的低阶(n-k)位为规定的位模式时,使所述进位电流源的输出电流和所述k个各二进制电流源的输出电流开启或关闭;以及输出使能开关装置,其当输入数字数据的低阶(n-k)位为规定的位模式时,使所述进位电流源的输出电流和所述k个各二进制电流源的输出电流相加之后的电流开启或关闭。12、根据权利要求811中任何一项所述的电流输出型数字/模拟变换电路,其特征在于,所述二进制审流产生部分别分配为从输入数字数据的低阶k位的最低阶位顺序直到最高阶位为止用于控制从输出最小电流的二进制电流源的输出电流用的位开关装置顺序直到输出最大电流的二进制电流源的输出电流用的位开关装置为止。13、根据权利要求1~12中任何一项所述的电流输出型数字/模拟变换电路,其特征在于,当输入数字数据的低阶位为全1时,使输入数字数据的高阶位每增加1时的输出电流具有与输入数字数据的十进制值的2.2次方成比例的关系。14、一种发光元件驱动电路,其具有由通过输入数字数据的高阶位区分的特性不同的多个区域构成的输入输出特性,包括权利要求17中任何一项所述的电流输出型数字/模拟变换电路;发光元件;驱动电流输出部,其输出将所述电流输出型数字/模拟变换电路的输出电流放大之后的电流并调制驱动所述发光元件的输出光强度;输出光强度检测部,其检测所述发光元件输出的光强度,并输出检测信号;参考信号;控制部,其将所述检测信号和所述参考信号进行比较,控制所述电流输出型数字/模拟变换电路的所述多个二进制电流产生部和所述偏置电流输出电路的控制信号,从而调整所述发光元件的输出光强度,所述发光元件驱动电路的特征在于,所述参考信号包括与所述发光元件的最小光强度对应的第一参考信号,和与代表所述各区域的某一光强度对应的多个第二参考信号,所述控制部包括如下两个控制装置一个控制装置将相对于最小输入信号的所述检测信号与所述第一参考信号进行比较,控制所述偏置电流输出电路的控制信号,从而调整所述发光元件的最小的输出光强度,另一控制装置相对于所述全部区域,将相对于代表各区域的某一输入数字数据的所述检测信号与所述第二参考信号中的一个进行比较,控制所述多个二进制电流产生部的控制信号,从而调整所述全部区域中的输出光强度变化15、一种图像显示装置,其特征在于,装载有根据权利要求14所述的发光元件驱动电路。全文摘要获得一种输出电流信号的电流输出型数字/模拟变换电路,由将输入数字数据的高阶位解码的解码器,多个二进制电流产生部,和电流加法器构成。二进制电流产生部包括输出由输入数字数据的低阶位以二进制线性增加的二进制电流的装置,和输出规定的全开启电流的装置,通过解码器输出的解码信号,选择二进制电流产生部的输出二进制电流的装置和输出全开启电流的装置中的任何一个。电流加法器将多个二进制电流产生部输出的二进制电流和全开启电流相加并输出。文档编号H03M1/74GK101627545SQ20078004119公开日2010年1月13日申请日期2007年11月5日优先权日2006年11月7日发明者石桥修申请人:日本电气株式会社