专利名称:基准电压产生电路以及采用其的液晶显示器件的利记博彩app
技术领域:
本发明涉及一种可以选择并稳定维持在至少两个电平的摇摆式基准电压 产生电路。而且,本发明涉及一种采用该基准电压产生电路的液晶显示器件。
背景技术:
普通信号处理和控制系统采用基准电压信号检测所需元件的信号。此外, 根据需要,信号处理和控制系统周期性改变信号模式和控制状态。这样,基准 电压信号交替具有至少两个电压电平。
实际上,液晶显示器件采用还称作"公共电压"的基准电压信号,该"公 共电压"可选择地具有两个不同电压电平。在两个电平之间切换的公共电压有 区别地指定正极性和负极性象素数据电压的基准电平,其中该正极性和负极性 象素数据电压交替施加给液晶单元。换句话说,该摇摆式公共电压允许正极性 和负极性象素数据电压共享预定电压电平区域。液晶显示器件通过采用摇摆式 公共电压不但显示高质量的图像而且显著降低了功耗。为了产生摇摆式公共电 压,液晶显示器采用包括高电容的晶体管(具有宽沟道宽度的晶体管)的公共 电压产生电路。
在公共电压产生电路中提供的高电容晶体管可以缩短公共电压的电平转 换周期但是不能稳定保持该转换后的电平。换句话说,在液晶显示器的公共电 压产生电路中,会出现公共电压在转换后的电平附近摇摆的振荡现象。该振荡 现象向象素数据电压中加入了噪音分量并破坏了显示在液晶显示器件上的图 像质量。
发明内容
因此,本发明提供一种基准电压产生电路,其能够基本上避免由现有技术
的限制和缺陷引起的 一个或多个问题。
本发明的目的在于提供一种用于产生摇摆式基准电压的基准电压产生电 路和采用该电路的液晶显示器件,其中该基准电压产生电路可以縮短在至少两 个电平之间的转换时间并稳定保持转换后的电平。
为了实现本发明的目的,本发明提供一种基准电压产生电路,包括主升 压部分,其选择性执行高速正、负升压以快速升高和降低输出节点上的输出电 压;从升压部分,其选择性执行低速正、负升压以缓慢升高和降低输出节点上 的输出电压;输入部分,其用于输入电平指定信号以交替指定第一基准电平和 第二基准电平;和开关控制部分,其响应于电平指定信号而交替对输出电压与 第一和第二基准电平进行比较并选择性执行主升压部分的正、负升压以及从升 压部分的正、负升压其中之一。
根据本发明的另一方面,本发明提供了一种基准电压产生电路,包括输 入部分,用于输入至少两位的电平选择信号,该电平选择信号的逻辑值发生周 期性改变;输出节点;以及节点控制部分,其采用对应于在至少三个不同基准 电平的至少两位电平选择信号的逻辑值的基准电平控制输出节点以及所述输 出节点上的输出电压,使得位于所述基准电压之间的输出电压具有快发散 (divergence)特性并且偏离于所述基准电平范围的输出电压具有慢收敛 (convergence)特性。
根据本发明的再一方面,本发明提供了一种液晶显示器间,包括液晶面 板,其中共同连接到公共电极的液晶单元以矩阵形式设置;驱动部分,其通过 参照公共电极上的电压电平交替向液晶单元施加具有负极性和正极性的象素 数据电压以驱动液晶面板;和公共电压产生电路,响应于来自驱动部分的表示 所述负极性和正极性象素数据的输出周期的极性翻转信号,所述公共电压产生 电路周期性并交替具有第一基准电平和低于第一基准电平的第二基准电平,并 向公共电极施加具有快发散特性和慢收敛特性的公共电压。
在以下说明书中将对本发明的附加优点、目的和特征进行陈述,其中部分 内容通过如下描述对于本领域技术人员显而易见或者可以通过实施本发明了 解得到。通过在书面说明书、其权利要求书及其附图中具体指出的结构可以实 现和获得本发明的目的和其他优点。
应该理解,本发明以上的概述和以下的详细描述均是示例性的和解释性
的,旨在对权利要求所述的内容提供进一步说明。
所包括的附图用于提供对本发明的进一歩理解,并包含在说明书中构成说 明书的一部分,附图描述了本发明的实施方式并且与说明书一起用于解释本发 明的原理。在附图中
图1所示为用于说明根据本发明优选实施方式的液晶显示器件的方框示 意图2所示为用于说明图1的公共电压产生电路的方框图; 图3所示为用于说明图2的公共电压产生电路的电路图-, 图4所示为用于说明图3的公共电压产生电路操作的逻辑表。
具体实施例方式
以下将参照
本发明的优选实施方式。
图1所示为用于说明根据本发明的优选实施方式的液晶显示器件的方框 示意图。参照图l,根据本发明的优选实施方式的液晶显示器件包括显示图像 的液晶面板100;用于驱动液晶面板100上的m条数据线DL1到DLm的数据 驱动器150;用于驱动液晶面板100上的n条栅线GL1到GLn的栅驱动器170; 以及控制数据驱动器150和栅驱动器170的时序的时序控制器130。
液晶面板100包括由n条栅线GL1到GLn和m条数据线DL1到DLm彼 此交叉限定的区域形成的多个象素。各象素包括形成在相应栅线GL和相应数 据线GL之间的交叉部分处的薄膜晶体管TFT;以及与薄膜晶体管TFT和公 共电压(Vcom)电极连接的液晶单元CLC。该薄膜晶体管TFT响应于位于相 应栅线GL上的栅信号而切换从相应数据线DL施加给相应液晶单元CLC的 象素数据电压。液晶单元CLC包括彼此相对的公共电极和与薄膜晶体管TFT 连接的象素电极,在两电极之间插入有液晶层。液晶单元CLC充入通过相应 的薄膜晶体管TFT施加的象素数据电压。此外,每次在相应的薄膜晶体管TFT 导通时,都要更新液晶单元CLC中充入的电压。而且,液晶面板100上的各 象素包括连接在薄膜晶体管TFT和前级栅线之间的存储电容Cst。存储电容 Cst将在液晶单元CLC中充入的电压的自然降低减小到最小程度。
栅驱动器170响应于来自时序控制器130的栅控制信号向相应的n条栅线 GL1到GLn施加n个栅信号。该n个栅信号允许通过一个水平同步信号周期 连续使能n条栅线GL1到GLn。
数据驱动器150响应于来自时序控制器130的数据控制信号,每次在栅线 GL1到GLn其中之一被使能时产生m个象素数据电压,并且将m个象素数据 电压提供至液晶面板上的m条数据线DLl到DLm。为此,数据驱动器150通 过一条线输入来自时序控制器130的象素数据,并采用伽马电压组将对应于该 一条线输入的象素数据转换为象素数据电压。从数据驱动器150输出的象素数 据电压在帧周期期间交替地具有负极性和正极性。在另一形式中,象素数据电 压在线周期(水平同步信号周期)期间交替具有负极性和正极性。通过极性翻 转信号POL的逻辑值确定产生象素数据电压的负极性和正极性。
时序控制器130采用来自外部系统(未示出)的数据时钟DCLK、水平同 步信号Hsync、垂直同步信号Vsync和数据使能信号DE产生栅控制信号、数 据控制信号和极性翻转信号POL,该外部系统例如为计算机系统的图形模块 或者电视接收系统的图像解调模块。将栅控制信号施加给栅驱动器170并将数 据控制信号和极性翻转信号POL施加给数据驱动器150。此外,时序控制器 170在--帧期间输入来自外部系统的象素数据并通过一条线重新设置象素数 据帧。通过一条线将通过时序控制器130重新设置的一帧象素数据顺序施加给 数据驱动器150。
图1的液晶显示器件进一步包括响应于来自时序控制器130的极性控制信 号POL的公共电压产生电路190。公共电压产生电路190向液晶面板100上 的公共电极施加在两个电平之间摆动且与极性翻转信号POL同步的公共电压 Vcom,该公共电压Vcom在预定的电平范围内具有快速的发散特性并在该范 围外具有缓慢的收敛特性。快速的发散特性和缓慢的收敛特性縮短了公共电压 的电平转换周期并将振荡现象的产生减小到最小程度。换句话说,由于快速的 发散特性和缓慢的收敛特性使得公共电压Vcom具有短电平转换周期(g卩,短 边沿部分)以及稳定的电平保持部分。
由于Vcom具有快速的发散特性和缓慢的收敛特性,交替施加给液晶面板 上的液晶单元CLC的具有负极性和正极性的象素数据电压不产生噪声。因此, 根据本发明的液晶显示器件可以显示没有诸如闪烁和人为干扰的高质量图像。
图2所示为用于详细说明图1的公共电压产生电路的方框图。图2的公共 电压产生电路190包括共同连接到输出结点Nout的主升压部分191 (pumping section)和从升压部分193以及共同响应于来自图1的时序控制器130的极性 控制信号POL的误差检测部分195和升压控制部分197。
主升压部分191执行快速提高或者降低输出节点Ncmt上电荷的正升压和 负升压。在主升压部分191执行正升压的情况,输出节点Nout上的公共电压 Vcom迅速提高。另一方面,如果主升压部分191执行负升压,则输出节点 Nout上的公共电压Vcom迅速降低。
另一方面,从升压部分193执行用于缓慢提高或者降低输出节点Nout上 电荷的正升压或者负升压。在从升压部分193执行正升压的情况,输出节点 Nout上的公共电压Vcom缓慢增加。另一方面,如果从升压部分193执行负 升压,则输出节点Nout上的公共电压Vcom缓慢降低。
误差检测部分195根据极性翻转信号POL的逻辑值对输出节点Nout上的 公共电压Vcom和高电势基准电压Vch或者低电势基准电压Vcl进行比较。例 如,如果极性翻转信号POL具有高逻辑值,则误差检测部分195对公共电压 Vcom和低电势基准电压Vcl进行比较。相反,如果极性翻转信号POL具有低 逻辑值,则误差检测部分195对公共电压Vcom和高电势基准电压Vch进行比 较。如果公共电压高于基准电压(即,高电势基准电压Vch或者低电势基准 电压Vcl),误差检测部分195产生预定逻辑值(例如,高逻辑值)的误差检 测信号EDS,同时如果公共电压Vcom低于基准电压(即,高电势基准电压 Vch或者低电势基准电压Vcl),则误差检测部分195产生基础逻辑值(例如, 低逻辑值)的误差检测信号EDS。
升压控制部分197根据极性翻转信号POL的逻辑值(即,逻辑状态)执 行主升压部分191的正升压以及从升压部分的负升压或者执行主升压部分191 的负升压以及从升压部分的正升压。此外,升压控制部分197根据来自误差检 测部分195的误差检测信号EDS切换主升压部分191的升压(正和负升压) 和从升压部分193的升压(正和负升压)。
例如,如果极性翻转信号POL具有高逻辑值,则升压控制部分197允许 根据误差检测信号EDS的逻辑值(即,逻辑状态)选择性执行主升压部分的 负升压和从升压部分193的正升压。如果误差检测信号EDS为预定的逻辑(即
高逻辑值)(即,如果公共电压Vcom高于低电势基准电压Vd),则升压控制 部分197允许主升压部分191执行快速的负升压。相反,如果误差检测信号 EDS为基础逻辑(g卩,低逻辑值)(即,如果公共电压Vcom低于低电势基准 电压Vcl),则升压控制部分197允许主升压部分191执行低速正升压。另一 方面,如果极性翻转信号POL具有低逻辑,则升压控制部分197允许升压部 分191和193根据误差检测信号EDS的逻辑值(即,逻辑状态)选择性执行 主升压部分191的正升压和从升压部分193的负升压。如果误差检测信号为预 定逻辑(即,高逻辑)(即,如果公共电压Vcom高于高电势基准电压Vch), 则升压控制部分197允许从升压部分193执行低速负升压。相反,如果误差检 测信号EDS为基础逻辑(g卩,低逻辑值)(即公共电压Vcom低于高电势基准 电压Vch),则升压控制部分197允许子升压部分193执行快速正升压。
为了控制四个升压模式,升压控制部分197包括共同响应于极性翻转信号 POL的发散控制器197A和收敛控制器197B。发散控制器197A允许主升压部 分191根据极性翻转信号POL执行高速正升压或者高速负升压。此外,根据 来自误差检测部分195的误差检测信号EDS的逻辑值,发散控制器197A允 许主升压部分191连续执行高速升压(即正升压或者负升压)。例如,如果该 极性翻转信号POL为高逻辑,则只有在误差检测信号EDS为预定逻辑时(即, 高逻辑)(即,仅在公共电压Vcom高于低电势基准电压Vcl时)发散控制器 197A允许主升压部分191执行高速负升压。由于主升压部分191的高速负升 压,输出节点Noiit上的公共电压迅速降低为低电势基准电压Vcl。因此,縮 短了将公共电压Vcom从高电势基准电压Vch降低到低电势基准电压Vcl的周 期。相反,如果极性翻转信号POL为低逻辑,则只有在误差检测信号EDS为 基础逻辑时(g卩,低逻辑值)(即,仅在公共电压Vcom低于高电势基准电压 Vch时),发散控制器197A允许主升压部分191执行高速正升压。由于主升 压部分191的高速正升压,输出节点Nout上的公共电压Vcom迅速升高为高 电势基准电压Vch。因此,縮短了将公共电压Vcom从低电势基准电压Vcl升 高到高电势基准电压Vch的周期。
类似地,收敛控制器197B允许从升压部分193根据极性翻转信号POL 的逻辑值执行低速正升压或者低速负升压。收敛控制器197B允许根据发散控 制器197A的输出信号与主升压部分191的升压协作执行从升压部分193的低
速升压(正升压或者负升压)。例如,如果该极性翻转信号POL为高逻辑,则 只有在主升压部分191的高速负升压中断时(即,只有在公共电压Vcom低于 低电势基准电压Vcl时)收敛控制器197B才允许子升压部分193执行低速正 升压。子升压部分193的低速正升压允许公共电压Vcom从低于低电势基准电 压Vd的电压增加到低电势基准电压Vd。因此,公共电压Vcom稳定地保持 低电势基准电压Vcl并防止出现振荡现象。相反,如果极性翻转信号POL为 低逻辑,则只有在主升压部分191的高速正升压中断时(即,只有在公共电压 Vcom高于高电势基准电压Vch时),收敛控制器197B才允许子升压部分193 执行低速负升压。子升压部分193的低速负升压允许输出节点Nout上的公共 电压Vcom从高于高电势基准电压Vch的电压降低到高电势基准电压Vch。
如上所述,在图2的对应于本发明的基准电压产生电路的优选实施方式的 公共电压产生电路中,执行高速正升压或者高速负升压从而在低电势基准电压 Vcl和高电势基准电压Vch之间的电平范围内实现快速电压发散。响应于从低 电势基准电压Vcl和高电势基准电压Vch之间的电平范围偏离的公共电压,执 行低速正升压或者低速负升压以实现低速电压收敛。因此,根据本发明优选实 施方式的公共电压产生电路不会产生振荡现象。因此,公共电压縮短了两个电 平的转换周期并稳定保持转换后的电平。
图3所示为用于说明图2的公共电压产生电路的电路图。参照图3,主升 压部分191包括连接在电源线Vdd和输出节点Nout之间的第一晶体管ML1 以及位于基础电压线GND和输出节点Nout之间的第二晶体管ML2。当高速 正控制信号HPS处于低状态时第一晶体管ML1导通并从电源线Vdd向输出节 点Nout施加电源电压以快速提高输出节点Nout处的公共电压Vcom。换句话 说,第一晶体管ML1执行高速正升压。为此,采用具有较宽沟道宽度的PMOS 晶体管作为第一晶体管ML1,而在将高速正控制信号HPS使能为高状态时采 用具有宽沟道宽度的NMOS晶体管。另一方面,当高速负控制信号HNS处于 高状态时第二晶体管ML2导通并快速将输出节点Nout上的公共电压Vcom放 电到基础电压线GND。换句话说,第二晶体管ML2执行高速负升压。为此, 采用具有大沟道宽度的NMOS晶体管作为第二晶体管ML2,而在将高速负控 制信号HNS使能为低状态的情况时采用具有大沟道宽度的PMOS晶体管。
类似地,子升压部分193包括连接在电源线Vdd和输出节点Nout之间的
第三晶体管ML1和位于输出节点Nout和基础电压线GND之间的第四晶体管 MS2。当低速正控制信号LPS处于低状态时第三晶体管MS1导通并从电源线 Vdd向输出节点Nout施加电源电压以缓慢提高输出节点Nout上的公共电压 Vcom。换句话说,第三晶体管MS1执行低速正升压。为此,采用具有窄沟道
宽度的PMOS晶体管作为第三晶体管MSI ,而在将低速正控制信号LPS使能 为高状态时采用具有窄沟道宽度的NMOS晶体管。另一方面,当低速负控制 信号LNS处于高状态时第四晶体管MS2导通并将输出节点Nout上的公共电 压Vcom缓慢放电到基础电压线GND。换句话说,第四晶体管MS2执行低速 负升压。为此,采用具有窄沟道宽度的NMOS晶体管作为第四晶体管MS2, 而在将低速负控制信号LNS使能为低状态的情况采用具有窄沟道宽度的 PMOS晶体管。
误差检测部分195包括通过控制开关SWl输入基准电压的比较器200。 控制开关SWl根据来自图1的时序控制器130的极性翻转信号POL的逻辑值 施加低电势基准电压Vcl或者高电势基准电压Vch。例如,如果极性翻转信号 POL为高逻辑,则控制开关SWl向比较器的翻转终端POL施加低电势基准电 压Vcl。相反,如果极性翻转信号POL为低逻辑,则控制开关向比较器的翻转 终端施加高电势基准电压Vch。比较器200对来自输出节点Nout的公共电压 Vcom和来自控制开关SWl的低电势或者高电势基准电压Vcl或者Vch进行 比较并产生具有高逻辑或者低逻辑的误差检测信号EDS。如果公共电压Vcom 高于低电势或者高电势基准电压Vcl或者Vch,则误差检测信号EDS具有高 逻辑,而如果公共电压Vcom低于低电势或者高电势基准电压或者Vch, 则误差检测信号EDS具有低逻辑。
发散控制器197A包括共同输入有极性翻转信号POL和来自比较器200 的误差检测信号EDS的或门201和与门202。或门201仅在极性翻转信号POL 和误差检测信号EDS均为低逻辑时(即,当公共电压Vcom低于通过极性翻 转信号POL选择的高电势基准电压Vch时)产生使能为低状态的高速正控制 信号HPS 。将在或门201中产生的高速正控制信号HPS施加给第一 晶体管ML1 的栅端从而允许第一晶体管MLl执行高速正电压升压。然后,在输出节点Nout 上的公共电压Vcom迅速从低电势基准电压Vcl接近高电势基准电压Vch。在 通过高逻辑驱动第一晶体管ML1的情况通过或非门替代执行或操作的或门
201 。与门202仅在极性翻转信号POL和误差检测信号EDS均为高逻辑时(即, 当公共电压Vcom高于通过极性翻转信号POL选择的低电势基准电压Vcl时) 产生使能为高状态的高速负控制信号HNS。将在与门202中产生的高速负控 制信号HNS施加给主升压部分191的第二晶体管ML2的栅端从而允许第二晶 体管ML2执行高速负电压升压。然后,在输出节点Nout上的公共电压Vcom 迅速从高电势基准电压Vch接近低电势基准电压Vci。在通过低逻辑驱动第二 晶体管ML2的情况可以通过或门替代与门202执行与操作。
收敛控制器197B包括共同输入有极性翻转信号POL的异或非门203
(ENOR门)和异或门204 (EOR门)。异或非门203执行极性翻转信号POL 和来自发散控制器197B的与门202的高速负控制信号HNS的异或非操作。 异或非门203仅在极性翻转信号POL和高速负控制信号HNS具有不同逻辑时
(即当公共电压Vcom低于通过极性翻转信号POL选择的低电势基准电压 Vch时)产生使能为低状态的低速正控制信号LPS。将在异或非门203中产生 的低速正控制信号LPS施加给子升压部分193的第三晶体管MS1的栅端以允 许第三晶体管MS1执行低速正电压升压。然后,在输出节点Nout上的公共电 压Vcom缓慢从低于低电势基准电压Vcl的电压接近低电势基准电压Vcl。在 通过高逻辑驱动第三晶体管ML1的情况可以通过异或门替代异或非门203执 行异或非操作。异或门204执行极性翻转信号POL和来自发散控制器197A 的或门201的低速正控制信号HPS的异或操作。异或门204仅在极性翻转信 号POL和高速负控制信号HNS具有相同逻辑时(即当公共电压Vcom高于通 过极性翻转信号POL选择的高电势基准电压Vch时)产生使能为高状态的低 速负控制信号LNS。将在异或门204中产生的低速负控制信号LNS施加给子 升压部分193的第四晶体管MS2的栅端以允许第四晶体管MS2执行低速负电 压升压。然后,在输出节点Nout上的公共电压Vcom缓慢从高于高电势基准 电压Vch的电压接近高电势基准电压Vch。在通过低逻辑驱动第四晶体管MS2 的情况可以通过异或非门替代异或门204执行异或操作。
通过图4所示的逻辑表,图3中包括公共电压产生电路的元件的输出信号 是显而易见的,其中该公共电压产生电路为本发明的基准电压产生电路的优选 实施方式。本领域的技术人员可以很容易地理解图4的逻辑表中信号的逻辑变 量。因此,这里省略对图4的逻辑表的说明。
如上所述,在根据本发明的基准电压产生电路中,在低电势基准电压和高 电势基准电压之间的电平范围内执行高速正负升压从而进行快速电压发散。另 一方面,响应于从低电势基准电压和高电势基准电压之间的电平范围偏离的公 共电压,执行低速正负升压以进行低速电压收敛。从而,摇摆式基准电压信号 縮短了两个电平之间的转换时间并稳定保持转换后的电平。
在本发明的液晶显示器件中,采用具有快发散特性和慢收敛特性的摇摆式
基准电压信号作为基准电压Vcom,在交替施加给液晶面板上的液晶单元的负 极性和正极性象素数据电压中不会产生噪声。由此,根据本发明的液晶显示器 件可以在没有诸如闪烁和人为干扰的情况下显示高质量的图像。
尽管参照图1到图4描述了本发明的优选实施方式,但是显然熟悉本领域 的技术人员可以对本发明进行修改和变形。例如,在图2和3中的极性翻转信 号可以是由至少两位构成的电平选择信号并且根据该电平选择信号的逻辑值 可以有至少三个不同基准电平以选择性地与公共电压进行比较。这样,发散和 收敛控制器根据电平选择信号和误差检测信号的逻辑值而允许升压部分选择 性执行高速正负升压和低速正负升压。在输出节点上可以产生在前 -选择基准 电平和当前选择基准电平之间具有快速发散特性并在偏离上述二者之间以外 的范围具有慢收敛特性的摇摆式公共电压(即,基准电压)。因此,本发明的 技术范围和特征不限于说明书中的优选实施方式,而应当有权利要求书限定。
权利要求
1、一种基准电压产生电路,包括主升压部分,其选择性执行高速正升压和负升压以快速升高和降低输出节点上的输出电压;从升压部分,其选择性执行低速正升压和负升压以缓慢升高和降低输出节点上的输出电压;输入部分,用于输入电平指定信号,以交替指定第一基准电平和第二基准电平;开关控制部分,响应于电平指定信号而交替对输出电压与第一和第二基准电平进行比较并选择性执行主升压部分的正、负升压以及从升压部分的正、负升压其中之一。
2、 根据权利要求1所述的电路,其特征在于,当所述输出电压的电平位 于所述第一基准电平和第二基准电平之间时选择性执行高速正、负升压。
3、 根据权利要求2所述的电路,其特征在于,当所述输出电压的电平偏 离于所述第一基准电平和第二基准电平之间的范围时选择性执行低速正、负升压。
4、 根据权利要求3所述的电路,其特征在于,在指定第一基准电平的情 况根据所述输出电压的变化选择性执行高速正升压和低速负升压,并且在指定 第二基准电平的情况根据所述输出电压的变化选择性执行低速正升压和高速 负升压。
5、 根据权利要求l所述的电路,其特征在于,所述开关部分包括 误差检测部分,其响应于电平指定信号而将所述输出电压与所述第一和第二基准电平比较并根据结果产生误差检测信号;以及升压选择部分,通过对所述电平指定信号和误差检测信号进行逻辑组合而 允许选择性执行主升压部分的高速正、负升压以及从升压部分的低速正、负升 压。
6、 根据权利要求5所述的电路,其特征在于,所述误差检测部分包括 电平选择器,用于响应于所述电平指定信号而选择第一基准电平和第二基准电平;以及 比较器,其将通过所述电平选择器选择的基准电平与输出电压进行比较并 产生误差检测信号。
7、 根据权利要求5所述的电路,其特征在于,所述升压选择部分包括 发散控制器,其通过逻辑组合电平指定信号和误差检测信号而分别产生用于指定主升压部分的高速正、负升压的高速正、负控制信号;以及收敛控制器,其通过逻辑组合电平指定信号和误差检测信号而分别产生用 于指定从升压部分的低速正、负升压的低速正、负控制信号。
8、 根据权利要求7所述的电路,其特征在于,在第一基准电平的情况, 使能高速正控制信号和低速负信号使其互补协作。
9、 根据权利要求7所述的电路,其特征在于,在第二基准电平的情况, 使能高速负控制信号和低速正信号使其互补协作。
10、 根据权利要求7所述的电路,其特征在于,所述主升压部分包括通过 高速正控制信号允许向输出节点快速充入电压的第一晶体管和通过高速负控 制信号允许所述输出节点上的电压快速放电的第二晶体管,并且所述从升压部 分包括允许通过低速正控制信号向输出节点缓慢充入电压的第三晶体管和通 过高速负控制信号允许所述输出节点缓慢放电的第四晶体管。
11、 根据权利要求IO所述的电路,其特征在于,所述第一和第二晶体管 具有比所述第三和第四晶体管更宽的沟道宽度。
12、 根据权利要求IO所述的电路,其特征在于,所述第一和第二晶体管 分别包括通过低状态信号驱动的P型晶体管,并且所述第三和第四晶体管分别 包括通过高状态信号驱动的N型晶体管。
13、 根据权利要求7所述的电路,其特征在于,当所述输出电压电平具有 在所述第一基准电平和第二基准电平之间的电平时,所述发散控制器选择性使 能高速正、负控制信号。
14、 根据权利要求7所述的电路,其特征在于,当所述输出电压电平具有 偏离于所述第一基准电平和第二基准电平之间的电平时,所述收敛控制器选择 性使能低速正、负控制信号。
15、 一种液晶显示器件,包括液晶面板,其中共同连接到公共电极的液晶单元以矩阵形式设置;驱动部分,通过参照公共电极上的电压电平而替向液晶单元施加具有负极 性和正极性的象素数据电压而驱动液晶面板;公共电压产生电路,响应于来自驱动部分的表示所述负极性和正极性象素 数据的输出周期的极性翻转信号,所述公共电压产生电路周期性并交替具有第 一基准电平和低于第一基准电平的第二基准电平,并且该公共电压产生电路向公共电极施加具有快发散特性和慢收敛特性的公共电压。
16、 根据权利要求15所述的器件,其特征在于,所述公共电压产生电路 包括主升压部分,其选择性执行高速正、负升压以快速升高和降低公共电极上 的公共电压;从升压部分,其选择性执行低速正、负升压以缓慢升高和降低公共电极上的公共电压;开关控制部分,其响应于极性翻转信号而交替对公共电压与第一和第二基 准电平进行比较并选择性执行主升压部分的正、负升压以及从升压部分的正、 负升压其中之一。
17、 根据权利要求16所述的器件,其特征在于,当所述公共电压具有位 于所述第一基准电平和第二基准电平之间的电平时选择性执行高速正、负升压。
18、 根据权利要求17所述的器件,其特征在于,当所述公共电压具有偏 离于所述第一基准电平和第二基准电平之间范围的电平时选择性执行低速正、 负升压。
19、 根据权利要求18所述的器件,其特征在于,在选择第一基准电压的 情况根据所述公共电压的变化而选择性执行高速正升压和低速负升压,并且在 选择第二基准电平的情况根据所述公共电压的变化而选择性执行低速正升压 和高速负升压。
20、 根据权利要求16所述的器件,其特征在于,所述开关控制部分包括: 误差检测部分,其响应于极性翻转信号将所述公共电压与所述第一和第二基准电平其中之一进行比较并根据结果产生误差检测信号;以及升压选择部分,其通过对所述极性翻转信号和误差检测信号进行逻辑组合而选择性执行主升压部分的高速正、负升压以及从升压部分的低速正、负升压。
21、 一种基准电压产生电路,包括 输入部分,用于输入至少两位的电平选择信号,该电平选择信号的逻辑值 周期性发生改变;输出节点;以及节点控制部分,其采用对应于在至少三个不同基准电平的至少两位电平选 择信号的逻辑值的基准电平控制输出节点以及所述输出节点上的输出电压,使 得位于所述基准电平之间的输出电压具有快发散特性并且偏离于所述基准电 平范围的输出电压具有慢收敛特性。
全文摘要
本发明公开了一种用于产生摇摆式基准电压的基准电压产生电路,其可以缩短至少两个电平之间的转换周期并稳定保持转换后的电平。该基准电压产生电路包括主升压部分,其选择性执行高速正、负升压以快速升高和降低输出节点上的输出电压;从升压部分,其选择性执行低速正、负升压以缓慢升高和降低输出节点上的输出电压;输入部分,其用于输入电平指定信号以交替指定第一基准电平和第二基准电平;和开关控制部分,其响应于电平指定信号而交替对输出电压与第一和第二基准电平进行比较并选择性执行主升压部分的正、负升压以及从升压部分的正、负升压其中之一。
文档编号H03K19/0175GK101097694SQ200610160980
公开日2008年1月2日 申请日期2006年12月11日 优先权日2006年6月30日
发明者李副烈 申请人:Lg.菲利浦Lcd株式会社