一种掉电延时欠电压控制器的制造方法
【专利摘要】本实用新型涉及一种掉电延时欠电压控制器,包括:滤波电路,其输入端与外电网相连,与所述滤波电路的输出端相连的整流电路、电源电路和电压信号采集电路;线圈充放电电路,其充电端与所述整流电路的输出端相连,放电端与脱扣器线圈相连;电源充放电电路,其充电端与所述电源电路的输出端相连,放电端与处理器模块相连;所述处理器模块与电压信号采集电路和一延时调节电路相连,该处理器模块的控制输出端与适用于控制所述脱扣器线圈得电或失电的开关管的控制端相连。本实用新型通过线圈充放电电路和电源充放电电路满足了在延时控制时,处理器模块和脱扣器线圈的正常供电,从而达到了延时的效果,本实用新型电路具有结构简单、稳定可靠的特点。
【专利说明】一种掉电延时欠电压控制器
【技术领域】
[0001]本实用新型涉及欠压保护【技术领域】,具体涉及掉电延时欠电压控制器。
【背景技术】
[0002]在供电电路中,经常会出现欠压故障。在出现欠压故障时,如不能及时采取保护措施,当电压超过一些设备的最大承受电压时,将会损坏设备,造成巨大的损失。欠压保护器就是用来减小这种情况所造成的损失的装置,它能在检测到供电电路中有欠压故障时及时断开电路,保护设备。
[0003]一般而言,设备能够承受短时间的欠压工作,如果在这个时间中欠压恢复正常供电,设备是不会受到损坏的,而在这样的情况下,断电却可能会造成数据丢失,生产停滞,造成的损失反而被扩大了。目前的欠压保护产品并不具有能够智能延时监测并选择是否断电的功能。
实用新型内容
[0004]本实用新型要解决的技术问题是提供一种适于当供电线路欠压或掉电时,进行延时脱扣的掉电延时欠电压控制器。
[0005]为了解决上述技术问题,本实用新型提供了一种掉电延时欠电压控制器,包括:滤波电路,其输入端与外电网相连,与所述滤波电路的输出端相连的整流电路、电源电路和电压信号采集电路;线圈充放电电路,其充电端与所述整流电路的输出端相连,放电端与脱扣器线圈相连;电源充放电电路,其充电端与所述电源电路的输出端相连,放电端与处理器模块相连;所述处理器模块与电压信号采集电路和一延时调节电路相连,该处理器模块的控制输出端与适用于控制所述脱扣器线圈得电或失电的开关管的控制端相连。
[0006]进一步,所述线圈充放电电路包括:阳极与所述整流电路的输出端相连的第一二极管,该第一二极管的阴极与第一电解电容的正极相连,该第一电解电容的负极接地;所述第一电解电容的阳极还与第二二极管的阳极相连,该第二二极管的阴极与第一电阻的一端相连,该第一电阻的另一端与所述第一二极管的阳极和所述脱扣器线圈的输入端相连。
[0007]进一步,所述电源充放电电路包括:阳极与所述电源电路的供电端相连的第三二极管,该第三二极管的阴极与第二电阻的一端相连,该第二电阻的另一端与第二电解电容的正极相连,该第二电解电容的负极接地;所述第三二极管的阳极还与第四二极管的阴极相连,该第四二极管的阳极与所述第二电解电容的正极相连;所述第四二极管的阴极还与处理器模块的供电端相连。
[0008]本实用新型的上述技术方案相比现有技术具有以下优点:本实用新型通过所述线圈充放电电路和电源充放电电路满足了在延时控制时,处理器模块和脱扣器线圈的正常供电,从而达到了延时的效果,本实用新型电路具有结构简单、稳定可靠的特点。
【专利附图】
【附图说明】[0009]为了使本实用新型的内容更容易被清楚的理解,下面根据的具体实施例并结合附图,对本实用新型作进一步详细的说明,其中
[0010]图1为本实用新型的掉电延时欠电压控制器的电路框图。
【具体实施方式】
[0011]下面结合附图及实施例对本发明进行详细说明:
[0012]见图1、一种掉电延时欠电压控制器,包括:滤波电路,其输入端与外电网相连,与所述滤波电路的输出端相连的整流电路、电源电路和电压信号采集电路;线圈充放电电路,其充电端与所述整流电路的输出端相连,放电端与脱扣器线圈QT相连;电源充放电电路,其充电端与所述电源电路的输出端相连,放电端与处理器模块相连;所述处理器模块与电压信号采集电路和一延时调节电路相连,该处理器模块的控制输出端与适用于控制所述脱扣器线圈QT得电或失电的开关管Ql的控制端相连。
[0013]其中,所述延时调节电路可以采用定时器,或者中国专利文献,其申请公布号CN102332899A公开的一种延时电路;所述单片机模块通过电压信号采集电路获得当前电压值的技术方案在现有技术中已被公开,这里不再详细阐述;电压信号采集电路包括降压电路、与该降压电路相连的AD模块,降压电路可以采用串联分压电路来构成,AD模块可以采用7705模块;单片机模块可以采用C51系列单片机;所述电源电路通过降压电路和7805稳压管来实现,也可以根据需要加入7812也满足不同集成电路需要。
[0014]具体的,所述线圈充放电电路的输出端与脱扣器线圈QT的输入端相连,该脱扣器线圈QT的输出端与所述开关管Ql的第一端相连,该开关管Ql的第二端接地,所述开关管Ql的控制端与所述处理器模块相连;所述开关管Ql可以采用三极管或者MOS管来实现开关功能,若采用三极管,则第一端可以为集电极,第二端为发射极,控制端为基极;若采用MOS管,则第一端为D极,第二端为S极,控制端为G极。
[0015]所述线圈充放电电路包括:阳极与所述整流电路的输出端相连的第一二极管D1,该第一二极管Dl的阴极与第一电解电容Cl的正极相连,该第一电解电容Cl的负极接地;所述第一电解电容Cl的阳极还与第二二极管D2的阳极相连,该第二二极管D2的阴极与第一电阻Rl的一端相连,该第一电阻Rl的另一端与所述第一二极管Dl的阳极和所述脱扣器线圈QT的输入端相连,第五二极管D5起到保护脱扣器线圈QT的作用。
[0016]所述电源充放电电路包括:阳极与所述电源电路的供电端相连的第三二极管D3,该第三二极管D3的阴极与第二电阻R2的一端相连,该第二电阻R2的另一端与第二电解电容C2的正极相连,该第二电解电容C2的负极接地;所述第三二极管D3的阳极还与第四二极管D4的阴极相连,该第四二极管D4的阳极与所述第二电解电容C2的正极相连;所述第四二极管D4的阴极还与处理器模块的供电端相连。
[0017]所述掉电延时欠电压控制器的工作过程:处理器模块通过电压信号采集电路检测电源电压是否正常,当电源电压正常,则输出控制指令使开关管Ql开关管导通,脱扣器线圈QT处于吸合状态,当电源电压欠压或掉电时,通过电源充放电电路保证处理器模块处于正常工作状态,同时通过线圈充放电电路保证脱扣器线圈QT处于延时吸合状态,当延时时间到后,处理器模块输出指令使开关管Ql断开,使脱扣器线圈QT处于释放状态。
[0018]显然,上述实施例仅仅是为清楚地说明本实用新型所作的举例,而并非是对本实用新型的实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而这些属于本实用新型的精神所引伸出的显而易见的变化或变动仍处于本实用新型的保护范围之中。
【权利要求】
1.一种掉电延时欠电压控制器,包括:滤波电路,其输入端与外电网相连,该滤波电路的输出端与整流电路、电源电路和电压信号采集电路相连; 其特征在于还包括: 线圈充放电电路,其充电端与所述整流电路的输出端相连,放电端与脱扣器线圈相连; 电源充放电电路,其充电端与所述电源电路的输出端相连,放电端与处理器模块相连; 所述处理器模块与电压信号采集电路和一延时调节电路相连,该处理器模块的控制输出端与适用于控制所述脱扣器线圈得电或失电的开关管的控制端相连。
2.根据权利要求1所述的掉电延时欠电压控制器,其特征在于, 所述线圈充放电电路包括:阳极与所述整流电路的输出端相连的第一二极管,该第一二极管的阴极与第一电解电容的正极相连,该第一电解电容的负极接地; 所述第一电解电容的阳极还与第二二极管的阳极相连,该第二二极管的阴极与第一电阻的一端相连,该第一电阻的另一端与所述第一二极管的阳极和脱扣器线圈的输入端相连。
3.根据权利要求1或2任一所述的掉电延时欠电压控制器,其特征在于,所述电源充放电电路包括:阳极与所述电源电路的供电端相连的第三二极管,该第三二极管的阴极与第二电阻的一端相连,该第二电阻的另一端与第二电解电容的正极相连,该第二电解电容的负极接地; 所述第三二极管的阳极还与第四二极管的阴极相连,该第四二极管的阳极与所述第二电解电容的正极相连;所述第四二极管的阴极还与处理器模块的供电端相连。
【文档编号】H02H3/247GK203707738SQ201320853513
【公开日】2014年7月9日 申请日期:2013年12月20日 优先权日:2013年12月20日
【发明者】夏奇远, 夏克特 申请人:温州永奇电气科技有限公司