静电放电保护电路与方法

文档序号:7460148阅读:195来源:国知局
专利名称:静电放电保护电路与方法
技术领域
本发明是关于 一 种,争电方丈电^f呆护(electrostatic discharge protection),特别是关于一种应用于大信号电路的静电放电保护电路与方 法。
背景技术
图1A为一个已知静电放电保护电路的架构图。静电放电保护电路100是 设置于输出电路110输出端,并包含一箝制电路(clamping circuit) 120与 二个串接的二极管(diode) Dpl、 Dnl,同时,输出电路110与箝制电路120都跨 接于第一工作电压Vdd与第二工作电压Vss之间。箝制电路120包含静电放电 单元130以及ESD检测电路140。其中,静电放电单元130由丽0S晶体管 (transistor)L所构成,而ESD检测电路140则由电阻电容d、反向器 Di所组成。
当有静电经由输出接点Pa、电压源(V^、 Vss)等灌入输出电路110时,ESD 检测电路140会触发静电放电单元130,使静电放电电流经由静电放电单元 130流出,而不会破坏输出电路110。然而,大信号电路或功率放大器的输出 电压V謝的直流电平通常为Vdd ,在正常操作下,输出信号的振幅可到达2xVdd (亦即电压摆动幅度(swing) S是VJ,此时V赠与L之间有Vdd的压降,若电 路只串接一个二极管Dpl,将会使二极管Dp,导通(导通电压约0.7V),而输出 电压V。ut高于(Vdd+0. 7v)的部分将被二极管D^截掉,如图IB所示。
为解决上述已知技术的问题,申请人于一台湾专利申请案(申请案号 95110192)揭露了一种静电放电保护电路,其架构图如图2所示。请参考图2, 静电放电保护电路200是设置于功率放大器210的输出端,包含箝制电路120、 电感器L、 二极管(diode) D^以及二极管串联Dp广Dp5。请注意,在这里二极管 串联包含五个二极管Dpi-Dp3只是一个例子,实际上,二极管串联的数量M必 须大于或等于(电压摆动幅度S/二极管的导通电压)。当输出接点P。上出现正 的ESD电压(对Vss)时,输出接点P。与第一工作电压L之间的二极管串联Dpl ~Dp5会导通,并且触发箝制电路120来导通大电流,以避免功率放大器210受 到损伤。同时,输出电压V。ut的电压摆动幅度S也不再受静电放电保护电路 200所限制,呈现完美对称的波形。
然而,相较于静电放电保护电路100,当输出接点P。上出现该正ESD电 压时,因为二极管串联Dpi-Dp5的二极管个数增加,造成二极管串联导通电阻 Rd增加(或导通路径增加),使得丽OS晶体管L的导通时间增加(因为导通时 间t= R x d,其中R是电阻I^与二极管串联导通电阻Rd串联后的等效电阻), 进而提高ESD电压灌入功率放大器210的机率,因此降低了箝制电路120保 护功率放大器210的保护能力。为解决上述问题,申请人进一步提出本发明。

发明内容
本发明目的之一在于提供大信号电路所产生的输出电压摆幅,不被静电 放电保护电路所限制,在输出接点有静电放电电压产生时,可以利用静电放 电保护电路中最短的导通路径,将静电放电电流快速导出。
本发明揭露一种静电放电保护电路,应用于大信号电路,该静电放电保 护电路包含负载元件,耦接于该输出电路的输出端与第一工作电压之间; 二极管串联,包含至少二个以上彼此串联的二极管,并耦接于该输出端与该 第一工作电压之间;以及,至少一第一箝制电路与一第二箝制电路,该第一 箝制电路是位于该第一工作电压与第二工作电压之间,而该第二箝制电路的 一端耦接该第二工作电压,另 一端耦接至该二极管串联中最接近该输出端的 第 一个二极管与第二个二极管的连接点。
本发明还揭露一种应用于功率放大器电路的静电放电保护方法,包含 提供负载元件于该输出电路的输出端与第 一工作电压之间;提供二极管串联 于该输出端与该第一工作电压之间,而该二极管串联包含至少二个以上的彼 此串联二极管;以及,提供至少一第一箝制电路与一第二箝制电路,其中, 该第一箝制电路是位于该第一工作电压与第二工作电压之间,而该第二箝制 电路的一端耦接该第二工作电压,另一端耦接至该二极管串联中最接近该输 出端的第 一个二极管与第二个二极管的连接点。


图1A为一个已知静电放电保护电路的架构图。形图
图IB为电压摆动幅度S大于0. 7v时,图1A的输出接点上的输出电压波
图2为另一个已知静电放电保护电路的架构图。
图3A显示本发明第一实施例的架构图。
图3B为图3A的输出接点上的输出电压波形图。
图4A显示本发明第二实施例的架构图。
图4B为图4A的输出接点上的输出电压波形图。
图5是本发明静电放电保护方法的流程图。
100、 200、 300、 400 110 输出电路 130 静电放电单元 210 功率放大器 310 大信号电路 Dpl ~ Dp5 、 Dnl ~ Dn5 二极管 P。 输出接点 Vdd 第一工作电压 ^ 电阻 N, ~ N5 连接点 La ~ Ld 循环
静电》文电^f呆护电^各
120、 320 箝制电^各 140 ESD4企测电3各
L 电感
Di 反向器
Vss 第二工作电压
d 电容
TN 丽OS晶体管
具体实施例方式
为了使高电压输出电路或大信号电路所产生的输出电压V。ut,其电压摆动 幅度S不受静电放电保护电路的影响,静电放电保护电路中,二极管串联中 的二极管数量M必须大于或等于(S/二极管的导通电压)。目前一般二极管的 导通电压约为0. 7v,但随着制程的进步,导通电压会随之改变,不一定为 0. 7v。
假设大信号电路310的输出电压V^的电压摆动幅度S等于3v,为了使 输出电压V。w的电压摆动幅度不受静电放电保护电路的影响,二极管串联的数 目M就必须大于(3/0. 7=4. 3),也就是M必须大于或等于5,即需要五个以上 的二极管。以下,本发明的第一与第二实施例均以S=3V、 M-5为例作说明。图3A显示本发明第一实施例的架构图。根据本发明第一实施例,静电放 电保护电路300是设置于(射频)大信号电路310的输出端。静电放电保护电 路300包含二个箝制电路120、 320、电感器L、二极管l以及二极管串联Dpl ~ Dp5。 二极管l的阴极连接至输出接点P。,其阳极连接至第二工作电压Vss。 二 极管串联Dp广Dp5具有阳极连接至输出接点P。,以及阴极连接至第一工作电压 Vdd。其中,箝制电路120、 320的实施是本技术领域人员所已知,故在此不予 赘述。
比较图2与图3A,本发明除了在第一工作电压Vdd与第二工作电压Vss之 间设置箝制电路120外,还另设置一个箝制电路32G于二极管Dpi、 Dp2的连接 点仏与第二工作电压Vss之间。在人体(h簡n body mode)与机器(machine mode) 的静电放电模式下,对IC放电的四种ESD测试模式PS、 NS、 PD、 ND中,当 输出接点P。出现对第二工作电压Vss打正的ESD电压(在PS模式下)且该ESD 电压足以导通五个二极管Dpl~DpJt,由于循环L(即P。^D^^箝制电路 320。VSS)的导通路径较短(或导通电阻Rda较小、使得箝制电路320中丽OS晶 体管L的导通时间ta较短),故大部分的静电放电电流皆经由箝制电路320 流出;至于循环U(即P。 -Dp户Dp户Dp一Dp戶Dp一箝制电路120-乙)的导通 路径相对较长(或导通电阻Rdb较大、使得箝制电路120中蘭OS晶体管L的导 通时间"较长),少部分的静电放电电流再经由箝制电路120流出。由上述的 描述可看出,箝制电路320的设置具有降低ESD导通路径、快速导出静电放 电电流的功效,进而大幅增加对(射频)大信号电路310的ESD保护能力。值 得注意的是,箝制电路120、 320在正常操作下(没有静电放电时)属于高阻抗 (high impedance),并不会影响正常操作下的电路性能。
至于在其它三种ESD测试模式中如在NS(Vss接地、L浮接、ESD电压 对第二工作电压Vss打负)与PD(Vdd接地、Vss浮接、ESD电压对第一工作电压 Vss打正)模式下,箝制电路120、 320并没有发挥作用;在ND(VJ妄地、V"浮 接、ESD电压对第一工作电压Vdd打负)模式下,二极管D^导通、箝制电路120 担负起保护大信号电路310的责任,但箝制电路320则没有发挥作用。因此, 相形之下,在PS模式时,箝制电路120、 420最能发挥保护(射频)大信号电 路310的作用。
在本发明第一实施例中,(射频)大信号电路310的最后一级是顧OS晶体 管(图中未显示),其漏极为输出接点P。,或者,也可以是NPN双极结型晶体管(图中未显示),其集极为输出接点P。。另外,由于电感器L是设置于第一 工作电压V d d与输出接点P 。之间,以增加电路频宽以及其输出直流电压电平被
拉到Vd(,。由于其中的二极管串联的数目M等于5,输出电压V。w的电压摆动幅 度S卜3v)就不再受静电放电保护电路300所限制,呈现完美对称的波形,如 图3B所示。当然,若大信号电路310的输出端有突波产生使得输出电压V。ut 大于(L+3. 5v)时,输出电压V叫t高于(Vdd+3. 5v)的部分将被二极管串联Dpl~ Dp5截掉,此时输出接点P。上的最高输出电压V。^d就只能等于(Vdd+3. 5v)。
图4A显示本发明第二实施例的架构图。根据本发明第二实施例,静电放 电保护电路400包含二箝制电路120、 320、电感器L、 二极管Dp以及二极管 串联D^ D^本发明第二实施例的工作原理与第一实施例相似,(射频)大信 号电路310电路的最后一级是PMOS晶体管(图中未显示),其漏极为输出接点 P。,或者,也可以是PNP双极结型晶体管(图中未显示),其集极为输出接点 P。。此外,由于电感器L是设置于第二工作电压Vss与输出接点P。之间,以增 加电路频宽以及其输出直流电压电平被拉到Vss。
本发明第二实施例除了在第一工作电压Vdd与第二工作电压Vss之间设置
箝制电路120外,还另设置一个箝制电路320于二极管Dnl、 l的连接点N5 与第一工作电压Vdd之间。在人体与机器的静电放电模式下,对IC放电的四 种ESD测试模式PS、 NS、 PD、 ND中,当输出接点P。出现对第一工作电压Vdd 打负的ESD电压(在ND模式下)且该ESD电压足以导通五个二极管Dnl ~ Dn5时, 由于循环L。(即Vdd -箝制电路320=>DP1-P。)的导通路径较短(或导通电阻Rdc 较小、使得箝制电路320中薩OS晶体管L的导通时间t。较短),.故大部分的 静电放电电流皆经由箝制电路320流出;至于循环LJ即Vd/。箝制电路 120 Vss-Dn5=*Dn4-D 3-Dn2 Dnl-P。)的导通路径相对较长(或导通电阻RM较 大、使得箝制电路120中丽OS晶体管L的导通时间L较长),少部分的静电 放电电流再经由箝制电路120流出。由上述的描迷可看出,箝制电路320的 设置具有降低ESD导通路径、快速导出静电放电电流的功效,进而大幅增加 对大信号电路310的ESD保护能力。
至于其它三种ESD测试模式中如在NS与PD模式下,箝制电路120、 320并没有发挥作用;在PS模式下,二极管Dp,导通、箝制电路120担负起保 护大信号电路310的责任,但箝制电路320则没有发挥作用。因此,在第二 实施例的架构下,在ND模式时,箝制电路120、 320最能发挥保护大信号电路310的作用。
在本发明第二实施例中,输出电压Vw的电压摆动幅度S—3v)不受静电 放电保护电路400所限制,呈现完美对称的波形,如图4B所示。
本发明的精神是着眼于降低ESD导通路径以快速导出静电放电电流,虽 然本发明第一实施例与第二实施例中只有设置二个箝制电路120、 320,但在 电路面积与硬件成本允许的情况下,其实,可以在二极管串联的两两二极管 的连接点与第二工作电压Vss之间都设置一箝制电路。以第一实施例为例,还
能在二极管Dp2、 Dp3的连接点&与第二工作电压Vss之间、二极管D一 Dp,的连
接点仏与第二工作电压Vss之间以及二极管Dp4、 Dp5的连接点N,与第二工作电 压Vss之间,都设置一箝制电路(图未示),当输出接点P。出现ESD电压时,最 能达到本发明快速导出静电放电电流的功效。因此,就第一实施例而言,只 要在二极管串联与第二工作电压Vss之间设置至少一箝制电路,就第二实施例 而言,只要在二极管串联与第一工作电压Vdd之间设置至少一箝制电路,都属 本发明的范畴。
请注意,本发明第一实施例与第二实施例中的电感器L,可以替换成电 阻器,同样能达到本发明的目的与功效。另外,以上二个实施例中二极管串 联D^ Dp5或Dnl~Dn5,不受限于串联结构,也可利用其它连接方式来完成,类 似的二极管串并联的变化,都属本发明的范畴。以及,以上二个实施例虽设 置于大信号电路的输出端,本发明不因此而受限,实际应用上,本发明至少 可应用于所有高功率输出电路、高电压输出电路或功率放大器。
图5是本发明静电放电保护方法的流程图。本发明静电放电保护方法, 请参考第3A、图5,说明静电放电保护方法的所有步骤。
步骤S501:提供一箝制电路120,是位于第一工作电压L与第二工作电
压Vss之间。
步骤S502:提供一电感L,是位于该第一工作电压L与一输出节点P。 之间。
步骤S503:提供二极管串联,是位于第一工作电压V加与该输出节点P。 之间。
步骤S504:提供另一箝制电路320,是位于二极管Dpl、 Dp2的连接点N, 与第二工作电压Vss之间,以缩短ESD电压的导通路径,进而快速导出静电放 电电〗荒。的技术内容,而非将本发明狭义地限制于上述实施例,在不超出本发明的精 神及上述权利要求范围的情况,所做的种种变化实施,皆属于本发明的范围。
权利要求
1. 一种静电放电保护电路,用于保护输出电路,该输出电路与该静电放电保护电路均耦接于第一工作电压与第二工作电压之间,包含至少三个二极管,该些二极管串联在一起,并耦接于该第一工作电压与该第二工作电压之间;第一箝制电路,耦接于该第一工作电压与该第二工作电压之间;以及第二箝制电路,耦接于该第一工作电压与该些二极管所形成的第一节点之间;其中该第一节点的电压不等于该第一或第二工作电压。
2. 根据权利要求1所述的静电放电保护电路,其进一步包含负载元件,耦接于该第一或第二工作电压与该输出电路的输出端之间。
3. 根据权利要求2所述的静电放电保护电路,其中该输出端耦接该些二 极管所形成的第二节点,且该第二节点的电压不等于该第一工作电压、该第 二工作电压及该第一节点的电压。
4. 根据权利要求2所述的静电放电保护电路,其中该负载元件包含电阻 以及电感的至少其中之一。
5. 根据权利要求1所述的静电放电保护电路,其中该第一工作电压是不 同于该第二工作电压。
6. 根据权利要求1所述的静电放电保护电路,其中该输出电路为大信号 电路以及功率放大器其中之一。
7. 根据权利要求1所述的静电放电保护电路,其中该些二极管的数目大 于或等于该输出电路的输出端的信号电压振幅除以二极管的导通电压。
8. 根据权利要求1所述的静电放电保护电路,其还包含第三箝制电路, 其耦接于该第一工作电压与该些二极管所形成的第三节点之间,其中该第三 节点的电压不等于该第一工作电压、该第二工作电压、该输出电路的输出端 的电压以及该第一节点的电压。
9. 根据权利要求1所述的静电放电保护电路,其中该些二极管包含第一 群二极管以及第二群二极管,该第一群二极管耦接于该第一工作电压与该输 出电路的输出端之间,该第二群二极管耦接于该第二工作电压与该输出电路 的该输出端之间,且该第一群二极管的数目不等于该第二群二极管的数目。
全文摘要
本发明提供一种静电放电保护电路与方法,该静电放电保护电路包含二个箝制电路、电感、二极管以及二极管串联。除了输出电压的电压摆动幅度不受静电放电保护电路的影响之外,本发明通过设置至少二个箝制电路,可以降低静电放电电压导通路径与快速导出静电放电电流,进而大幅增加对大信号电路的静电放电保护能力。
文档编号H02H9/00GK101442205SQ200710193638
公开日2009年5月27日 申请日期2007年11月23日 优先权日2007年11月23日
发明者王柏之, 陈家源 申请人:瑞昱半导体股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1