一种平衡式滤波分支线耦合器的制造方法

文档序号:10659173阅读:307来源:国知局
一种平衡式滤波分支线耦合器的制造方法
【专利摘要】本发明公开了一种平衡式滤波分支线耦合器,解决了现有技术中平衡式分支线滤波耦合器为双层设计且结构复杂、成本高、频率选择性有待提升的技术问题,所述耦合器包括:八个单端口(1~8),其中,单端口(1、2)构成差分端口(A),单端口(3、4)构成差分端口(B),单端口(5、6)构成差分端口(C),单端口(7、8)构成差分端口(D);所述耦合器还包括:用于连接单端口的四条半波长耦合传输线(10、20、30、40),用于连接差分端口的四条四分之一波长的非耦合传输线(50、60、70、80)。实现对差分信号进行功率分配、滤波处理及共模信号抑制的同时,简化耦合器的结构、降低加工成本且能够获得更高的频率选择性的技术效果。
【专利说明】
一种平衡式滤波分支线耦合器
技术领域
[0001 ]本发明涉及射频通信技术领域,尤其涉及一种平衡式滤波分支线耦合器。
【背景技术】
[0002]现如今,随着射频通信系统的快速发展,平衡式电路由于其抗电磁干扰能力强、共模抑制好以及与其它平衡式电路方便连接等优点得到广泛应用。分支线耦合器作为微波系统中重要的一类器件,它能够实现对微波信号进行功率与相位分配,在实现各种功能的微波组件,馈电网络以及整机中,发挥着重要的作用。因此,平衡式分支线耦合器设计显得很重要。
[0003]另外,融合设计在多功能集成方面更具有优势,其原因在于融合设计可以实现器件的多功能融合,进一步促进小型化及集成化。因此,在平衡式分支线耦合器设计中,为了集成滤波功能,常常进行融合设计。近几年,已有平衡式分支线耦合器设计的相关报道,并提出用四段耦合传输线构成的平衡式分支线耦合器的设计方案,然而其存在没有共模抑制的缺陷;对此为了获得高共模抑制且融合滤波功能的耦合器,耦合结构被用来替代耦合传输线,其频率选择性及共模抑制大大提高,然而此类设计都是双层设计且结构复杂、成本高、频率选择性还有提升空间。目前还没有单层结构平衡式滤波分支线耦合器设计的相关报道,因此提出一种高频率选择性的单层平衡式滤波分支线耦合器是非常有必要的。

【发明内容】

[0004]本发明针对现有技术中存在的,平衡式滤波分支线耦合器为双层设计且结构复杂、成本高、频率选择性有待提升的技术问题,提供了一种单层结构的平衡式滤波分支线耦合器,实现对差分信号进行功率分配、滤波处理及共模信号抑制的同时,简化耦合器的结构、降低加工成本且能够获得更高的频率选择性的技术效果。
[0005]本发明实施例提供了一种平衡式滤波分支线耦合器,包括:
[0006]依次间隔设置的第一单端口、第二单端口、第三单端口、第四单端口、第五单端口、第六单端口、第七单端口和第八单端口 ;
[0007]所述第一单端口与所述第二单端口通过第一传输线连接,所述第三单端口与所述第四单端口通过第二传输线连接,所述第五单端口与所述第六单端口通过第三传输线连接,所述第七单端口与所述第八单端口通过第四传输线连接;其中,所述第一至所述第四传输线均为半波长耦合传输线,且电长度均为第一电长度;
[0008]所述第一单端口和所述第二单端口构成第一差分端口,所述第三单端口和所述第四单端口构成第二差分端口,所述第五单端口和所述第六单端口构成第三差分端口,所述第七单端口和所述第八单端口构成第四差分端口;
[0009]所述第一差分端口与所述第二差分端口之间通过第五传输线连接,所述第二差分端口与所述第三差分端口之间通过第六传输线连接,所述第三差分端口与所述第四差分端口之间通过第七传输线连接,所述第四差分端口与所述第一差分端口之间通过第八传输线连接;其中,所述第五至所述第八传输线均为四分之一波长的非耦合传输线,所述第五传输线和所述第七传输线的电长度均为第二电长度,所述第六传输线和所述第八传输线的电长度均为第三电长度。
[0010]可选的,所述第一至第八单端口中任一端口的阻抗为50欧姆,所述第一电长度具体为180°,所述第二电长度具体为90°,所述第三电长度具体为90°。
[0011]可选的,任一所述半波长耦合传输线包括:第一线段、第二线段和第三线段;所述第一线段和所述第二线段设置于同一层面上,且所述第一线段和所述第二线段之间设置有一间隙;所述第三线段设置于另一层面上;所述第一线段和所述第二线段的设置位置与所述第三线段的设置位置相对。
[0012]可选的,所述第一线段的长度为第一长度,所述第二线段的长度为第二长度,所述第三线段的长度为第三长度;所述第一长度、所述间隙的宽度和所述第二长度三者的总和与所述第三长度相等。
[0013]可选的,所述第一差分端口与所述耦合器的信号输入端口相连,所述第二差分端口、所述第三差分端口和所述第四差分端口均与所述耦合器的信号输出端口相连;其中,所述第四差分端口作为隔离端口。
[0014]可选的,通过以所述第一差分端口作为所述耦合器的信号输入端口、所述第二差分端口作为所述耦合器的信号输出端口,形成用于传输信号的第一传输信道;通过以所述第一差分端口作为所述耦合器的信号输入端口、所述第三差分端口作为所述耦合器的信号输出端口,形成用于传输信号的第二传输信道;
[0015]所述第一传输信道和所述第二传输信道分别具有四个传输零点;通过调节所述第一传输线的奇、偶模阻抗,来控制调节所述第一传输信道的带宽、所述第二传输信道的带宽、所述第一传输信道的部分传输零点的位置和所述第二传输信道的部分传输零点的位置。
[0016]可选的,通过调节所述第二传输线的奇、偶模阻抗,来控制调节所述第一传输信道的带宽和所述第一传输信道的部分传输零点的位置。
[0017]可选的,通过调节所述第三传输线的奇、偶模阻抗,来控制调节所述第二传输信道的部分传输零点的位置。
[0018]可选的,通过调节所述第四传输线的奇、偶模阻抗,来控制调节所述第二传输信道的带宽和所述第四差分端口的隔离度。
[0019]可选的,通过调节所述第五至所述第八传输线中至少一传输线的阻抗,来控制所述親合器的信号输出端口的功率输出比。
[0020]本发明中提供的一个或多个技术方案,至少具有如下技术效果或优点:
[0021 ]由于在本发明中,平衡式滤波分支线耦合器,包括:依次间隔设置的第一单端口、第二单端口、第三单端口、第四单端口、第五单端口、第六单端口、第七单端口和第八单端口 ;所述第一单端口与所述第二单端口通过第一传输线连接,所述第三单端口与所述第四单端口通过第二传输线连接,所述第五单端口与所述第六单端口通过第三传输线连接,所述第七单端口与所述第八单端口通过第四传输线连接;其中,所述第一至所述第四传输线均为半波长耦合传输线;所述第一单端口和所述第二单端口构成第一差分端口,所述第三单端口和所述第四单端口构成第二差分端口,所述第五单端口和所述第六单端口构成第三差分端口,所述第七单端口和所述第八单端口构成第四差分端口 ;所述第一差分端口与所述第二差分端口之间通过第五传输线连接,所述第二差分端口与所述第三差分端口之间通过第六传输线连接,所述第三差分端口与所述第四差分端口之间通过第七传输线连接,所述第四差分端口与所述第一差分端口之间通过第八传输线连接;其中,所述第五至所述第八传输线均为四分之一波长的非耦合传输线。也就是说,通过构建单层平衡式滤波分支线耦合器结构,以及在其上融合平衡式滤波结构,实现对差分信号进行功率分配、滤波处理及共模信号抑制的同时,简化耦合器的结构、降低加工成本且该设计具有多传输零点、频率选择性好的技术效果。有效地解决了平衡式分支线滤波耦合器为双层设计且结构复杂、成本尚、频率选择性有待提升的技术冋题。
【附图说明】
[0022]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
[0023]图1为本发明实施例提供的一种平衡式滤波分支线耦合器的结构示意图;
[0024]图2为本发明实施例提供的半波长耦合传输线的结构示意图;
[0025]图3为本发明实施例提供的采用图2所示的半波长耦合传输线的平衡式滤波分支线耦合器的结构示意图;
[0026]图4为本发明实施例提供的一种平衡式滤波分支线耦合器的尺寸示意图;
[0027]图5为本发明实施例提供的一种平衡式滤波分支线耦合器的仿真差模响应图;
[0028]图6为本发明实施例提供的一种平衡式滤波分支线耦合器的两个差分输出端口的仿真相位差响应图;
[0029]图7为本发明实施例提供的一种平衡式滤波分支线耦合器的仿真共模响应图。
【具体实施方式】
[0030]本发明实施例通过提供一种平衡式滤波分支线耦合器,解决了现有技术中平衡式分支线滤波耦合器为双层设计且结构复杂、成本高、频率选择性有待提升的技术问题,实现了对差分信号进行功率分配、滤波处理及共模信号抑制的同时,简化耦合器的结构、降低加工成本且能够获得更高的频率选择性的技术效果。
[0031]本发明实施例的技术方案为解决上述技术问题,总体思路如下:
[0032]本发明实施例提供了一种平衡式滤波分支线耦合器,包括:依次间隔设置的第一单端口、第二单端口、第三单端口、第四单端口、第五单端口、第六单端口、第七单端口和第八单端口 ;所述第一单端口与所述第二单端口通过第一传输线连接,所述第三单端口与所述第四单端口通过第二传输线连接,所述第五单端口与所述第六单端口通过第三传输线连接,所述第七单端口与所述第八单端口通过第四传输线连接;其中,所述第一至所述第四传输线均为半波长耦合传输线,且电长度均为第一电长度;所述第一单端口和所述第二单端口构成第一差分端口,所述第三单端口和所述第四单端口构成第二差分端口,所述第五单端口和所述第六单端口构成第三差分端口,所述第七单端口和所述第八单端口构成第四差分端口 ;所述第一差分端口与所述第二差分端口之间通过第五传输线连接,所述第二差分端口与所述第三差分端口之间通过第六传输线连接,所述第三差分端口与所述第四差分端口之间通过第七传输线连接,所述第四差分端口与所述第一差分端口之间通过第八传输线连接;其中,所述第五至所述第八传输线均为四分之一波长的非耦合传输线,所述第五传输线和所述第七传输线的电长度均为第二电长度,所述第六传输线和所述第八传输线的电长度均为第三电长度。
[0033]可见,在本发明实施例中,通过构建单层平衡式滤波分支线耦合器结构,以及在其上融合平衡式滤波结构,实现对差分信号进行功率分配、滤波处理及共模信号抑制的同时,简化耦合器的结构、降低加工成本且该设计具有多传输零点、频率选择性好的技术效果。有效地解决了平衡式分支线滤波耦合器为双层设计且结构复杂、成本高、频率选择性有待提升的技术问题。
[0034]为了更好的理解上述技术方案,下面将结合说明书附图以及具体的实施方式对上述技术方案进行详细的说明,应当理解本发明实施例以及实施例中的具体特征是对本申请技术方案的详细的说明,而不是对本申请技术方案的限定,在不冲突的情况下,本发明实施例以及实施例中的技术特征可以相互组合。
[0035]实施例一
[0036]请参考图1,本发明实施例提供了一种平衡式滤波分支线耦合器,包括:
[0037]依次间隔设置的第一单端口1、第二单端口 2、第三单端口 3、第四单端口 4、第五单端口5、第六单端口6、第七单端口7和第八单端口8;其中,第一至第八单端口(I?8)中任一端口的阻抗为50欧姆;
[0038]第一单端口I与第二单端口 2通过第一传输线10连接,第三单端口 3与第四单端口 4通过第二传输线20连接,第五单端口 5与第六单端口 6通过第三传输线30连接,第七单端口 7与第八单端口8通过第四传输线40连接;其中,第一至第四传输线(1、20、30、40)均为半波长耦合传输线,且电长度均为第一电长度(具体可为180°);
[0039]第一单端口 I和第二单端口 2构成第一差分端口 A,第三单端口 3和第四单端口 4构成第二差分端口 B,第五单端口 5和第六单端口 6构成第三差分端口 C,第七单端口 7和第八单端口 8构成第四差分端口D;
[0040]第一差分端口A与第二差分端口 B之间通过第五传输线50连接,第二差分端口 B与第三差分端口 C之间通过第六传输线60连接,第三差分端口 C与第四差分端口 D之间通过第七传输线70连接,第四差分端口D与第一差分端口A之间通过第八传输线80连接;其中,第五至第八传输线(50、60、70、80)均为四分之一波长的非耦合传输线,第五传输线50和第七传输线70的电长度均为第二电长度(具体可为90°),第六传输线60和第八传输线80的电长度均为第三电长度(具体可为90° )。
[0041]请参考图2,在本申请的一种【具体实施方式】中,任一所述半波长耦合传输线包括:第一线段a、第二线段b和第三线段c;
[0042]第一线段a和第二线段b设置于同一层面Pl上,且第一线段a和第二线段b之间设置有一间隙d;第三线段c设置于另一层面P2上;第一线段a和第二线段b设置在层面Pl的第一位置上,第三线段c设置在层面P2的第二位置上,所述第一位置与所述第二位置相对。在具体实施过程中,层面Pl和层面P2可为间隔且平行的两个层面;第一线段a的长度为第一长度,第二线段b的长度为第二长度,第三线段c的长度为第三长度,所述第一长度、间隙d的宽度和所述第二长度三者的总和与所述第三长度相等。
[0043]进一步,请参考图3,第一至所述第四传输线(10、20、30、40)均为如图2所示的结构的耦合传输线。具体的,第一传输线10包括线段11、线段12、线段13和间隙14;第二传输线20包括线段21、线段22、线段23和间隙24;第三传输线30包括线段31、线段32、线段33和间隙34;第四传输线40包括线段41、线段42、线段43和间隙44;其中,线段(11、21、31、41)分别对应图2中的第一线段a,线段(12、22、32、42)分别对应图2中的第二线段b,线段(13、23、33、43)分别对应图2中的第三线段c,间隙(I4、24、34、44)分别对应图2中的间隙d。第一传输线10的奇模阻抗为Zcil、偶模阻抗为Zel,第二传输线20的奇模阻抗为Ζο2、偶模阻抗为Ze2,第三传输线30的奇模阻抗为Ζο3、偶模阻抗为Ze3,第四传输线40的奇模阻抗为Ζο4、偶模阻抗为Ze4。
[0044]在具体实施过程中,第一差分端口A与所述耦合器的信号输入端口相连,第二差分端口B、第三差分端口C和第四差分端口D均与所述耦合器的信号输出端口相连;其中,第四差分端口 D作为隔离端口。
[0045]具体的,通过以第一差分端口A作为所述耦合器的信号输入端口、第二差分端口B作为所述耦合器的信号输出端口,形成用于传输信号的第一传输信道Cba;通过以第一差分端口A作为所述親合器的信号输入端口、第三差分端口C作为所述親合器的信号输出端口,形成用于传输信号的第二传输信道Cca;第一传输信道Cba和第二传输信道Cca分别具有四个传输零点(两个外侧传输零点和两个内侧传输零点)ο需要指出的是:
[0046](I)通过调节第一传输线10的奇、偶模阻抗Zc^Ze3l,来控制调节第一传输信道Cba的带宽、第二传输信道Ca的带宽、第一传输信道Cba的部分传输零点(具体可为两个外侧传输零点)的位置和第二传输信道Cca的部分传输零点(具体可为两个外侧传输零点)的位置;
[0047](2)通过调节第二传输线20的奇、偶模阻抗Zc^Ze2,来控制调节第一传输信道Cba的带宽、第一传输信道Cba的部分传输零点(具体可为两个内侧传输零点)的位置和第二传输信道Cca的带宽;
[0048](3)通过调节第三传输线30的奇、偶模阻抗Ζο3、Ζβ3,来控制调节第二传输信道Cca的部分传输零点(具体可为两个外侧传输零点)的位置;
[0049 ] (4)通过调节第四传输线40的奇、偶模阻抗Zo4、Ze4,来控制调节第二传输信道Cca的带宽和第四差分端口 D的隔离度。
[0050]另外,通过调节第五至所述第八传输线(50、60、70、80)中至少一传输线的阻抗,来控制所述耦合器的信号输出端口的功率输出比,例如,通过调整第五传输线50的阻抗等于第七传输线70的阻抗、第六传输线60的阻抗等于第八传输线80的阻抗,使第二差分端口 B的输出功率和第三差分端口 C的输出功率均为第一差分端口 A的输入功率的一半。在具体实施过程中,第五传输线和第七传输线阻抗相同(设定为Z2),第六传输线和第八传输线阻抗相同(设定为Z3);根据以上控制原则,可根据设计所需的预设带宽、零点位置与功率输出比,得到具体的ZehZc^Ze^Zc^ZehZc^Ze^Zc^Z^Zs的值,并基于这些具体值设计出符合指标要求的平衡式分支耦合器实物。
[0051]请参考图4,为与图3所示单层平衡式滤波分支耦合器结构对应的一种耦合器硬件版图。结合图3和图4,第一传输线10的线段11的一端分别与第一单端口 I和第八传输线80连接,第一传输线10的线段12的远离线段11的一端分别与第二单端口 2和第五传输线50连接,线段13分别与线段11和线段12平行间隔设置;第二传输线20的线段21的一端分别与第三单端口 3和第五传输线50连接,第二传输线20的线段22的远离线段21的一端分别与第四单端口 4和第六传输线60连接,线段23分别与线段21和线段22平行间隔设置;第三传输线30的线段31的一端分别与第五单端口 5和第六传输线60连接,第三传输线30的线段32的远离线段31的一端分别与第六单端口 6和第七传输线70连接,线段33分别与线段31和线段32平行间隔设置;第四传输线40的线段41的一端分别与第七单端口 7和第七传输线70连接,第四传输线40的线段42的远离线段41的一端分别与第八单端口 8和第八传输线80连接,线段43分别与线段41和线段42平行间隔设置。
[0052]其中,线段13的长度通过L1表示,线段11(或线段12)与线段13的间距通过S1表示,线段(11、12、13)宽度相等且均通过W1表示;线段23的长度通过L2表示,线段21(或线段22)与线段23的间距通过S2表示,线段(21、22、23)宽度相等且均通过W2表示;线段33的长度通过L3表示,线段31(或线段32)与线段33的间距通过S3表示,线段(31、32、33)宽度相等且均通过W3表示;线段43的长度通过L4表示,线段41 (或线段42)与线段43的间距通过S4表示,线段(41、42、43)宽度相等且均通过W4表示;
[0053]另外,第五传输线50和第七传输线70的尺寸相同,长度由其电长度决定且通过L5表示,宽度通过1表示;第六传输线60和第八传输线80的尺寸相同,长度由其电长度决定且通过L6表示,宽度通过W6表示;线段11和线段12之间间隙14的宽度通过L7表示,线段21和线段22之间间隙24的宽度通过L8表示,线段31和线段32之间间隙34的宽度通过L9表示,线段41和线段42之间间隙44的宽度通过Liq表示。
[0054]下面结合图4所示的耦合器结构图,给出所述耦合器的内部结构参数,以在中心频率1.71GHz上实现以上介绍的具有滤波功能的平衡式滤波分支线耦合器。其具体结构参数为:Li = 52mm,L2 = 5 Imm,L3 = 55.4mm,L4 = 50.8mm,L5 = 24.7mm,L6 = 24.8mm,L7 = 0.4mm,Ls =
0.4mm,Lg = 0.4mm,L1 = 0.6mm,Wi = 1.8mm,ff2 = 2.9mm,ff3 = 0.2mm,ff4=2.5mm,ff5 = 6.74mm,ff6=4.2mm ,Si = 0.5mm,S2 = 0.5mm,S3 = 0.7mm,S4= I.94mm。
[0055]根据上述一系列具体参数,采用仿真器对所设计的耦合器进行仿真以获得仿真结果,仿真结果如图5-图7所示。图5-图7中的曲线根据信号的S参数绘制,S参数即散射参数,是微波传输中的一项重要参数。图5为上述具体尺寸耦合器的差模响应图,Sdd表示本设计耦合器的差分信号的S参数,当其工作的中心频率在1.71GHz时,实现了差模信号的等功率分配,插入损耗为ldB,差模回波损耗在1.68GHz至1.73GHz内小于10dB。图6为上述具体尺寸耦合器的相位差响应图,在通带内,B、C端口相位差(ZSddCA-ZSddBA)为(90±10s)°。图7为上述具体尺寸耦合器的共模响应图,S。。表示本设计耦合器的共模信号的S参数,在通带内,共模信号抑制均在20dB以上。
[0056]总而言之,在本发明实施例中,通过构建单层平衡式滤波分支线耦合器结构,以及在其上融合平衡式滤波结构,实现对差分信号进行功率分配、滤波处理及共模信号抑制的同时,简化耦合器的结构、降低加工成本且该设计具有多传输零点、频率选择性好的技术效果。有效地解决了平衡式分支线滤波耦合器为双层设计且结构复杂、成本高、频率选择性有待提升的技术问题。
[0057]尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
[0058]显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
【主权项】
1.一种平衡式滤波分支线耦合器,其特征在于,包括: 依次间隔设置的第一单端口(I)、第二单端口(2)、第三单端口(3)、第四单端口(4)、第五单端口(5)、第六单端口(6)、第七单端口(7)和第八单端口(8); 所述第一单端口(I)与所述第二单端口( 2)通过第一传输线(1)连接,所述第三单端口(3)与所述第四单端口(4)通过第二传输线(20)连接,所述第五单端口(5)与所述第六单端口(6)通过第三传输线(30)连接,所述第七单端口(7)与所述第八单端口(8)通过第四传输线(40)连接;其中,所述第一至所述第四传输线(1、20、30、40)均为半波长耦合传输线,且电长度均为第一电长度; 所述第一单端口(I)和所述第二单端口(2)构成第一差分端口(A),所述第三单端口(3)和所述第四单端口(4)构成第二差分端口(B),所述第五单端口(5)和所述第六单端口(6)构成第三差分端口(C),所述第七单端口(7)和所述第八单端口(8)构成第四差分端口(D); 所述第一差分端口(A)与所述第二差分端口(B)之间通过第五传输线(50)连接,所述第二差分端口(B)与所述第三差分端口(C)之间通过第六传输线(60)连接,所述第三差分端口(C)与所述第四差分端口(D)之间通过第七传输线(70)连接,所述第四差分端口(D)与所述第一差分端口(A)之间通过第八传输线(80)连接;其中,所述第五至所述第八传输线(50、60、70、80)均为四分之一波长的非耦合传输线,所述第五传输线(50)和所述第七传输线(70)的电长度均为第二电长度,所述第六传输线(60)和所述第八传输线(80)的电长度均为第三电长度。2.如权利要求1所述的平衡式滤波分支线耦合器,其特征在于,所述第一至第八单端口(I?8)中任一端口的阻抗为50欧姆,所述第一电长度具体为180°,所述第二电长度具体为90°,所述第三电长度具体为90°。3.如权利要求1所述的平衡式滤波分支线耦合器,其特征在于,任一所述半波长耦合传输线包括:第一线段(a)、第二线段(b)和第三线段(c);所述第一线段(a)和所述第二线段(b)设置于同一层面上,且所述第一线段(a)和所述第二线段(b)之间设置有一间隙(d);所述第三线段(C)设置于另一层面上;所述第一线段(a)和所述第二线段(b)的设置位置与所述第三线段(c)的设置位置相对。4.如权利要求3所述的平衡式滤波分支线耦合器,其特征在于,所述第一线段(a)的长度为第一长度,所述第二线段(b)的长度为第二长度,所述第三线段(C)的长度为第三长度;所述第一长度、所述间隙(d)的宽度和所述第二长度三者的总和与所述第三长度相等。5.如权利要求1所述的平衡式滤波分支线耦合器,其特征在于,所述第一差分端口(A)与所述耦合器的信号输入端口相连,所述第二差分端口(B)、所述第三差分端口(C)和所述第四差分端口(D)均与所述耦合器的信号输出端口相连;其中,所述第四差分端口(D)作为隔离端口。6.如权利要求1所述的平衡式滤波分支线耦合器,其特征在于,通过以所述第一差分端口(A)作为所述耦合器的信号输入端口、所述第二差分端口(B)作为所述耦合器的信号输出端口,形成用于传输信号的第一传输信道;通过以所述第一差分端口(A)作为所述耦合器的信号输入端口、所述第三差分端口(C)作为所述耦合器的信号输出端口,形成用于传输信号的第二传输信道; 所述第一传输信道和所述第二传输信道分别具有四个传输零点;通过调节所述第一传输线(10)的奇、偶模阻抗,来控制调节所述第一传输信道的带宽、所述第二传输信道的带宽、所述第一传输信道的部分传输零点的位置和所述第二传输信道的部分传输零点的位置。7.如权利要求6所述的平衡式滤波分支线耦合器,其特征在于,通过调节所述第二传输线(20)的奇、偶模阻抗,来控制调节所述第一传输信道的带宽和所述第一传输信道的部分传输零点的位置。8.如权利要求6所述的平衡式滤波分支线耦合器,其特征在于,通过调节所述第三传输线(30)的奇、偶模阻抗,来控制调节所述第二传输信道的部分传输零点的位置。9.如权利要求6所述的平衡式滤波分支线耦合器,其特征在于,通过调节所述第四传输线(40)的奇、偶模阻抗,来控制调节所述第二传输信道的带宽和所述第四差分端口(D)的隔禺度。10.如权利要求1所述的平衡式滤波分支线耦合器,其特征在于,通过调节所述第五至所述第八传输线(50、60、70、80)中至少一传输线的阻抗,来控制所述耦合器的信号输出端口的功率输出比。
【文档编号】H01P5/12GK106025471SQ201610343673
【公开日】2016年10月12日
【申请日】2016年5月23日
【发明人】施金, 强俊, 曹青华, 张威, 秦伟, 陈建新, 包志华
【申请人】南通大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1