Cmos工艺中多晶硅电阻的制造方法
【技术领域】
[0001]本发明涉及一种半导体集成电路制造工艺方法,特别是涉及一种CMOS工艺中多晶硅电阻的制造方法。
【背景技术】
[0002]在半导体制造过程中,一般会特别有一层光刻定义高阻区域,通过注入来制作多晶硅的高电阻。如图1A至图1B所示,是现有CMOS工艺中多晶硅电阻的制造方法各步骤中的结构不意图;现有CMOS工艺中多晶娃电阻的制造方法包括步骤:
[0003]如图1A所示,在半导体衬底如硅衬底101表面形成场氧层102,场氧层102隔离出有源区,有源区即为通过场氧层102围绕的硅区域,用于形成有源器件,如CMOS工艺中的NMOS器件和PMOS器件都形成于有源区中。
[0004]之后在娃衬底101表面依次形成栅介质层如栅氧化层103和多晶娃层。
[0005]采用光刻刻蚀工艺多所述多晶硅层进行刻蚀同时形成NMOS器件的多晶硅栅104a、PMOS器件的多晶硅栅104b和多晶硅电阻104c。
[0006]如图1B所示,接着采用单独的光罩,进行光刻形成光刻胶图形105定义出多晶硅电阻104c的注入区域。以光刻胶图形105为掩膜进行多晶硅电阻104c的注入来调节多晶娃电阻104c的阻值。
[0007]接着完成NMOS器件和PMOS器件的其它工艺。
[0008]由上可知,多晶硅电阻104的电阻调节需要单独采用一次光刻,需要增加额外的光罩和离子注入,成本较高。
【发明内容】
[0009]本发明所要解决的技术问题是提供一种CMOS工艺中多晶硅电阻的制造方法,能降低成本。
[0010]为解决上述技术问题,本发明提供的CMOS工艺中多晶硅电阻的制造方法包括如下步骤:
[0011]步骤一、依次在半导体衬底表面形成栅介质层和多晶硅层。
[0012]步骤二、采用光刻刻蚀工艺多所述多晶硅层进行刻蚀同时形成NMOS器件的多晶硅栅、PMOS器件的多晶硅栅和多晶硅电阻。
[0013]步骤三、采用NMOS器件的N型源漏注入的光罩定义出所述N型源漏注入的注入区域,所述N型源漏注入的注入区域同时包括所述多晶硅电阻的形成区域。
[0014]步骤四、进行所述N型源漏注入在所述NMOS器件的多晶硅栅两侧形成N+掺杂的源漏区,所述N型源漏注入同时将N型杂质注入到所述多晶硅电阻中。
[0015]步骤五、采用PMOS器件的P型源漏注入的光罩定义出所述P型源漏注入的注入区域,所述P型源漏注入的注入区域同时包括所述多晶硅电阻的形成区域。
[0016]步骤六、进行所述P型源漏注入在所述PMOS器件的多晶硅栅两侧形成P+掺杂的源漏区,所述P型源漏注入同时将P型杂质注入到所述多晶硅电阻中。
[0017]步骤七、采用快速热退火对所述NMOS器件的源漏区、所述PMOS器件的源漏区以及所述多晶硅电阻的杂质进行激活,所述多晶硅电阻由步骤四注入的N型杂质和步骤六注入的P型杂质的叠加确定。
[0018]进一步的改进是,步骤一中所述半导体衬底为硅衬底。
[0019]进一步的改进是,步骤一中所述栅介质层为采用热氧化工艺形成的栅氧化层。
[0020]进一步的改进是,步骤三和步骤四组成的整体步骤能和步骤五和步骤六组成的整体步骤在工艺顺序上互换。
[0021]进一步的改进是,步骤二对所述多晶硅层进行刻蚀之后还包括进行所述NMOS器件的N型轻掺杂漏注入以及所述PMOS器件的P型轻掺杂漏注入的工艺步骤。
[0022]进一步的改进是,在所述NMOS器件的N型轻掺杂漏注入以及所述PMOS器件的P型轻掺杂漏注入完成之后还包括在所述NMOS器件的多晶硅栅、所述PMOS器件的多晶硅栅和所述多晶硅电阻的侧面形成侧墙的工艺步骤。
[0023]进一步的改进是,步骤二对所述多晶硅层进行刻蚀之后还包括在所述NMOS器件的多晶硅栅、所述PMOS器件的多晶硅栅和所述多晶硅电阻的侧面形成侧墙的工艺步骤。
[0024]进一步的改进是,步骤七的所述快速热退火之后还包括在所述多晶硅电阻的顶部表面和侧面形成金属硅化物阻挡层的步骤。
[0025]进一步的改进是,在所述硅衬底表面形成有场氧层,由所述场氧层隔离出有源区。
[0026]进一步的改进是,所述场氧层为局部氧化工艺形成的局部场氧层。
[0027]进一步的改进是,所述场氧层为采用浅沟槽隔离工艺形成浅沟槽场氧层。
[0028]进一步的改进是,所述多晶硅电阻位于所述场氧层顶部。
[0029]进一步的改进是,所述NMOS器件位于所述有源区中;所述PMOS器件位于所述有源区中。
[0030]本发明通过将多晶硅电阻的掺杂由N型杂质和P型杂质的叠加来调节,这样使得多晶硅电阻的杂质注入能够分开两次进行,其中一次和CMOS工艺中的NMOS器件的源漏注入同时进行、另一次和PMOS器件的源漏注入同时进行,这样就不需要单独采用一次光刻工艺定义以及单独注入来进行多晶硅电阻的掺杂,从而能降低成本。
【附图说明】
[0031]下面结合附图和【具体实施方式】对本发明作进一步详细的说明:
[0032]图1A-图1B是现有CMOS工艺中多晶硅电阻的制造方法各步骤中的结构示意图;
[0033]图2是本发明实施例CMOS工艺中多晶硅电阻的制造方法的流程图;
[0034]图3A-图3D是本发明实施例CMOS工艺中多晶硅电阻的制造方法各步骤中的结构示意图。
【具体实施方式】
[0035]如图2所示,是本发明实施例CMOS工艺中多晶硅电阻4c的制造方法的流程图;如图3A至图3D所示,是本发明实施例CMOS工艺中多晶硅电阻4c的制造方法各步骤中的结构示意图。本发明实施例CMOS工艺中多晶硅电阻4c的制造方法包括如下步骤:
[0036]步骤一、如图3A所示,依次在半导体衬底如硅衬底I表面形成栅介质层3和多晶娃层。
[0037]较佳为,所述栅介质层3为采用热氧化工艺形成的栅氧化层。在所述硅衬底I表面形成有场氧层2,由所述场氧层2隔离出有源区,即由所述场氧层2围绕区域的硅组成有源区。所述场氧层2为局部氧化工艺形成的局部场氧层或为采用浅沟槽隔离工艺形成浅沟槽场氧层。
[0038]步骤二、如图3A所示,采用光刻刻蚀工艺多所述多晶硅层进行刻蚀同时形成NMOS器件的多晶硅栅4a、PMOS器件的多晶硅栅4b和多晶硅电阻4c。
[0039]较佳为,所述多晶硅电阻4c