半导体封装件的制法

文档序号:8382360阅读:557来源:国知局
半导体封装件的制法
【技术领域】
[0001] 本发明涉及一种半导体封装件的制法,尤指一种具中介板的半导体封装件的制 法。
【背景技术】
[0002] 现行的覆晶技术因具有缩小芯片封装面积及缩短讯号传输路径等优点,目前已经 广泛应用于芯片封装领域,例如;芯片尺寸构装(化ipScalePackage,CSP)、芯片直接贴附 封装(DirectQiipAttached,DCA)W及多芯片模块封装(Multi-QiipModule,MCM)等型 态的封装模块,其均可利用覆晶技术而达到封装的目的。
[0003] 于覆晶封装制程中,因芯片与封装基板的热膨胀系数的差异甚大,故芯片外围的 凸块无法与封装基板上对应的接点形成良好的接合,使得凸块容易自封装基板上剥离。 另一方面,随着集成电路的积集度的增加,因芯片与封装基板之间的热膨胀系数不匹配 (mismatch),其所产生的热应力(thermalstress)与翅曲(wa巧age)的现象也日渐严重, 其结果将导致芯片与封装基板之间的电性连接的可靠度(reliability)下降,并造成信赖 性测试的失败。
[0004] 为了解决上述问题,遂发展出W半导体基材作为中介结构的制程,其通过于一封 装基板与一半导体芯片之间增设一娃中介板(siliconinte巧oser),因为该娃中介板与该 半导体芯片的材质接近,故可有效避免热膨胀系数不匹配所产生的问题。
[0005] 请参阅图1,其为现有具娃中介板的堆找封装结构的剖视图。如图所示,现有的封 装结构除了能避免前述问题外,相较于直接将半导体芯片接置于封装基板的情况,现有的 封装结构也可使封装结构的版面面积更加缩小。
[0006] 举例来说,一般封装基板最小的线宽/线距只可做到12/12微米,而当半导体芯片 的输入输出(I/O)数增加时,由于线宽/线距已无法再缩小,故须加大封装基板的面积W提 高布线数量,W便于接置高输入输出(I/O)数的半导体芯片;相对地,由于图1的封装结构 通过将半导体芯片11接置于一具有娃贯孔(t虹OU曲siliconvia,TSV)的娃中介板12上, W该娃中介板12做为一转接板,进而将半导体芯片11电性连接至封装基板13上,而娃中 介板12可利用半导体制程做出3/3微米或W下的线宽/线距,故当半导体芯片11的输入 输出(I/O)数增加时,该娃中介板12的面积已足够连接高输入输出(I/O)数的半导体芯片 11。此外,因为该娃中介板12具有细线宽/线距的特性,其电性传输距离较短,所W连接于 该娃中介板12的半导体芯片11的电性传输速度(效率)也较将半导体芯片直接接置封装 基板的速度(效率)来得快。
[0007] 然而,现有的封装结构容易因娃中介板翅曲而造成焊料桥接(solderbridge)巧口 图1所示)或不沾焊料(non-wetting)(未图标)的现象发生,焊料桥接的现象会造成产品短 路,不沾焊料的现象会造成产品断路或是电性品质不佳的问题,进而造成产品可靠度不佳。 [000引因此,如何避免上述现有技术中的种种问题,实为目前业界所急需解决的课题。

【发明内容】

[0009] 有鉴于上述现有技术的缺失,本发明的目的为提供一种半导体封装件的制法,能 增进接合品质。
[0010] 本发明的半导体封装件的制法包括:提供一承载件,其上设置有至少一具有相对 的第一表面与第二表面的半导体芯片,且该半导体芯片W其第一表面接置于该承载件上, 且该第二表面上接置有多个第一导电组件;将一具有相对的第H表面与第四表面的中介板 W其第H表面接置于该等第一导电组件上,该中介板具有多个嵌埋其中且电性连接该第H 表面的导电柱;于该承载件上形成包覆该半导体芯片与中介板的封装层,令该封装层具有 面向该承载件的底面与其相对的顶面;从该中介板的第四表面移除部分厚度的该中介板与 封装层,W外露该导电柱的一端于该第四表面;W及移除该承载件。
[0011] 于前述的制法中,于移除部分厚度的该中介板与封装层之后,还包括于该中介板 的第四表面与该封装层的顶面上形成电性连接该导电柱的线路重布层,并还包括于该线路 重布层上形成多个第二导电组件。
[0012] 依上所述的半导体封装件的制法,于移除部分厚度的该中介板与封装层之后,还 包括进行切单步骤,又该封装层为封装胶体或干膜,且移除部分厚度的该中介板与封装层 的方式W研磨为之。
[0013] 于本发明的制法中,该第一导电组件与第二导电组件为焊球,且该承载件为胶带。
[0014] 所述的制法中,该第H表面还包括连接该导电柱的线路层,且该半导体芯片为已 知良品晶粒。
[0015] 由上可知,本发明的半导体封装件的制法W封装层包覆中介板与第一导电组件, 因此能有效避免中介板翅曲,并能增进中介板与半导体芯片间的接合品质;此外,本发明的 制法能在中介板的范围外进行扇出的线路重布,所W能有效缩减中介板的尺寸,并增加输 入输出数,进而降低整体成本;此外,本发明能重新配置半导体封装件中的多个半导体芯 片,故能提升整体产出。
【附图说明】
[0016] 图1为现有具娃中介板的堆找封装结构的剖视图。
[0017] 图2A至图21为本发明的半导体封装件的制法及该半导体封装件的应用例的剖视 图。
[0018] 主要组件符号说明
[0019] 11 21 半导体芯片 12 禮中介板 13、30 封装基板 20 承载件 21a 第一表面 2化 第二表面 22 第一导电组件 23 中介板 23a 第兰表面 23b 第四表面 231 导电柱 232 线路层
[0020] 24 封装层 24a 底面 24b 顶面 25 线路重布层 26 第二导电組件 2 半导体封装件 31 底胶。
【具体实施方式】
[0021] W下藉由特定的具体实施例说明本发明的实施方式,本领域技术人员可由本说明 书所掲示的内容轻易地了解本发明的其它优点及功效。
[0022] 须知,本说明书所附图式所绘示的结构、比例、大小等,均仅用于配合说明书所掲 示的内容,W供本领域技术人员的了解与阅读,并非用于限定本发明可实施的限定条件,故 不具技术上
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1