用于从记录载体上读出信息的装置的利记博彩app

文档序号:6749405阅读:141来源:国知局
专利名称:用于从记录载体上读出信息的装置的利记博彩app
技术领域
本发明涉及一种用于从记录载体上读出信息的装置,该装置包括一个读出头(Rmr1),放大装置(74),用于放大由所述读出头读出的信号,均衡装置(76),用于均衡由所述读出头读出的信号,位检测器装置(80),用于检测由读出头读出信号的各个位将其提供给该装置所提供的硬盘驱动器上。从USP5559646中可以了解这种装置并且将这种装置用于从例如硬盘上读出信息。但是,还应该注意到,本发明不局限于在磁领域中的应用。本发明同样可以应用于光学领域。因此,在光学领域的应用中,这种读出头可以被理解为是一种光电二极管,正如同在光记录中所使用的那样,并且作为例子在下面将要讨论,通过光盘上的指纹可能导致信号位移。
用于磁性(MR)头的放大器可以检测到在MR电阻中非常小的变化(一般为1%)并且放大这些信号。这些MR元件是由电压或电流来进行偏置。由于磁场,这些MR头中的电阻变化可以导致能够由检测放大器所检测到的小信号电压和/或电流变化。这些MR头的偏置导致了磁头中的DC电压。MR检测放大器必须是与这些磁头进行AC耦合。为了避免在数据频谱的低端导致数据失真的滤波现象,这种AC耦合需具有长时间的稳定,一般为1μs。诸如那些在热起伏期间而导致的大的瞬态现象可以经过AC耦合并可以导致所述放大器过载,在长的周期内将导致数据的丢失。
本发明的目的在于提供一种改进的用于从记录载体上读出信息的装置。根据本发明,该装置的特征在于它进一步包括DC纠错装置(78),用于响应一个误差信号从输入信号中减去纠错值从而获得一个DC纠错过的输出信号,位检测装置(80),用于检测基于所述DC纠错输出信号的位序列,误差信号产生装置(82、83、85),用于产生所述误差信号以响应所述DC纠错输出信号和位序列。
本发明基于下列认识。
MR磁头在盘上以非常低的高度(一般为10nm)飞转。当与盘上微粒产生碰撞时,动能转化为热能。MR元件的阻抗增加(最大为大约10-20%)。当偏置电流保持恒定时,基线电压(即,输出信号的低频分量)快速增加。另外,所需信号的信号幅度变化不超过10-20%。在热起伏之后,MR元件缓慢冷却。这些大量所不希望有的基线位移可以在长时间内使读出放大器饱和。
尽管可以通过在前置放大器的输入级中使用非线性控制从而避免这种饱和,关于这个可以参看申请日为12-11-1998(PHN 17177)、在前申请但还没有公开的、申请号为98402802.7的欧洲专利申请,但是余下的基线位移还是可以在长时间内导致数据的丢失。
通过执行附加的(快速)基线纠错,可以进一步抑制热起伏的影响。另外,在热起伏可能严重使读出电路失真的情况中,还需要增加检测电路来检测热起伏,例如,以便于冷却读出电路中的控制电路。这种热起伏是权利要求4中的主题。
将参考附图中所公开的最佳实施例来详细探讨本发明的这些以及其它方面,其中

图1显示了包括一个非线性跨导放大器的读出放大器电路,图2显示了用于产生控制电流的非线性跨导放大器装置的放大特性,图3显示了用于读出放大器电路并作为时间函数的一个输入信号,该信号由于热起伏而失真,图4显示了两个作为时间函数的输出信号,一个用于带有线性跨导放大器的读出放大器,另一个用于带有非线性跨导放大器的读出放大器,图5显示了根据本发明装置的一个实施例,该装置带有一个用于(另外的)纠错热起伏的DC纠错电路,图6显示了图5的DC纠错电路的详细构成,以及图7显示了用于检测热起伏的检测器电路。
首先,简述包括一个非线性跨导放大器的放大器电路,该电路在欧洲专利申请号为98400243.6、其申请日为05-02-1998(PHN 16750)中有所描述,它可用于本发明读出装置中的输入放大器。
图1的放大器电路有用于耦合具有磁性元件1的磁性读出头(未示出)的输入端1‘和1’‘,该磁性电阻值为Rmr。所使用的npn型的第一晶体管T1具有经电阻R1与恒定电压的第一端(+)相连的集电极,并有经偏置电流源4与恒定电压的第二端(-)相连的发射极。该发射极端还与磁性元件1的一端相连。所使用的npn型的第二晶体管T2具有经电阻R1与恒定电压的第一端(+)相连的集电极端,并有与磁性元件1的另一端以及与偏置电流源16相连的发射极端。晶体管T1的基极经具有电容值C的第一电容元件6与晶体管T2的发射极相连。晶体管T2的基极经具有电容值C的第二电容元件8与晶体管T1的发射极相连。端10、12构成放大器电路的输出端。
非线性跨导放大器14带有分别与放大器电路的输出端10、12相连的第一和第二输入端。放大器14有分别与晶体管T1和晶体管T2耦合的第一和第二输出端。将跨导放大器4设计为可以在其第一和第二输出端提供控制电流以响应电压Vin。更特别地,图2展示了用于产生控制电流i1和i2的跨导放大器14的两种可能的特性。图2示出了作为输入电压Vin的函数的控制电流i1和i2。在图中可以清楚地看出这个非线性特性。图2示出了随输入电压电平的增大而在斜率上的逐渐增加(除了其记号之外)。取代它的是,还可能具有每个都具有线性特性的两个区域,其中高输入电压区中的特性斜率比低电压区的斜率更为陡峭。图2示出了随输入电压电平的增大而在斜率上的逐渐增加。偏置电流源4产生电流Imr+Ia而电流源16产生电流Imr-Ia。Ia是流过晶体管T1和T2的静态电流,而Imr是流过MR元件1的偏置电流。
应该注意到,图1中的实施例仅是示意性的并且仅显示了用于解释本发明所需的那些部分。尤其是,图1没有显示需要用来实现读出放大器的常规设置的所有元件。但是,所述的那些元件都是本领域技术人员所公知的。
下面将描述放大器电路的功能。如同从USP5559646中所了解的那样,所述放大器电路是基于交叉耦合结构的。这对于噪声和带宽而言是最佳的。由电容6和8所构成的AC耦合是通过经跨导放大器14从输出反馈到输入(晶体管T1和T2的基极)再到输出(端10、12)进行偏置。在现有技术中,跨导放大器14显示了线性特性。该AC耦合时间常数因此固定而且较大。
可以将AC耦合时间常数表示为C*(Rmr+Rin)/2*Gm*R1。其中Rin等于k*T/q*Ia。非线性跨导14因此为小输入信号提供了一个较大的时间常数,但是为较大信号提供了小的时间常数。实际上,最后结果是放大器的低频截止点被位移到用于较高输入信号电平的更高频率部分。
图1的实施例显示了一个单条形磁性元件。在上述在先申请的欧洲专利申请号为98400243.6中已经公开了用于双条形磁性头的放大器电路的一个实施例。
图3示出了可用于图1的放大器电路的一个输入信号。热起伏导致该输入信号的突然增加。图4示出了两个输出信号。表示‘线性’的那个由显示线性控制特性的放大器电路来获得,而表示为‘非线性’的输出信号由图1中的读出放大器来获得。可以清楚地看到,呈正弦叠加在热起伏信号上的所需信号经热起伏后还可以看得到,此时该热起伏信号的峰值减小了。
在下一级电路中,上述读出放大器电路后面可以有DC纠错电路。这个DC纠错电路可以作用于具有较高幅度的信号,以便于在该纠错电路中获得热起伏的进一步的减少。
图5示出了根据本发明读出装置的一个实施例,该实施例带有上述的DC纠错(或基线纠错)电路。磁性头Rmr与表示如同参考图1所描述的非线性放大器电路的方框70相连。方框70的输出与方框72的输入相连,方框72实现了AC耦合并且可以是高通滤波器电路或一个电容的形式。方框72的输出与包括一个可变增益放大器的方框74的输入相连,方框74有一个与方框76相连的输出端,而方框76是均衡滤波器的形式。均衡滤波器76的输出与在其输入信号上进行DC纠错的方框78相连。方框78的一个输出端与位检测器框80和减法器单元82相连,而78的输出是经一个延迟单元83与减法器单元82相连的。位检测器框80的输出与输出端88相连,并且经滤波器单元85与减法器单元82的第二输入端相连。减法器单元82的输出端经由A表示的连接与纠错单元78的控制输入相连。
非线性放大器电路70的功能是抑制热起伏以避免前置放大器的溢出。例如,假设,在读出头的输出信号Rmr中,定义为热起伏VTA的幅度与信息信号的峰对峰幅度VPP的幅度之比的幅度比R最大为20,则在不理想的条件下,放大器70可能会导致其输出信号的比率在10左右。在方框72中的AC耦合以及方框74和76中的信号处理的影响下,比率R进一步减少,例如,其值减小到3。在这种情况下,可以进一步抑制由于执行DC基线纠错而带来的热起伏的影响。
如果基线纠错的目标是将到达位检测器的输入信号的平均值为零,则控制环的性能将依赖于特定的数据模式,特别是当环路快速反应之时(如同需要来纠错热起伏)。因此,首先在减法器82中删除所有的数据(数据本身以及滤波过的数据,这些数据是反馈来补偿信号中的ISI)。结果信号即误差信号由基线和噪声所组成。原则上,控制变得不依赖于数据并且可以快速。
为了实现在减法器82中纠错误差信号,需要在滤波器单元85中将位于位检测器单元80的输出端的被检测的数据信号滤波。滤波器单元85具有这种滤波响应H(f),它可以在位检测器单元80的输入端复制ISI结构。滤波器H(f)的脉冲响应函数在原则上等于检测器80的‘目标’响应(尽管还可以使用其它的脉冲响应选择,特别是当DC纠错环路是异步时)。另外,可以通过延迟单元83纠错在位检测器单元80和滤波器单元85中所产生的延迟。对于位检测器单元80是限幅器形式的情况,由于不使用方框83和85可以简化电路。
图6详细示出了可以实现DC纠错的完整电路。产生一个误差信号,它是输入到位检测器单元80上的输入信号与位检测器单元80的输出信号(可能是滤波过的)之差,即,实际数据与可能的ISI之差。该位检测器单元80可以是异步的,或可以包括一个采样器。由减法器单元82所获得的这个误差信号经由A表示的线馈送到包括在DC纠错单元78中的积分电路84中。该积分电路84的输出信号是对于减法器单元86输入信号中DC值的一个测量,它还是对在读出电路的这个级中热起伏的剩余影响的一个测量。因此,DC纠错的功能是将位于由A表示的线上的误差信号控制到零。
DC纠错是基于该误差信号的。由于方框82中已经从误差信号中删除了数据,所以,原则上仅反馈了DC补偿或基线误差信号,而不反馈数据。因此,DC纠错不能使数据失真。这与现有技术中为解决该问题使用的方法相反,比如,当检测到热起伏时,AC耦合的截止频率被暂时切换到一个较高值。同样,方框72中的AC耦合的非线性控制会影响数据。由于这个原因,放大器输入中的非线性控制仅能避免放大器级的过载。余下的纠错要由基于误差信号的基线纠错来完成。
通过使DC纠错快速进行(通过增加环路的增益),即使有攻击性的热起伏存在,也可以读出数据而不会产生大量的误差。另外,使用ECC技术,可以经过大多数热起伏而读出数据而不会有无法纠错的误差。快速检测需要短的环路延迟。更可取地,均衡器不应该在环路中(如同图5所示)并且位检测器的延迟应该短。通常,通过为控制环路使用预先位检测来取代在后的位检测从而可以减小后者的延迟。
DC纠错控制环路可以是非线性的,对于小的幅度起伏而言,环路的时间常数相对较大,而对于较大的幅度起伏而言,时间常数较小。可以通过增加环路增益来实现使环路中的时间常数变得较小。这可以通过在方框82和84之间插入一个合适的非线性方框87从而以自动方式实现。这个非线性应该是奇异的,并且应该基本上提供随着输入信号幅度的增加而增加的增益。对于足够大的信号幅度,这个增益可以再次变平从而限制作为结果的输出信号的动态范围并且能简化电路实现方式。
非线性提供额外的环路增益并因此能快速响应偏离所需位置的较大偏差。
通过引入一些滞后现象,可以将增加的环路增益维持稍长时间从而减少环路稳定响应尾部的持续时间。
图7显示了用于检测剩余起伏的电路装置,即,用于检测在位检测器之前的任何起伏效应的装置,这种检测可能在使用前述抑制和补偿技术之后进行。图9的电路装置包括一个低通滤波器单元90,它有一个与比较器电路92和94的输入端耦合的输出端。比较器电路的输出端与组合器电路96的相应输入端相连,该组合器电路96具有与单触发电路98相连的输出端。
为了提高读出装置的可靠性,需要使用热起伏检测器。它可以提示读出装置数据信号的相应部分可能存在问题。可以采取预防措施从而提高读出装置的总体性能。
检测热起伏的现有方法是检测读出信号的峰值并检测它们是否保持在某个限制范围内。该过程是依赖于数据(PW50)并且通过DC-补偿来实现的。原则上,热起伏检测器应该跟随着信号的基线并且应该能检测到失真。前置放大器和通道IC中的热起伏检测器不需要是一样的。在前置放大器中,热起伏的检测是不依赖于它们是否在读出通道中被纠错过,这种纠错已经合并入通道IC中。该路径通过图5中的方框72到82来确定,尽管应该强调这种读出通道路径可以包括其它电路。
在本发明中,热起伏检测是在通道IC中进行的,通过在使用前述抑制和补偿技术之后检测在位检测器之前所剩余的任何热起伏。这些剩余的热起伏影响以短期的DC偏移形式存在于出现在图7和8中的减法电路82输出端的误差信号中。为了检测出现在包含在误差信号中的额外干扰中的这种偏移,这些额外干扰诸如码间干扰和噪声,首先将误差信号输入到低通滤波器中。然后分别将它与正负门限值+Vth和-Vth进行比较。当输入到比较器92和94中的信号超过其中一个门限值时,就检测到剩余的热起伏偏移了。将比较器单元92和94的输出信号在组合器96中进行组合,单触发电路98可以延长显示剩余热起伏偏移存在的检测脉冲。可以将单稳电路98的输出信号用做通道IC外部的用于误差纠错电路的‘擦除’显示信号,或用做通道IC内部电路的控制信号。可以将该控制信号用来指示通道IC内的读出PLL进行惯性跟踪或使通道IC内的AGC电路冷却。
虽然已经参照最佳实施例对本发明进行了描述,但是可以理解的是,本发明不局限于这些例子。因此,在不脱离由权利要求所限定的本发明范围的情况下,各种变型对于本领域技术人员而言是显而易见的。例如,如同参考图5、6和7所解释的那样,所执行的DC纠错的检测以及该检测后产生一个热起伏检测信号过程可以与参考图1到4所描述的使用非线性放大器进行的检测分开使用。同样,可以使用热起伏检测器而不使用基于误差信号的基线纠错。另外,本发明存在于每个新颖的特征和这些特征的组合中。
权利要求
1.用于从记录载体上读出信息的装置,该装置包括读出头(Rmr1),用于放大由所述读出头读出信号的放大器装置(74),用于均衡由所述读出头读出信号的均衡器装置(76),用于检测由所述读出头读出信号中各个位的位检测装置(80),其特征在于该装置进一步包括DC纠错装置(78),用于响应一误差信号从输入信号中减去一个纠错值以获得一个DC纠错过的输出信号,基于该DC纠错过的输出信号,位检测装置(80)用于检测位序列,误差信号产生装置(82、83、85),用于产生误差信号以响应DC纠错过的输出信号和位序列。
2.如权利要求1所述的装置,其特征在于所述误差信号产生装置包括用于从DC纠错过的输出信号或滤波过的信号中减去位序列的减法装置(82),其中DC纠错装置包括用于将误差信号积分以获得纠错信号的积分装置(84),以及用于从输入信号中减去该纠错信号的减法器装置(86)。
3.如权利要求1所述的装置,其特征在于所述装置进一步包括非线性放大装置(87),用于在将所述误差信号输入到DC纠错装置之前非线性放大所述误差信号。
4.如权利要求1所述的装置,其特征在于它进一步包括比较器装置(92),用于将低通滤波过的误差信号与门限值相比,用于响应超过所述门限值的低通滤波过的误差信号而产生一个热起伏检测信号的装置(98)。
5.带有如前面任一个权利要求所述的装置的硬盘驱动器。
6.用于从记录载体上读出信息的装置,该装置包括一读出头(Rmr1),用于放大由所述读出头读出信号的放大器装置(74),用于均衡由所述读出头读出信号的均衡器装置(76),用于检测由所述读出头读出信号中各个位的位检测装置(80),其特征在于该装置进一步包括比较器装置(92),用于将低通滤波过的误差信号与门限值相比较,用于响应超过所述门限值的低通滤波过的误差信号而产生一个热起伏检测信号的装置(98)。
全文摘要
本发明公开了一种从诸如HDD这样的记录载体上读出信息的装置。所述装置包括一个读出头(R
文档编号G11B5/00GK1292923SQ99803920
公开日2001年4月25日 申请日期1999年11月8日 优先权日1998年11月12日
发明者J·O·沃尔曼, J·W·M·博格曼斯 申请人:皇家菲利浦电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1