数字计算器的制造方法

文档序号:6647095阅读:219来源:国知局
数字计算器的制造方法
【专利摘要】一种数字计算器,包含一数字键组、一运算键组、一主要显示器及一处理电路,处理电路电性连接数字键组、运算键组及主要显示器且于数字键组及运算键组被触动后将被按下的各数字键的数字信息或各数字键的数字信息经过各运算键运算后产生的数字信息显示于主要显示器。数字计算器还包含一辅助显示器、一记忆模块及一辅助键组。辅助显示器电性连接处理电路;记忆模块电性连接处理电路;辅助键组电性连接处理电路且于辅助键组被触压后令处理电路控制将记忆模块记录的数字信息显示于辅助显示器。
【专利说明】数字计算器

【技术领域】
[0001]本实用新型涉及一种数字计算器,特别是涉及一种双屏幕的数字计算器。

【背景技术】
[0002]现有的数字计算器只有单一屏幕,因此每次只能显示一笔数据内容,且后来输入的资料会覆盖原来输入的数据。当用户在计算过程中需要其中一笔数据,必须手写在便条纸上,十分不便。因此,需要一种可以克服现有技术缺失的数字计算器。


【发明内容】

[0003]本实用新型的目的在于提供一种可以克服现有技术缺失的数字计算器。
[0004]本实用新型的数字计算器包含一数字键组、一运算键组、一主要显示器及一处理电路,该处理电路电性连接该数字键组、该运算键组及该主要显示器且于该数字键组及该运算键组被触动后将被按下的各该数字键的数字信息或各该数字键的数字信息经过各该运算键运算后产生的数字信息显示于该主要显示器。
[0005]该数字计算器还包含一辅助显示器、一记忆模块及一辅助键组。该辅助显示器电性连接该处理电路;该记忆模块电性连接该处理电路;该辅助键组电性连接该处理电路且于该辅助键组被触压后令该处理电路控制将该记忆模块记录的数字信息显示于该辅助显示器。
[0006]第一实施例中,该辅助键组包含一剪下键,电性连接该处理电路且于该剪下键被触压后令该处理电路控制将该主要显示器所显示的数字信息记录于该记忆模块且显示于该辅助显示器。该辅助键组还包含一贴上键,电性连接该处理电路且于该贴上键被触压后令该处理电路控制将该辅助显示器显示的数字信息转由该主要显示器显示。该辅助键组还包含一清除键,电性连接该处理电路且于该清除键被触压后令该处理电路控制将该辅助显示器的数字信息清除。
[0007]第二实施例中,该辅助键组还包含一记忆键,电性连接该处理电路且于该记忆键被触压后令该处理电路控制该辅助显示器动态显示每次经过各该运算键运算后产生的数字信息。该辅助键组还包含一总和键,电性连接该处理电路且于该总和键被触压后令该处理电路控制该记忆模块记录且于该辅助显示器动态显示每次经过各该运算键加总运算后产生的数字信息。该辅助键组还包含一税率键,电性连接该处理电路且于该税率键被触压后令该处理电路控制该记忆模块记录且于该辅助显示器动态显示当前的税率。
[0008]第三实施例中,该键板还包含一 M+键、一 M-键及一 MR键,该记忆模块具有一第一记忆单元,该辅助键组包含一第一记忆键,电性连接该处理电路且于该第一记忆键被触压后令该处理电路控制将经过M+键、M-键或MR键运算后产生的数字信息记录在第一记忆单元,并于该辅助显示器显示。该记忆模块具有一第二记忆单元,该辅助键组还包含一第二记忆键,电性连接该处理电路且于该第二记忆键被触压后令该处理电路控制将经过M+键、M-键或MR键运算后产生的数字信息记录在第二记忆单元,并于该辅助显示器显示。该记忆模块具有一第三记忆单元,该辅助键组还包含一第三记忆键,电性连接该处理电路且于该第三记忆键被触压后令该处理电路将经过M+键、M-键或MR键运算后产生的数字信息记录在第三记忆单元,并于控制该辅助显示器显示。
[0009]本实用新型的有益效果在于:利用该辅助键组被触压后令该处理电路控制将该记忆模块记录的数字信息显示于该辅助显示器,可以克服现有技术缺失。

【专利附图】

【附图说明】
[0010]图1是本实用新型数字计算器的一个电路方块图;
[0011]图2是本实用新型数字计算器的第一实施例;
[0012]图3是本实用新型数字计算器的第二实施例;
[0013]图4是本实用新型数字计算器的第三实施例。

【具体实施方式】
[0014]下面结合附图及实施例对本实用新型进行详细说明。
[0015]参阅图1,本实用新型的数字计算器100包含一处理电路10、一显示模块11、一键板12、一电池13及一记忆模块14。
[0016]显示模块11具有一主要显示器111及一辅助显示器112。处理电路10具有一显示控制模块102及一计算模块101。键板12包括一数字键组121、一运算键组122及一辅助键组123。各组件的作用详细说明如下。
[0017]处理电路10电性连接显示模块11、键板12、电池13及记忆模块14,且于键板12的数字键组121及运算键组122被触动后,将被按下的各数字键的数字信息,或各数字键的数字信息经过各运算键运算后产生的数字信息,显示于主要显示器111。
[0018]辅助显示器112、记忆模块14及辅助键组123都电性连接处理电路10,且于辅助键组123被触压后,令处理电路10控制将记忆模块14记录的特定数字信息显示于辅助显示器112。
[0019]以下提供本实用新型的三个实施例的详细说明。
[0020]参阅图1及图2,本实用新型的第一实施例中,辅助键组123包含一剪下键51、一贴上键52及一清除键53,当剪下键51被触压后,令处理电路10控制将主要显示器111所显示的数字信息记录于记忆模块14且显示于辅助显示器112。当贴上键52被触压后,令处理电路10控制将记忆模块14记录的数字信息输出至主要显示器111,使辅助显示器112显示的数字信息转由主要显示器111显示。当清除键53被触压后,令处理电路10控制将记忆模块14记录的数字信息清除,以清除辅助显示器112的数字信息。
[0021]参阅图1及图3,本实用新型的第二实施例中,辅助键组123包含一记忆键61、一总和键62及一税率键63,当记忆键61被触压后,令处理电路10控制记忆模块14记录经过各运算键运算后产生的数字信息,并于辅助显示器112显示,如进行多次运算,则辅助显示器112动态显示每次经过各运算键运算后产生的数字信息。当总和键62被触压后,令处理电路10加总每次经过各运算键运算后产生的数字信息并将总和值记录于记忆模块14。当税率键63被触压后,于数字键组121输入税率,令处理电路10控制记忆模块14记录且于该辅助显示器112动态显示当前的税率。
[0022]参阅图1及图3,本实用新型的第三实施例中,键板12还包含一 M+键、一 M-键及一MR键(图未示),记忆模块14具有一第一记忆单元、第二记忆单元及一第三记忆单元(图未示),辅助键组123包含一第一记忆键71、一第二记忆键72及一第三记忆键73,当第一记忆键71被触压后,令处理电路10控制将经过M+键、M-键或MR键运算后产生的数字信息记录在第一记忆单元,并于辅助显示器112显示。当第二记忆键72被触压后,令处理电路10控制将经过M+键、M-键或MR键运算后产生的数字信息记录在第二记忆单元,并于辅助显示器112显示。当第三记忆键73被触压后,令处理电路10控制将经过M+键、M-键或MR键运算后产生的数字信息记录在第三记忆单元,并于辅助显示器112显示。于上述实施例中,该辅助键组123的数量为三个,但可依实际需求而有不同数量,并不限于此。
[0023]本实用新型的有益效果在于:利用辅助键组123被触压后,令处理电路10控制将记忆模块14记录的数字信息显示于辅助显示器112,可以克服现有技术缺失。
【权利要求】
1.一种数字计算器,包含一数字键组、一运算键组、一主要显示器及一处理电路,该处理电路电性连接该数字键组、该运算键组及该主要显示器且于该数字键组及该运算键组被触动后将被按下的各该数字键的数字信息或各该数字键的数字信息经过各该运算键运算后产生的数字信息显示于该主要显示器;其特征在于:该数字计算器还包含: 一辅助显示器,电性连接该处理电路; 一记忆模块,电性连接该处理电路,用于记忆一特定数字信息 '及 一辅助键组,具有多个按键,用于电性连接该处理电路且于该辅助键组被触压后令该处理电路控制将该记忆模块记录的特定数字信息显示于该辅助显示器。
2.根据权利要求1所述的数字计算器,其特征在于:该辅助键组包含: 一剪下键,电性连接该处理电路且于该剪下键被触压后令该处理电路控制将该主要显示器所显示的数字信息记录于该记忆模块且显示于该辅助显示器; 一贴上键,电性连接该处理电路且于该贴上键被触压后令该处理电路控制将该辅助显示器显示的数字信息转由该主要显示器显示;及 一清除键,电性连接该处理电路且于该清除键被触压后令该处理电路控制将该辅助显示器的数字信息清除。
3.根据权利要求1所述的数字计算器,其特征在于:该辅助键组还包含: 一记忆键,电性连接该处理电路且于该记忆键被触压后令该处理电路控制该辅助显示器动态显示每次经过各该运算键运算后产生的数字信息; 一总和键,电性连接该处理电路且于该总和键被触压后令该处理电路控制该记忆模块记录且于该辅助显示器动态显示每次经过各该运算键加总运算后产生的数字信息;及 一税率键,电性连接该处理电路且于该税率键被触压后令该处理电路控制该记忆模块记录且于该辅助显示器动态显示当前的税率。
4.根据权利要求1所述的数字计算器,其特征在于:该键板还包含一M+键、一 M-键及一 MR键,该记忆模块具有一第一记忆单元、一第二记忆单元,及一第三记忆单元,该辅助键组包含: 一第一记忆键,电性连接该处理电路且于该第一记忆键被触压后令该处理电路控制将经过M+键、M-键或MR键运算后产生的数字信息记录在第一记忆单元,并于该辅助显示器显示; 一第二记忆键,电性连接该处理电路且于该第二记忆键被触压后令该处理电路控制将经过M+键、M-键或MR键运算后产生的数字信息记录在第二记忆单元,并于该辅助显示器显示;及 一第三记忆键,电性连接该处理电路且于该第三记忆键被触压后令该处理电路控制将经过M+键、M-键或MR键运算后产生的数字信息记录在第三记忆单元,并于该辅助显示器显不O
【文档编号】G06F15/02GK204166526SQ201420567471
【公开日】2015年2月18日 申请日期:2014年9月29日 优先权日:2014年9月29日
【发明者】庄宇傑 申请人:逻辑电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1