一种多处理器平台的航空电子核心处理的制造方法
【专利摘要】本实用新型公开了一种多处理器平台的航空电子核心处理机,包括多个最小处理器系统电路、多个板间通讯总线电路、一个板内通讯总线电路、一个调试与下载电路;板间通讯总线电路与对应的最小处理器系统电路连接,调试与下载电路连接上位机与最小处理系统电路中。本实用新型通过利用多处理器平台的软硬件资源,高效、实时、安全的实现了航空电子的任务处理;通过采用通用化模块设计思想,通过丰富的背板总线技术实现了处理数据的传输、调度及共享,并最终突破单处理器平台的局限,达到航空电子核心处理机小型化、通用化的目的。
【专利说明】—种多处理器平台的航空电子核心处理机
【技术领域】
[0001 ] 本实用新型涉及航空电子任务处理系统【技术领域】。
【背景技术】
[0002]在航空电子产品的任务处理系统【技术领域】,综合核心处理机中的处理机任务可以分为高性能处理任务和高安全实时控制任务。传统的核心处理机设计采用单处理器平台,面对实时性强、数据量大的高性能处理任务时不能很好的满足最后完成时限、最坏执行时间等任务指标。
[0003]随着任务处理系统对模块通用化的要求不断提高,研制小型化、通用化的核心处理机模块是航空电子任务处理系统技术的重要发展方向。
【发明内容】
[0004]针对现有技术的不足,本实用新型的目的在于提供一种多处理器平台的航空电子核心处理机,一方面针对不同类型的任务特点,利用多处理器平台的软硬件资源,高效、实时、安全的实现了航空电子的任务处理;另一方面采用通用化模块设计思想,通过丰富的背板总线技术实现了处理数据的传输、调度及共享,并最终突破单处理器平台的局限,达到航空电子核心处理机小型化、通用化的目的。
[0005]本实用新型的目的通过以下技术方案实现:
[0006]一种多处理器平台的航空电子核心处理机,包括多个最小处理器系统电路、多个板间通讯总线电路、一个板内通讯总线电路、一个调试与下载电路;
[0007]板间通讯总线电路与对应的最小处理器系统电路连接,为各个最小处理系统电路接收和发送模块间通讯所需的任务控制、调度及数据信息;
[0008]板内通讯总线电路与各个最小处理器系统电路连接,为各个最小处理系统电路互相传输所需的任务控制、调度及数据信息;
[0009]调试与下载电路通过与上位机相连,下载包括逻辑代码和操作系统代码等配置项,并将其写到最小处理系统电路中。
[0010]依据上述特征,航空电子核心处理机还包括电源电路,所述电源电路为最小处理器系统电路、板内数据通讯总线电路、板间数据通讯总线电路、调试与下载电路提供相应的电源信号。
[0011]依据上述特征,所述最小处理器系统电路包含CPU、内存、外存、可编程逻辑器件。
[0012]与现有技术相比,本实用新型的有益效果在于:
[0013]a)由于采用多个最小处理器系统电路,本实用新型相比传统的采用单处理器方案的航空电子核心处理机,在任务处理的运算能力、安全性、实时性方面有较大的改善,降低了任务执行失败概率的同时,避免了因任务失效导致故障在系统中蔓延的灾难性后果。
[0014]b)由于采用通用化模块设计思想,本实用新型相比传统的航空电子核心处理机具有较强数据传输、调度及共享能力。多个最小处理器系统电路为模块所提供的高集成度,在降低设计难度的同时给电子设备小型化提供了必要条件。
【专利附图】
【附图说明】
[0015]图1为本实用新型一种多处理器平台的航空电子核心处理机的示意图;
[0016]图2为本实用新型中最小处理器系统电路的不意图;
[0017]图3为本实用新型中板内数据总线通讯电路的示意图;
[0018]图4为本实用新型中板间数据总线通讯电路的示意图;
[0019]图5为本实用新型中调试与下载电路的示意图。
【具体实施方式】
[0020]为使对本实用新型的结构特征及所达成的功效又更进一步的了解和认识,用以较佳的实施例及附图配合详细说明,说明如下:
[0021]如图1所示,本实用新型一种多处理器平台的航空电子核心处理机包括电源电路、最小处理器系统电路、板内通讯总线电路、板间通讯总线电路、调试与下载电路,所述的电源电路作为模块的能源总供应端,为最小处理器系统电路、板内数据通讯总线电路、板间数据通讯总线电路、调试与下载电路适配相应的电源信号;所述的最小处理器系统作为模块的处理核心,通过板内通讯总线电路及板间通讯总线电路,接收未处理或已处理的任务控制、调度及数据信息,有目的性的进行进一步处理及发送;板内通讯总线电路作为模块内部各最小处理系统电路的数据通信桥梁,为各个最小处理系统电路互相传输所需的任务控制、调度及数据信息;板间通讯总线电路作为模块与模块之间的数据通信桥梁,为各个最小处理系统电路接收和发送模块间通讯所需的任务控制、调度及数据信息;调试与下载电路作为模块中最小处理系统电路的配置端,与连接上位机相连,下载包括逻辑代码和操作系统代码等配置项,并将其烧写到最小处理系统电路中,实现对最小处理系统的配置。下面对其中部分电路的实例进行详细介绍。
[0022]最小处理器系统电路(见图2)
[0023]在最小处理器系统电路中,CPU作为核心处理单元,主要功能为对数据进行算术运算和逻辑运算;内存作为高速存储器,主要功能为暂存CPU中的运算数据;外存作为大容量存储器,主要功能为存储操作系统及应用程序;可编程逻辑器件作为设置单元,主要功能为适配上电时序以及通过逻辑粘合实现最小系统总线通讯;
[0024]板内数据通讯总线电路(见图3)
[0025]在板内数据通讯总线电路中,总线控制器作为板内通讯总线的接口单元,主要功能是为板内通讯总线提供标准接口,以实现各最小处理器系统电路之间的物理连接。
[0026]板间数据总线通讯电路(见图4)
[0027]在板间数据通讯总线电路中,总线控制器作为板间通讯总线的接口单元,主要功能是为板间通讯总线提供标准接口,以实现各最小处理器系统电路与模块外部的通讯总线端口物理连接。
[0028]调试与下载电路(见图5)
[0029]在调试和下载电路中,下载总线协议芯片作为调试与下载电路中下载总线的接口单元,主要功能是为下载总线提供标准接口 ;下载总线电平转换芯片作为下载总线的驱动单元,主要功能是实现下载总线的传输电平转换。
[0030]综上所述,仅为本实用新型的较佳实施例而已,并非用来限定本实用新型实施的范围,凡依本实用新型权利要求范围所述的形状、构造、特征及精神所为的均等变化与修饰,均应包括与本实用新型的权利要求范围内。
【权利要求】
1.一种多处理器平台的航空电子核心处理机,其特征在于包括多个最小处理器系统电路、多个板间通讯总线电路、一个板内通讯总线电路、一个调试与下载电路; 板间通讯总线电路与对应的最小处理器系统电路连接,为各个最小处理系统电路接收和发送模块间通讯所需的任务控制、调度及数据信息; 板内通讯总线电路与各个最小处理器系统电路连接,为各个最小处理系统电路互相传输所需的任务控制、调度及数据信息; 调试与下载电路通过与上位机相连,下载包括逻辑代码和操作系统代码等配置项,并将其写到最小处理系统电路中。
2.根据权利要求1所述的航空电子核心处理机,其特征在于还包括电源电路,所述电源电路为最小处理器系统电路、板内数据通讯总线电路、板间数据通讯总线电路、调试与下载电路提供相应的电源信号。
3.根据权利要求1所述一种多处理器平台的航空电子核心处理机,其特征在于所述最小处理器系统电路包含CPU、内存、外存、可编程逻辑器件。
【文档编号】G06F13/40GK204009886SQ201420496835
【公开日】2014年12月10日 申请日期:2014年8月29日 优先权日:2014年8月29日
【发明者】吴韬, 胡尧 申请人:中国航空无线电电子研究所