SoC集成电路自动布局设计中的模组、宏单元、标准单元同步布局的收敛方法和系统的利记博彩app

文档序号:6608477阅读:280来源:国知局
专利名称:SoC 集成电路自动布局设计中的模组、宏单元、标准单元同步布局的收敛方法和系统的利记博彩app
技术领域
本发明属于半导体集成电路及微电子技术领域,具体涉及一种SoC集成电路自动布局 设计中的模组、宏单元、标准单元同步布局的收敛系统和方法。
背景技术
集成电路设计技术是当今电子与信息工业的最重要与基本的关键技术。在这一关键技 术中,计算机辅助设计工具技术(EDA)是其中最重要的组成技术之一。计算机辅助设计 工具技术又有数种不同用途的软件技术所组成,其中,集成电路版图布局技术是一种把电 子线路中的元器件按集成电路制造所要求的设计规则自动地安置在给定空间的技术,没有 这种技术,当今的大规模集成电路芯片设计是无法实现的。
集成电路布局技术是针对一个电路中大量的基本单元(标准单元或称作Standard Cell)和宏模块(Macro Cell)进行合理的物理坐标位置分配,使得所有的基本单元和宏 模块(通称为节点)在一个指定的空间中互不交叠地拥有自己的地盘,并且要求相互连接 的节点间的相对位置最近,总连线长度最短,且电学信号在其上的性能必须达到电路所要 求的时序要求。对于标准单元的布局问题,最基本的实现方法是布局算法(Placement), 学术界和工业界都已有成熟的算法和应用软件。布局算法在理论上被证明为一个"NP-完 全"问题,即布局问题的计算量及对内存的要求是随着节点数量的增加呈指数式增加,也 就是说,如果一个布局算法对于1万个节点的计算没有问题,但对于1万零1个节点就可 能超出同一台计算机的容量和所要求完成的时间了。在当今的SoC级集成电路时代, 一个 电路就包含几百万甚至几千万以上的节点,并以每18个月翻一倍的速度增加,这样,现 有的算法及计算能力永远无法满足集成电路设计工业对布局软件的要求,解决这一 SoC集 成电路布局难题,不仅对于我国的集成电路工业有着重要的促进作用,而且也能产生长远 的经济效益。本发明提供了一种能够适合集成电路规模无限扩大情况下的模组、宏单元、标准单元 同步自动布局的收敛方法和系统,使得布局的效果不受电路规模的限制,并达到面积小、 拥挤度低、计算时间短的优异结果。 发明内容本发明提供了一种自动布局设计中的模组、宏单元、标准单元同步布局的收敛方法和系统,技术实现方案如下-SoC集成电路版图的自动布局任务是要把该电路中的模组、宏单元及标准单元自动地 按电路性能要求放入到指定的空间中,如

图1所示,引脚PAD组内的空间即为布局的空间, 通常布局的空间与引脚PAD组间预留一定的空间用于电源及内部部件与引脚之间的连线, 图l中的虚线框内即为布局空间模组(或称软模组)是指该模组内的布局还未完成,模 组的边界未定,可以在布局过程中改变,模组可以有多个,本例中为S1;宏单元是指已完 成设计的子电路,宏单元的面积、高度通常比较大,而且边界是确定的,本例中的宏单元 为M1, M2, ... M6;标准单元是指具有统一高度的已设计完成的基本单元电路,通常指 与非门等基本逻辑单元, 一个电路中有大量的标准单元逻辑门。自动布局的过程是把上述 的模组、宏单元及标准单元按电路要求最优化地放置到布局空间中。布局的具体过程及确 保收敛的步骤如下1. 标准单元集合提取由于标准单元的数量极大,不利于布局算法的收敛及计算机资源的利用。每个标准单 元称为一个节点,为了简化太多节点所造成的算法复杂化,需对原来的节点图进行提取。 把关系密切的多个标准单元节点组成一个集合(Cluster),用集合当作新的节点,大大简化 了原来的节点图,如图2中灰色部分所示。这一简化节点图的算法称为Hyper-Graph方法, 可从公开文献中找到。2. 4-分法分割给定的布局空间如图3所示,把一个给定的布局空间平均地分成4等份,如图中Q0, Ql, Q2, Q3 ,并计算出每个区域的中心位置p0, pl, p2, p3作为布局时节点所处的坐标。3. 初始布局随机地把所有节点一个一个地分布到以上所分的区域中的中心位置上,并确保每个区 域中所分到的节点的总面积不会超过给定区域所容许的面积,如图4所示。4. 布局优化如图5所示,布局优化的过程是把所有节点在不同的区域中进行交换,并计算交换后 的目标函数值,当所有节点都交换一次后结束,并把具有最小目标函数值的布局找出来作 为结果,具体过程如下(4.1) 计算当前布局的目标函数值,目标函数一般有节点间的连线长度、时域延迟、 连线密度等构成;(4.2) 计算每一个节点对于当前目标函数值的贡献值,并把其对于其他区域的贡献 值也计算出来,并按最大值至最小值递降排序;(4.3) 选择当前排序中处于最前面的节点,并选择与之函数值最大的一个区域,进 行节点交换,并保证相关区域的面积不超过区域所容许的极限,超过区域面积极限者不进 行交换处理;(4.4) 记录每一次交换的过程,并计算此时的目标函数值;(4.5) 重复过程(4.2) - (4.4),直至所有的节点都遍历一次且每个节点只遍历一次;(4.6) 在交换过程的历史记录中,找出具有最小目标函数值的交换位置,抹去该位 置以后的所有交换,此位置之前的节点交换记录即是找到最佳布局的过程。5. 模组与宏单元布局对模组与宏单元在相应的区域中进行布局,如图6所示。具体步骤如下(5.1) 标记模组及宏单元,区分已布局的与未布局的;(5.2) 在所有模组及宏单元中进行一次评估,评估的标准是在所有可放置模块的空 间中,对每一个模块进行一次试探性的放置,并计算其连线长度、拥挤程度、时域性能等指标S(5.3) 对步骤(5.2)中的所有结果进行排队,在队列中找出一个最适合的模块进行放置;(5.4) 重复步骤(5.2)和(5.3),直至所有的模块放置完毕。6. 标准单元集合布局当模组和宏单元布局后,进行标准单元集合的布局,如图7所示,具体步骤如下(6.1) 选择一个区域,比如Q0区,并把标准单元集合从原来位置上卸下;(6.2) 把空置区域划分成面积相当的4份或2份,划分方式则根据空置区域的形状, 本例中为2份,并把集合节点随机地分配到区域中,使得每个节点都有一个区域,但每个 区域中的节点总面积不超过该区域所容许的总面积;(6.3) 调用步骤4的布局优化过程,进行标准单元集合的布局优化过程;(6.4) 重复过程(6.1)至(6.3),直至所有4个区域都完成;(6.5) 对于以上产生的每一个子区域,判别区域内是否具有2个或以上的集合,如 果是,则重复(6.1)至(6.4)的过程;(6.6) 重复过程(6.1)至(6.5),直至每个子区域包含不超过1个集合,标准单元 集合的布局过程结束。7. 产生N1个初始全局布局(7.1) 重复步骤3至6N0次,生成NO个初始布局,并记录下来,这里N021, NO为用户给定或内部设定;(7.2) 按目标函数评估NO个布局,并根据目标函数值排队;(7.3) 根据目标函数排队结果,保留最好的N1个布局(这里N1^N0及N1^N2, N2为最终布局数,N2^1),丢弃其他的布局结果。8. Nl个初始全局布局的二次优化(8.1) 对于步骤7中的布局结果,置模组和宏单元的布局状态为"未布局";(8.2) 重复步骤5和6N1次,产生N1个新的布局;(8.3) 按目标函数评估N1个布局,并根据目标函数值排队;(8.4) 根据目标函数排队结果,保留最好的N2个布局(N1^N2, N2为最终布局 数,N2d)为最终的一组全局布局,丢弃其他的布局结果,全局布局收敛结束。9. 选择一个最好的全局布局结果作为标准单元布局的起点,选择过程可以是自动或 人工。10. 生成标准单元槽(ROW),如图8所示。标准单元槽用来放置标准单元,标准单 元只能在槽里面放置。标准单元槽的生成可为人工或自动。11. 标准单元布局初始化(11.1) 计算标准单元槽的实际面积,并按步骤2的方法划分布局区域;(11.2) 调用步骤6的过程对标准单元集合进行布局;(U.3)对每一个标准单元集合中的标准单元赋予随机坐标值,坐标值得范围必须在标 准单元集合所处区域的坐标范围附近,如图9所示。12. 标准单元布局(12.1) 定义一个布局4分区域,该区域应包含完整的标准单元槽,并在上下含有 相同数目的标准单元槽,如图10所示;(12.2) 把以上区域放在包含标准单元槽的一个起始位置;(12.3) 把落在该区域中的标准单元放入相关的子区域中,调用步骤4的优化过程, 使得标准单元在该子区域中的位置达到优化分配;(12.4) 移动以上布局4分区域,调用步骤(12.3),直到标准单元布局区域内的所 有位置都被覆盖到后结束该过程;(12.5) 縮小布局4分区面积,重复(12.2)至(12.4)的过程,直至布局4分区的 高度小于2个标准单元槽高度而结束;(12.6) 标准单元布局结果如图11所示。13. 模组、宏单元、标准单元同步布局收敛方法流程(13.1)如图12所示,本发明的布局收敛方法实现于布局程序系统中。(13.11)(13.12) 进入(13.13);(13.13)(13.2) 程序开始,设置初始布局生成数NO,最终布局生成数N2,其中,N02N2;(13.3) 提取标准单元集合;(13.4) 用4-分法分割布局区域;(13.5) 设置剩余未完成的布局数r^NO;(13.6) 置当前剩余未完成的布局数i^n-l;(13.7) 进行步骤3所示的初始布局;(13.8) 用步骤4所示的4-区域优化程序优化当前布局;(13.9) 对模组及宏单元进行布局;(13.10) 对标准单元集合进行布局; 第一阶段的全局布局结束,把结果存储起来;判别当前剩余布局数是否大于0,如果是,则程序回到(13.6),否则,对在第一阶段已完成的NO个布局进行评估,按目标函数值进行排队, 选择最好的N1个布局结果作为第二阶段的布局起点,这里N1的选择原则为N2^N1SN0; (13.14) 设置剩余未完成布局数n-Nl;置当前剩余未完成布局数n=n-l; 置当前模组及宏单元的布局状态为"未布局'(13.15)(13.16)对模组及宏单元进行布局;局;(13.17) 置当前标准单元集合的布局状态为"未布局",对标准单元集合进行布(13.18)(13.19) 进入(13.20);(13.20)记录当前布局结果;判别当前剩余布局数是否大于O,如果是,则程序回到(13.15),否则,对在第二阶段已完成的N1个布局进行评估,按目标函数值进行排队, 选择最好的N2个布局结果作为最终的全局布局结果,至此,全局布局已收敛,并产生一 组最好的全局布局结果作为标准单元的布局输入;(13.21) 选择一个合适的全局布局,通常由人工选择较合适;(13.22) 生成标准单元布局槽;(13.23) 按步骤ll所述的方法进行布局初始化;(13.24) 按步骤12所述的方法进行标准单元布局程序;(13.25) 模组、宏单元及标准单元布局收敛结束。 14.模组、宏单元、标准单元布局的收敛方法和系统的运行环境(14.1) 本发明的布局系统运行在计算机系统中,如图13所示;(14.2) 首先把本系统载入计算机系统的CPU及相应存储单元中,同时打开所 需布局的SoC集成电路线路及初始设置,系统即可生成相应的布局图。附田说明图1所需布局的SoC集成电路版图示意图。本图所示为自动布局前的集成电路版图状 态。图的左边为需要布局的空间,引脚PAD已预先排列完成,所有的电路单元都需要布局 在这一空间中。右边的分别为软模组、宏单元组、标准单元组。图2标准单元集合提取示意图。本图所示为同步自动布局中的标准单元联结图的集合 提取(Clustering)。每个标准单元称为一个节点,为了简化太多节点所造成的算法复杂化, 需对原来的节点图进行提取。把关系密切的多个标准单元节点组成一个集合(Cluster),用 集合当作新的节点,大大简化了原来的节点图,如图中灰色部分所示。这一简化节点图的 算法称为Hyper-Graph方法,可从公开文献中找到。图3布局区域的4-分法示意图。本图所示为4分布局区域,分为Q0, Ql, Q2, Q3 四个区域,每个区域的中心点位置设定为该区域的布局坐标,如图中p0,pl,p2,p3。图4以随机方法进行节点的初始布局示意图。本图所示为4分法初始布局。随机地把 软模组、宏单元、标准单元集合放入4个区域中的一个区域,直到放入的节点总面积大于 该区域的面积。图5用4-分法优化布局过程示意图。本图所示为4分法优化布局过程及其结果。1.计 算当前布局的目标函数值,目标函数一般有节点间的连线长度、时域延迟、连线密度等构 成。2.计算每一个节点对于当前目标函数值的贡献值,并把其对于其他区域的贡献值也计 算出来,并按最大值至最小值递降排序;3.选择当前排序中处于最前面的节点,并选择与 之函数值最大的区域,进行节点交换,并保证相关区域的面积不超过区域所容许的极限, 超过区域面积极限者不进行交换处理;4.记录每一次交换的过程,并计算此时的目标函数 值;5.重复过程2-4,直至所有的节点都遍历一次且每个节点只遍历一次;6.在交换过程 的历史记录中,找出具有最小目标函数值的交换位置,抹去该位置以后的所有交换,此位 置之前的节点交换记录即是找到最佳布局的过程。图6软模组、宏单元布局过程示意图。本图所示为软模组及宏单元的布局过程及其结 果。1、标记软模组及宏单元,区分已布局的与未布局的;2、在所有软模组及宏单元中进 行一次评估,评估的标准是在所有可放置模块的空间中,对每一个模块进行一次试探性的 放置,并计算其连线长度、拥挤程度、时域性能等指标;3、对步骤2中的所有结果进行
排队,在队列中找出一个最适合的模块进行放置,如图中Q2区中的M4宏单元;4、重复 歩骤2和3,直至所有的模块放置完毕。图7标准单元集合布局过程示意图。本图所示为标准单元集会层次式的布局过程及其 结果。1、选择一个区域,比如Q0区,并把标准单元集合从原来位置上卸下;2、把空置 区域划分成面积相当的4份或2份,划分方式则根据空置区域的形状,本例中为2份,并 把集合节点随机地分配到区域中,使得每个节点都在一个区域,但每个区域中的节点总面 积不超过该区域所容许的总面积;3、调用图4中所示的4分法布局算法,优化布局结果; 4、重复过程1-3,直至所有4个区域都完成;5、对于以上产生的每一个子区域,判别区 域内是否具有2个或以上的集合,如果是,则重复2-4的过程;6、重复过程l-5,直至每 个子区域包含不超过1个集合,布局过程结束。图8标准单元布局前的标准单元槽生成示意图。本图所示为标准单元布局前的标准 单元槽(ROW)的确定。标准单元槽用来放置标准单元,标准单元只能在槽里面放置。标 准单元槽的生成可为人工或自动。图9标准单元布局初始化示意图。本图所示为标准单元布局的初始化过程。把标准 单元集合中的标准单元在集合所在区域附近随机地放入标准单元槽。图10标准单元在区域中布局优化过程示意图。本图所示为标准单元的布局过程。定 义一定大小的布局4分区域,把该区域在标准单元布局空间依次移动,对于落在该区域的 标准单元迸行优化,使得标准单元在4分区中的位置更优化,优化过程与图5中的优化过 程相同。图11标准单元布局结果示意图。 图12布局系统流程示意图。图13布局系统所运行的计算机环境示意图。左图为计算机硬件结构。右表为计 算机软件结构具体实施方式
(1) 选择一台计算机,内存为512MB,硬盘为80GB,操作系统为Linux Fedora 6.0;(2) 启动本发明的布局系统;(3) 在布局系统中打开一个集成电路数据库;(4) 启动"全局布局"命令,全局布局就开始运行了;(5) 待布局过程结束,有一组全周布局图产生;(6) 选择一个全局布局图,生成相应的标准单元槽;(7) 启动"标准单元布局"命令,标准单元的布局即开始;
(8)等待标准单元布局过程结束,完整的布局过程就完成。
权利要求
1、 一种自动布局设计中的模组、宏单元、标准单元同步布局的收敛方法和系统,其 特征在于集成电路版图中包含引脚PAD组、模组(或称软模组)(Soft Block)、宏单元(Macro Cell)及标准单元(Standard Cell);引脚PAD组内的空间为布局空间,布局空间与引脚PAD 组间预留一定的空间用于电源及内部部件与引脚之间的连线;模组内的布局还未完成,其 边界可以改变;宏单元的面积、高度通常比较大,且边界是确定的;标准单元具有统一高 度的己设计完成的基本单元电路。
2、 根据权利要求1所述的自动布局设计中的模组、宏单元、标准单元同步布局的收 敛方法和系统,其特征在于对于所述的模组、宏单元、标准单元且具有相同或不同的几何 尺寸、互相连接,不具有在布局空间中的合法位置,需要自动地以最优化的方法放置到布 局空间中。
3、 一种模组、宏单元、标准单元自动布局的收敛方法,使用权利2所述的布局系统, 其特征在于具体步骤如下(1) 标准单元集合提取把关系密切的多个标准单元节点提取成一个集合(Cluster),用集合当作新的节点。(2) 4-分法分割给定的布局空间把一个给定的布局空间平均地分成4等份,并计算出每个区域的中心位置作为布局时 节点所处的坐标。(3) 初始布局随机地把所有节点一个一个地分布到以上所分的区域中的中心位置上,并确保每个区 域中所分到的节点的总面积不会超过给定区域所容许的面积。(4) 布局优化对所有节点在不同的区域中进行交换,并计算交换后的目标函数值,当所有节点都交 换--次后结束,并把具有最小目标函数值的布局找出来作为结果,具体过程如下(4.1) 计算当前布局的目标函数值,目标函数一般有节点间的连线长度、时域延迟、 连线密度等构成;(4.2) 计算每一个节点对于当前目标函数值的贡献值,并把其对于其他区域的贡献 值也计算出来,并按最大值至最小值递降排序;(4.3) 选择当前排序中处于最前面的节点,并选择与之函数值最大的一个区域,进 行节点交换,并保证相关区域的面积不超过区域所容许的极限,超过区域面积极限者不进 行交换处理;(4.4) 记录每一次交换的过程,并计算此时的目标函数值;(4.5) 重复过程(4.2) - (4.4),直至所有的节点都遍历一次且每个节点只遍历一次;(4.6) 在交换过程的历史记录中,找出具有最小目标函数值的交换位置,抹去该位 置以后的所有交换,此位置之前的节点交换记录即是找到最佳布局的过程。(5) 模组与宏单元布局对模组与宏单元在相应的区域中进行布局。具体步骤如下(5.1) 标记软模组及宏单元,区分已布局的与未布局的;(5.2) 在所有未布局的模组及宏单元中进行一次评估,评估的标准是在所有可放置 模块的空间中,对每一个模块进行一次试探性的放置,并计算其连线长度、拥挤程度、时 域性能等指标;(5.3) 对步骤(5.2)中的所有结果进行排队,在队列中找出一个最适合的模块进行放置;(5.4) 重复步骤(5.2)和(5.3),直至所有的模块放置完毕。(6) 标准单元集合布局当模组和宏单元布局后,进行标准单元集合的布局,具体步骤如下(6.1) 选择一个区域,比如Q0区,并把标准单元集合从原来位置上卸下;(6.2) 把空置区域划分成面积相当的4份或2份,划分方式则根据空置区域的形状, 本例中为2份,并把集合节点随机地分配到区域中,使得每个节点都有一个区域,但每个 区域中的节点总面积不超过该区域所容许的总面积;(6.3) 调用步骤(4)的布局优化过程,进行标准单元集合的布局优化过程;(6.4) 重复过程(6.1)至(6.3),直至所有4个区域都完成;(6.5) 对于以上产生的每一个子区域,判别区域内是否具有2个或以上的集合,如 果是,则重复(6.1)至(6.4)的过程;(6.6) 重复过程(6.1)至(6.5),直至每个子区域包含不超过1个集合,标准单元 集合的布局过程结束。(7) 产生N1个初始全局布局(7.4) 重复步骤(3)至(6) N0次,生成NO个初始布局,并记录下来;(7.5) 按目标函数评估NO个布局,并根据目标函数值排队;(7.6) 根据目标函数排队结果,保留最好的N1个布局,丢弃其他的布局结果。(8) Nl个初始全局布局的二次优化(8.1) 对于步骤(7)中的布局结果,置模组和宏单元的布局状态为"未布局";(8.2) 重复步骤(5)和(6) Nl次,产生N1个新的布局;(8.3) 按目标函数评估N1个布局,并根据目标函数值排队;(8.4) 根据目标函数排队结果,保留最好的N2个布局为最终的一组全局布局,丢弃 其他的布局结果,全局布局收敛结束。(9) 选择一个最好的全局布局结果作为标准单元布局的起点,选择过程可以是自动 或人工。(10) 生成标准单元槽(ROW)。(11) 标准单元布局初始化(11.1) 计算标准单元槽的实际面积,并按步骤(2)的方法划分布局区域;(11.2) 调用步骤(6)的过程对标准单元集合进行布局;(11.3) 对每一个标准单元集合中的标准单元赋予随机坐标值,坐标值得范围必须在 标准单元集合所处区域的坐标范围附近。(12) 标准单元布局(12.1) 定义一个布局4分区域,该区域应包含完整的标准单元槽,并在上下含有 相同数目的标准单元槽;(12.2) 把以上区域放在包含标准单元槽的一个起始位置;(12.3) 把落在该区域中的标准单元放入相关的子区域中,调用步骤(4)的优化 过程,使得标准单元在该子区域中的位置达到优化分配;(12.4) 移动以上布局4分区域,调用步骤(12.3),直到标准单元布局区域内的所 有位置都被覆盖到后结束该过程;(12.5) 縮小布局4分区面积,重复(12.2)至(12.4)的过程,直至布局4分区 的高度小于2个标准单元槽高度而结束;
4、 根据权利要求3所述的自动布局设计中的模组、宏单元、标准单元同步布局的收 敛方法,其特征在于所述的NO可以人工设置,且N021。
5、 根据权利要求3所述的自动布局设计中的模组、宏单元、标准单元同步布局的收 敛方法,其特征在于所述的N1在系统内部设置,且N1^N0。
6、 根据权利要求3所述的自动布局设计中的模组、宏单元、标准单元同步布局的收 敛方法,其特征在于所述的N2可以人工设置,且N2^N0。
7、 根据权利要求3所述的自动布局设计中的模组、宏单元、标准单元同步布局的收 敛方法,其特征在于所述的自动布局过程是-个布局数是一个逐步减少的过程。
8、 根据权利要求3所述的自动布局设计中的模组、宏单元、标准单元同步布局的收 敛方法,其特征在于所述的自动布局过程通过二次或以上独立的模组宏单元布局及标准单 元集合布局,且每次独立布局的初始状态不同。
9、 根据权利要求8所述的自动布局设计中的模组、宏单元、标准单元同步布局的收 敛方法,其特征在于所述的模组及宏单元布局采用上一次标准单元集合布局的结果作为初 始条件。
10、 根据权利要求8所述的自动布局设计中的模组、宏单元、标准单元同步布局的收 敛方法,其特征在于所述的标准单元集合布局采用上一次模组及宏单元布局的结果作为初始条件。
11、 根据权利要求3所述的自动布局设计中的模组、宏单元、标准单元同步布局的收 敛方法,其特征在于所述的布局结果是一组全局布局结果,且布局结果数^1。
12、 根据权利要求3所述的自动布局设计中的模组、宏单元、标准单元同步布局的收 敛方法,其特征在于所述的标准单元的布局是从权利11所述的其中一个全局布局作为初始布局。
13、 根据权利要求3所述的自动布局设计中的模组、宏单元、标准单元同步布局的收 敛方法,其特征在于所述的标准单元布局是在全局布局完成后进行。
全文摘要
本发明属于半导体微电子技术领域,具体涉及一种集成电路版图自动布局设计中的模组、宏单元、标准单元同步布局的收敛方法和系统。该系统针对软模组、宏单元及标准单元同时存在的情况下,首先产生一组数量较大的初始布局,并对初始布局进行软模组和宏单元布局,再对标准单元集合布局,生成一组全局布局,然后对这组全局布局进行评估,把评估结果最好的一组数量较小的全局布局作为下一步的初始布局,再进行新的软模组和宏单元布局及标准单元集合布局,并进行新一轮布局评估,保留一组结果最好的全局布局,由用户选择一个最合适的全局布局作为标准单元布局的起点,达到快速收敛的目的,从而可以对包含大量宏单元、软模组及大量标准单元的SoC集成电路进行快速的布局,并可以生成布局面积小、连通程度高的集成电路布局,同时不受电路规模的限制。
文档编号G06F17/50GK101145169SQ20071009386
公开日2008年3月19日 申请日期2007年6月14日 优先权日2007年6月14日
发明者震 蔡 申请人:上海芯域微电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1