计算机电源周期性开关测试的状态监控装置的利记博彩app

文档序号:6572013阅读:248来源:国知局
专利名称:计算机电源周期性开关测试的状态监控装置的利记博彩app
技术领域
本发明是关于一种状态监控装置,特别是一种计算机电源周期性开关测试 的状态监控装置。
背景技术
随着科技信息不断地发展以及消费者需求不断地增加,计算机设备在功能 上不断地求新求变,因此计算机设备中的硬件组件愈来愈丰富,数量上亦愈来 愈多, 一台计算机出厂前的零组件可靠度的验证测试亦趋于繁琐。
就计算机的电源周期性开关(Power On-0ff)而言,其就像欲进入计算机系 统的大门的钥匙,故电源周期性幵关的测试实为计算机制造业的主要验证测试 的一。当计算机产品在量产之前,计算机制造商均会对每一台计算机机台进行 数千次的电源周期性开关测试,以确保产品的质量。
上述每一次的电源周期性开关测试主要包括四个步骤1.交流电源开机 (AC-Power On)测试,以计算机系统所能承受的负载输入计算机,以开启计算机 系统;2.开机自我测试(Power On Self Test ; POST),当计算机幵机后,计算 机系统内建的韧体-基本输入输出系统(Basic Input/Output System ; BIOS)会 执行POST程序,POST程序中的故障检测包括启动各种测试程序以确定例如内存 控制器、视频控制器、串联通讯控制器、并联通讯控制器、键盘控制器、软盘 控制器及硬盘控制器等计算机设备硬件组件功能是否正确无误 , 3.操作系统引 导(Boot 0/S)测试,当POST程序完成后,BIOS会执行一引导程序(Booting)以 进入操作系统中执行计算机设备的功能, 4.系统关机(System Shutdown)测试, 即电源周期性开关关机的测试。
由于上述完成整个电源周期性幵关测试的流程往往需要连续性且日以继夜 的测试约三至七日,因此难以以人为的方式在现场实时监控。故计算机电源周 期性开关的状态监控装置皆需要将上述的电源周期性幵关测试任何一步骤有不 良的状况发生时,能够有效的监测出异常状况,并记录其不良状况或保留其不 良状况,才是符合业界所需的状态监控装置。
然而,已知的计算机电源周期性开关的状态监控装置当每一次电源周期性 幵关测试执行到第四个步骤-系统关机测试时,若发生当机的状况且测试人员无 法立即发现并记录或保留当机状况所产生的数据讯息,于再次执行系统关机测 试的时候,已知的监控装置会避开原来发生当机状况所产生的数据讯息,而不 去对该数据讯息执行测试,且每次发生当机状况的数据讯息都不会被储存下来,
如此,当当机状况所产生的数据讯息累积到一定程度,常会造成整个计算机系 统无法开机的现象,使得计算机系统需要大规模的维修或是需将计算机系统已 安装的软件全部重新再灌,造成消费者资源的浪费与成本的负担。
因此如何产出一种能够全面监控整个计算机电源周期性开关测试流程的状 态监控装置,以有效地对整个待测计算机机台的电源周期性开关测试的每一步 骤监测出异常状况并记录异常状况的数据讯息或保留异常状况的资料,将是业 界亟欲解决的问题。

发明内容
本发明揭示一种计算机电源周期性幵关测试的状态监控装置。 根据本发明所揭示的计算机电源周期性开关测试的状态监控装置,是由微 处理器、电源控制电路、模拟电路、译码电路以及判断电路所组成。其中微处
理器,用以周期性地输出一控制信号;电源控制电路用以周期性地输出的控制 信号以控制待测计算机的开启与关闭;模拟电路用以接收待测计算机所输出的 开机完成信号,并输出开机完成信号;译码电路用以接收开机完成信号并对信 号进行译码,以输出译码信号;以及判断电路用以接收来自待测计算机的一电 源信号、来自模拟电路的一电源信号、来自微处理器的一关机信号以及译码电 路输出的译码信号,并据以输出一判断信号,以判断待测计算机是否在一测试 程序中正常地开机与关机;其中当判断电路输出一正常信号时,待测计算机在 一测试程序中正常地开机与关机;当译码电路输出一不正常信号时,则待测计 算机在一测试程序中不正常地开机或关机,当微处理器若未接收到正常信号时, 便不送出控制信号。
本发明所揭示的状态监控装置除了可对待测计算机进行周期性的开启与关 闭控制外,并且可重复性验证待测计算机开关机后,是否还可正常运作。当待 测计算机发生故障时,能够记录测试次数并保留故障状态。此外,对于待测计 算机于测试过程的每一次测试过程中,于交流电源开机(AC-Power 0n)测试、开 机自我测试(Power On Self Test ; POST)、操作系统引导(Boot 0/S)测试以及 系统关机(System Shutdown)测试其中任一步骤有不良的状况发生时,均可有效 地监测出异常状况或保留其不良状况。


图1是为本发明所揭示的计算机电源周期性开关测试的状态监控装置的方 块图。
具体实施例方式
以下在实施方式中详细叙述本发明的详细特征以及优点,其内容足以使任
何熟习相关技艺者了解本发明的技术内容并据以实施,且根据本说明书所揭示 的内容、申请专利范围及图式,任何熟习相关技艺者可轻易地理解本发明相关 的目的及优点。
请参考图1,其是为本发明所揭示的计算机电源周期性开关测试的状态监控
装置的方块图。状态监控装置100用以监控一待测计算机200的周期性开关测 试时的一测试程序的状态。
如图1所示,状态监控装置100是由微处理器110、电源控制电路120、丰莫 拟电路130、译码电路140以及判断电路150所组成。
电源控制电路120是与微处理器110电性连接,用以接收微处理器110传 来的控制信号,以导通或关闭电源400与待测计算机200之间的供电回路,以 使计算机进行开机或关机。
微处理器110是受到一控制接口 300控制,以周期性地输出控制信号,此
一控制信号包括有开启信号与关机信号,以周期地对计算机进行开机或关ia。
模拟电路130是与待测计算机200电性连接,用以接收待测计算机200所 传来的一开机完成信号,并输出该开机完成信号给译码电路140。在一实施伊j中, 模拟电路130是用以仿真一 USB装置,使得状态监控装置100可以透过待测计 算机的USB端口以进行信号的传递与沟通。模拟电路130是透过连接线131与 待测计算机200连接,当模拟电路130仿真一USB装置时,连接线131是为一 USB连接线。
译码电路140,是与模拟电路130电性连接,用以接收模拟电路130所输出
的开机完成信号以进行译码,并输出一译码信号,其是为一译石马后的开ia完成信号。
判断电路150是分别与译码电路140、微处理器110与待测计算机200电 性连接,用以接收来自待测计算机200的电源信号PC—VCC、模^Jl电路130的电 源信号USB—VCC、来自微处理器110的一关机信号以及译码电路140输出的译码 信号,并据以输出一判断信号,以判断待测计算机200是否在一测试程序中正 常地开机与关机。
当译码电路140输出一正常信号时,待测计算机200在一测试程序中正常 地开机与关机;若译码电路140输出一不正常信号时,则待测计算机200在一 测试程序中不正常地开机或关机。
状态监控装置100更包括有一正反器160,译码电路140输出一正常〗言号时, 输出一高电位的信号给判断电路150。
判断电路150包括有一第一逻辑门151、第二逻辑门152以及第三逻辑门 153。在一实施例中,第一逻辑门151是为一或门,第二逻辑门152是为一与非 门,第三逻辑门153是为一与门。
当译码电路140输出一译码信号时,代表待测计算机200正常地韦皮开机,此时正反器160输出一高电位的信号给判断电路150。由于此时待测计算机200 已完成开机,因此待测计算机200的电源信号PC—VCC为高电位,模拟电路130 的电源信号USB—VCC亦为高电位,第一逻辑门151将据以输出一高电位信号。 而由于测试周期尚未结束,因此微处理器110尚未输出关机信号。因此,第二 逻辑门152将输出一高电位信号,配合正反器160输出的高电位信号,第三逻 辑门153将输出一高电位信号。此时,代表判断电路150输出一正常开机信号。
当一测试周期结束时,微处理器110将输出一关机信号,使得电源控制电 路120关闭电源,俾使待测计算机200进行关机。当待测计算机200关机后, 待测计算机200的电源信号PC—VCC以及模拟电路130的电源信号USB—VCC均为 低电位,此时,第二逻辑门152将输出一高电位信号,配合正反器160输出的 高电位信号,第三逻辑门153将输出一高电位信号。此时,代表判断电路150 输出一正常关机信号。
若判断电路150输出一不正常信号,则不论第一逻辑门151或第二逻辑门 152接收到什么样的信号,都代表待测计算机300不正常开关机。因此,微处理 器110若未接收到正常信号,则微处理器便不再送出一关机信号,以使待测计 算机一直维持在电源开启的状态,以便测试人员检视待测计算机处于何种的不 良情况。
此外,微处理器110会输出一清除信号CLR给模拟电路130与正反器160。 在一实施例中,可设置一缓冲器170,使得清除信号CLR经过缓冲器170再输入 模拟电路130与正反器160中。
微处理器110是受到一控制界面300控制,此一使用者接口 300可使用软 件、硬件或韧体的方式完成。当以软件方式实施时,是可以一应用程序的型态 设置于一计算机中,并透过RS232连接埠以与状态监控装置100进行信号的传 递与沟通,俾以控制状态监控装置IOO,同时可从计算机屏幕上观察状态监控装 置100的测试状况与测试结果。此一使用者接口 300可弹性设定开关机时间、 总测试的时间或次数,当测试机台当机时,可锁定开关机的操作。
此外,当待测计算机发生故障时,控制接口 300能够记录测试次数并保留 故障状态。此外,对于待测计算机于测试过程的每一次测试过程中,于交流电 源开机(AOPower On)测试、开机自我测试(Power On Self Test, POST)、操作 系统引导(Boot 0/S)测试以及系统关机(System Shutdown)测试其中任一步骤有 不良的状况发生时,均可有效地监测出异常状况或保留其不良状况。
根据本发明所揭示的状态监控装置,在待测计算机于测试过程中的每一次 电源开启进入操作系统完成后,执行一测试程序后,并输出一开机完成信号, 并将该开机完成信号传送给模拟电路与译码电路,以判断待测计算机是否有正 确开启至操作系统,然后再令待测计算机执行系统关机的程序,再经由待测计 算机的系统电源信号以及模拟电路的电源信号,传送至微处理器,俾使微处理
器与译码电路依据时间及程序对于待测计算机的每一次开关机作完整的监控。
当待测计算机每一次开机后,便由待测计算机执行测试程序,然后再令待 测计算机执行系统关机的程序。若过程中无法完成整个程序,则微处理器无法 接收到模拟电路及译码电路传来的开机完成信号时,微处理器便不再送出一关 机信号,以使待测计算机一直维持在电源开启的状态,以便测试人员检视待测 计算机处于何种的不良情况。
权利要求
1.一种计算机电源周期性开关测试的状态监控装置,其是用以监控一待测计算机的周期性开关测试时的一测试状态,其特征在于,该状态监控装置包含有一微处理器,用以周期性地输出一控制信号;一电源控制电路,与该微处理器与该待测计算机连接,用以周期性地输出的控制信号以控制该待测计算机的开启与关闭;一模拟电路,与该待测计算机连接,用以接收该待测计算机所输出的开机完成信号,并输出该开机完成信号;一译码电路,与该模拟电路连接,用以接收该开机完成信号并对该信号进行译码,以输出译码信号;一判断电路,是分别与该译码电路、该微处理器与该待测计算机电性连接,用以接收来自该待测计算机的一电源信号、来自该模拟电路的一电源信号、来自微处理器的一关机信号以及该译码电路输出的该译码信号,并据以输出一判断信号,以判断待测计算机是否在一测试程序中正常地开机与关机;其中当该判断电路输出一正常信号时,该待测计算机在一测试程序中正常地开机与关机;当该译码电路输出一不正常信号时,则该待测计算机在一测试程序中不正常地开机或关机,当该微处理器若未接收到该正常信号时,便不送出该控制信号。
2. 根据权利要求1所述的计算机电源周期性开关测试的状态监控装置,其 特征在于,更包括有一连接线,连接该模拟电路与该待测计算机。
3. 根据权利要求1所述的计算机电源周期性开关测试的状态监控装置,其 特征在于,该模拟电路是仿真一万用串行总线装置。
4. 根据权利要求3所述的计算机电源周期性开关测试的状态监控装置,其 特征在于,更包括有一连接线,连接该模拟电路与该待测计算机。
5. 裉据权利要求4所述的计算机电源周期性开关测试的状态监控装置,其 特征在于,该连接线是为一万用串行总线连接线。
6. 根据权利要求1所述的计算机电源周期性开关测试的状态监控装置,其 特征在于,该判断电路包括有一第一逻辑门、 一第二逻辑门以及一第三逻辑门。
7. 根据权利要求1所述的计算机电源周期性开关测试的状态监控装置,其 特征在于,更包括有一正反器',电性连结于该译码电路与该判断电路之间,当 该译码电路输出一正常信号时,输出一高电位的信号给该判断电路。
8. 根据权利要求7所述的计算机电源周期性开关测试的状态监控装置,其 特征在于,更包括有一缓冲器,用以接收该微处理器所输出一清除信号,并输 出该清除信号给该正反器与该模拟电路。
全文摘要
本发明揭示一种状态监控装置,其中微处理器用以周期性地输出一控制信号;电源控制电路用以周期性地输出的控制信号以控制待测计算机的开启与关闭;模拟电路用以接收待测计算机所输出的开机完成信号,并输出开机完成信号;译码电路用以接收开机完成信号并对信号进行译码,以输出译码信号;判断电路用以接收来自待测计算机的一电源信号、来自模拟电路的一电源信号、来自微处理器的一关机信号以及译码电路输出的译码信号,并据以输出一判断信号,以判断待测计算机是否在一测试程序中正常地开机与关机。
文档编号G06F11/22GK101339528SQ200710028928
公开日2009年1月7日 申请日期2007年7月2日 优先权日2007年7月2日
发明者詹益新 申请人:佛山市顺德区顺达电脑厂有限公司;神达电脑股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1