一种将b码对时信号转换为脉冲对时信号的转换装置制造方法

文档序号:6307455阅读:1843来源:国知局
一种将b码对时信号转换为脉冲对时信号的转换装置制造方法
【专利摘要】一种将B码对时信号转换为脉冲对时信号的转换装置。其包括CPU处理单元、时间保持单元、脉冲输出电路、主电源和总线;CPU处理单元通过总线与脉冲输出电路相连接,用于通过总线接收B码输入信号并转换成脉冲对时信号;时间保持单元2为时间信号处理单元,其与CPU处理单元相连接;脉冲输出电路为B码对时信号脉冲输出电路,其输出B码对时脉冲信号;主电源分别与CPU处理单元和脉冲输出电路相连接;总线为CPU处理单元的外部总线。本发明的转换装置可以将1路GPS设备的B码对时信号转换为脉冲对时信号输出,因此能够解决变电站中设备只支持脉冲对时不支持B码对时的问题。
【专利说明】一种将B码对时信号转换为脉冲对时信号的转换装置

【技术领域】
[0001] 本发明属于计算机控制【技术领域】,特别是涉及一种将B码对时信号转换为脉冲对 时信号的转换装置。

【背景技术】
[0002] 目前电力行业中监控、继电保护等系统对于时钟同步实现,是利用时钟源装置接 受GPS (全球定位系统)卫星发送的授时信号,时钟源装置将信号处理后向监控及继电保护 等系统提供同步B码对时时钟信号。但是在某些变电站中会出现一些特殊情况,设备不支 持B码对时,只支持脉冲对时,但是GPS对时设备又不提供脉冲对时,因此如果单独地为了 几台设备再增加一座带脉冲对时的GPS设备,需要增加较大的投资,从而造成不必要的资 金浪费。而且变电站也未必会有空余的屏位来安放新增加的GPS对时装置。


【发明内容】

[0003] 为了解决上述问题,本发明的目的在于提供一种将B码对时信号转换为脉冲对时 信号的转换装置。
[0004] 为了达到上述目的,本发明提供的将B码对时信号转换为脉冲对时信号的转换装 置包括:CPU处理单元、时间保持单元、脉冲输出电路、主电源和总线;其中:CPU处理单元为 以微处理器为核心的控制器,其通过总线与脉冲输出电路相连接,用于通过总线接收B码 输入信号并转换成脉冲对时信号;时间保持单元2为时间信号处理单元,其与CPU处理单元 相连接,用于对1路输入的B码对时信号和1路输出的脉冲对时信号进行时钟同步;脉冲输 出电路为B码对时信号脉冲输出电路,其输出B码对时脉冲信号;主电源为本装置的供电单 元,其分别与CPU处理单元和脉冲输出电路相连接;总线为CPU处理单元的外部总线。
[0005] 所述的B码输入信号为来自变电站GPS装置的B码对时信号。
[0006] 所述的CPU处理单元1的参考型号为Atmel的AVR mega系列、Microchip的PIC16 系列、Intel MCS-51系列或ARM系列单片机。
[0007] 本发明提供的将B码对时信号转换为脉冲对时信号的转换装置可以将1路GPS设 备的B码对时信号转换为脉冲对时信号输出,因此能够解决变电站中设备只支持脉冲对时 不支持B码对时的问题。

【专利附图】

【附图说明】
[0008] 图1为本发明提供的将B码对时信号转换为脉冲对时信号的转换装置的结构示意 图。

【具体实施方式】
[0009] 下面结合附图和具体实施例对本发明提供的将B码对时信号转换为脉冲对时信 号的转换装置进行详细说明。
[0010] 如图1所示,本发明提供的将B码对时信号转换为脉冲对时信号的转换装置包括: CPU处理单元1、时间保持单元2、脉冲输出电路3、主电源4和总线5 ;其中:CPU处理单元1 为以微处理器为核心的控制器,其通过总线5与脉冲输出电路3相连接,用于通过总线5接 收B码输入信号并转换成脉冲对时信号;时间保持单元2为时间信号处理单元,其与CPU处 理单元1相连接,用于对1路输入的B码对时信号和1路输出的脉冲对时信号进行时钟同 步;脉冲输出电路3为B码对时信号脉冲输出电路,其输出B码对时脉冲信号;主电源4为 本装置的供电单元,其分别与CPU处理单元1和脉冲输出电路3相连接;总线5为CPU处理 单元1的外部总线。
[0011] 所述的B码输入信号为来自变电站GPS装置的B码对时信号。
[0012] 所述的CPU处理单元1的参考型号为Atmel的AVR mega系列、Microchip的PIC16 系列、Intel MCS-51系列或ARM系列单片机。
[0013] 本发明提供的将B码对时信号转换为脉冲对时信号的转换装置的工作过程如下: 变电站GPS对时设备向本装置发送B码对时信号,CPU处理单元1通过总线5接收B码对 时信号,然后CPU处理单元1与时间保持单元2相互协作将输入的GPS设备的B码对时信 号转换为与输入信号同步的脉冲对时信号,并且通过脉冲输出电路3同步输出。
【权利要求】
1. 一种将B码对时信号转换为脉冲对时信号的转换装置,其特征在于:所述的转换装 置包括:CPU处理单元(1)、时间保持单元(2)、脉冲输出电路(3)、主电源(4)和总线(5);其 中:CPU处理单元⑴为以微处理器为核心的控制器,其通过总线(5)与脉冲输出电路(3) 相连接,用于通过总线(5)接收B码输入信号;时间保持单元(2)为时间信号处理单元,其 与CPU处理单元(1)相连接,用于对1路输入的B码对时信号和1路输出的脉冲对时信号进 行时钟同步;脉冲输出电路(3)为B码对时信号脉冲输出电路,其输出B码对时脉冲信号; 主电源⑷为本装置的供电单元,其分别与CPU处理单元⑴和脉冲输出电路(3)相连接; 总线(5)为CPU处理单元(1)的外部总线。
2. 根据权利要求1所述的将B码对时信号转换为脉冲对时信号的转换装置,其特征在 于:所述的B码输入信号为来自变电站GPS装置的B码对时信号。
3. 根据权利要求1所述的将B码对时信号转换为脉冲对时信号的转换装置,其特征在 于:所述的CPU处理单元(1)的参考型号为Atmel的AVR mega系列、Microchip的PIC16 系列、Intel MCS-51系列或ARM系列单片机。
【文档编号】G05B19/042GK104216320SQ201410443539
【公开日】2014年12月17日 申请日期:2014年9月2日 优先权日:2014年9月2日
【发明者】宋文庆, 张昌钦, 黄毅, 王斌, 刘琳, 张同刚, 毕根平 申请人:国家电网公司, 国网天津市电力公司, 保定钰鑫电气科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1