智能多时源自动优化、协商授时时间同步系统及授时方法

文档序号:6319047阅读:213来源:国知局
专利名称:智能多时源自动优化、协商授时时间同步系统及授时方法
技术领域
本发明涉及ー种智能多时源自动优化、协商授时时间同步系统及授时方法,属于时间同步系统、子母钟系统技术领域。
背景技术
目前的授时产品中,基本都是提供1+1备份的方式来备份时源,而且时源之间切换存在着相互侦测反应较慢,两个时源之间信号质量缺乏有效的測量机制,切換慢,切換过程中会存在“毛刺”现象、切換过程错秒现象。这对于时间精度较高的地方,所帯来的影响是非常大的。

发明内容
本发明的目的在于解决上述现有技术存在的不足之处,提供ー种能快速的实现各个时源卡的状态侦测,并智能比较各个时源的信号质量,自动选用信号质量最好的对系统授时的智能多时源自动优化、协商授时时间同步系统及授时方法。本发明是通过以下技术方案来实现的
智能多时源自动优化、协商授时时间同步系统,其特殊之处在于包括多个时间源模块 1,时间源模块1通过总线与中控CPU5、时钟背板接ロ 3通讯连接,时间源模块1包括时源卡 6、用于对时源卡6进行控制与侦测的可编程逻辑器2以及与可编程逻辑器2通讯连接的时源CPU4,时源CPU4与中控CPTO通讯连接。上述智能多时源自动优化、协商授时时间同步系统的授时方法,其特殊之处在于包括以下步骤
1、各个可编程逻辑器2用自身时间测量与其通讯连接的时源卡6的精度,并上报至各自时源CPU4,汇总至中控CPTO ;
2、中控CPTO对各个母钟模块1进行比较,依据各个母钟上报的状态及精度选出最优母钟进行授时;
3、中控CPTO将剩余时间源模块1的时源按照精度进行优先级排队;
4、通过次优级时间源模块1的时源CPU4及可编程逻辑控制器2检测各个时间源模块1 的输出,当系统出现授时故障吋,将次优级时间源模块1的时源切換至中控CPTO进行授吋。为了避免切換过程中的毛刺,所述中控CPTO会对各个时源卡6的时源状态进行侦查,切換过程由可编程逻辑器2进行控制,选择在秒脉冲下降沿之后进行切換动作。本发明智能多时源自动优化、协商授时时间同步系统及授时方法,采用高速的可编程逻辑器件及多时源的备份方案,快速的实现各个时源卡的状态侦测,并智能比较各个时源的信号质量,自动选用信号质量最好的对系统授时,最大程度的提高系统运行的稳定性和可靠性,在多路时源之中,只要有一路是可以正常工作的,则整个系统依然可以确保正常运行。实现了时源之间的有效测量机制、智能择优、智能切換,并且避免了切換过程中出现毛刺的问题。


图1 本发明智能多时源自动优化、协商授时时间同步系统的结构示意图; 图2 时间源模块1的结构示意图。
具体实施例方式以下參考附图给出本发明的具体实施方式
,用来对本发明做进ー步的说明。智能多时源自动优化、协商授时时间同步系统,包括多个时间源模块1,时间源模块1通过总线与中控CPTO、时钟背板接ロ 3通讯连接,时间源模块1包括时源卡6、用于对时源卡6进行控制与侦测的可编程逻辑器2以及与可编程逻辑器2通讯连接的时源CPU4, 时源CPU4与中控CPTO通讯连接。上述智能多时源自动优化、协商授时时间同步系统的授时方法,包括以下步骤
1、各个可编程逻辑器2用自身时间测量与其通讯连接的时源卡6的精度,并上报至各自时源CPU4,汇总至中控CPTO ;
2、中控CPTO对各个母钟模块1进行比较,依据各个母钟上报的状态及精度选出最优母钟进行授时;
3、中控CPTO将剩余时间源模块1的时源按照精度进行优先级排队;
4、通过次优级时间源模块1的时源CPU4及可编程逻辑控制器2检测各个时间源的输出,当系统出现授时故障吋,将次优级时间源模块1的时源切換至中控CPTO进行授吋。为了避免切換过程中的毛刺,所述中控CPTO会对各个时源卡6的时源状态进行侦查,切換过程有可编程逻辑器2进行控制,选择在秒脉冲下降沿之后进行切換动作。本发明技术方案能够达到的有益技术效果
1、由于本系统采用多时源备份,可以在复杂恶劣的环境下运行,当其中一路或者记录时源出现故障后,系统依然能够自动切換到其他正常的时源对系统进行授时,充分的冗余性能和高效的切換功能,大大提高系统的稳定性、可靠性。2、本系统多时源的切換,全部是在自身的中控CPU进行状态侦测、判断、切換,其过程无需人为參与,大大提高系统的智能化。3、快速进行时源切換,切換过程不会引起错误、不会产生错秒、不会产生毛刺,将时源的切換过程控制在纳秒的级别,不会因为切換对系统造成延迟、错误、毛刺误秒等情况。
权利要求
1.智能多时源自动优化、协商授时时间同步系统,其特征在于包括多个时间源模块 (1),时间源模块(1)通过总线与中控CPU (5)、时钟背板接ロ(3)通讯连接,时间源模块(1) 包括时源卡(6)、用于对时源卡(6)进行控制与侦测的可编程逻辑器(2)以及与可编程逻辑器(2)通讯连接的时源CPU (4),时源CPU (4)与中控CPU (5)通讯连接。
2.权利要求1所述的智能多时源自动优化、协商授时时间同步系统的授时方法,其特征在于包括以下步骤1)、各个可编程逻辑器(2)用自身时间测量与其通讯连接的时源卡(6)的精度,并上报至各自时源CPU (4),汇总至中控CPU (5);2)、中控CPU(5)对各个母钟模块(1)进行比较,依据各个母钟上报的状态及精度选出最优母钟进行授时;3)、中控CPU(5)将剩余时间源模块(1)的时源按照精度进行优先级排队;4)、通过次优级时间源模块(1)的时源CPU(4)及可编程逻辑控制器(2)检测各个时间源模块(1)的输出,当系统出现授时故障吋,将次优级时间源模块(1)的时源切換至中控 CPU (5)进行授吋。
3.按照权利要求2所述的智能多时源自动优化、协商授时时间同步系统的授时方法, 其特征在于所述中控CPU (5)对各个时源卡(6)的时源状态进行侦查,切換过程由可编程逻辑器(2)进行控制,选择在秒脉冲下降沿之后进行切換动作。
全文摘要
本发明涉及一种多时源自动优化、协商授时时间同步系统及授时方法,属时间同步系统、子母钟系统技术领域。授时时间同步系统包括多个时间源模块,时间源模块通过总线与中控CPU、时钟背板接口通讯连接,时间源模块包括时源卡、可编程逻辑器及时源CPU,时源CPU与中控CPU5通讯连接。授时方法1、各可编程逻辑器测量时源卡精度;2、中控CPU选最优时源授时;3、剩余时间源模块按照精度排队;4、通过次优级时间源模块检测各时间源模块输出,授权系统出现故障时,将次优级时间源模块的时源切换至中控CPU进行授时。本发明采用高速的可编程逻辑器件及多时源的备份方案,自动选用信号质量最好的对系统授时,实现了时源之间的有效测量机制、智能择优、智能切换。
文档编号G05B19/05GK102540962SQ201210008138
公开日2012年7月4日 申请日期2012年1月12日 优先权日2012年1月12日
发明者孙得膑 申请人:孙得膑
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1