显示面板的利记博彩app

文档序号:9377332阅读:310来源:国知局
显示面板的利记博彩app
【技术领域】
[0001] 本发明提出一种显示面板,尤指一种窄边框的显示面板。
【背景技术】
[0002] 随着科技日新月异,各式各样的显示器以及显示面板已被应用于日常生活中。举 凡如智能型手机、平板电脑、笔记型电脑等装置,与机体一体成形的显示面板必须具备轻、 薄、省电、高效能等特性。而在显示像素要求日益上升的同时,提升显示面板的像素密度,使 有限面积的显示面板能够容纳最高数量的像素是当今显示面板具备竞争力的条件。
[0003] 然而,以目前显示面板的应用而言,非矩形的显示面板在生活中亦常被使用。举例 而言,苹果公司的智能型手表(i-watch)以及许多量测仪器的计量表,其显示面板四周的 形状是以弧形的方式呈现。一般而言,显示面板具有数据源,用来产生数据信号,而数据信 号会进一步透过扇出区电路(Fan Out Circuit)传送到每一个像素区块(Pixel Block)。在 非矩形的显示面板中,为了缩小显示面板的走线(Layout)面积以达成窄边框的目的,显示 面板会将数据电路(Data Circuit)依序以上下排列的方式分别耦接至所有的像素区块中。 因此,所有像素区块的扇出区电路也必须配合所对应的数据电路的位置来分别耦接至上方 或下方的数据电路。另一种情况为,显示面板会将数据电路全部设置于所有像素区块的一 侦牝因此,所有像素区块的扇出区电路也必须配合数据电路设置于所有像素区块的一侧。这 两种情况下,显示面板都被需花费额外数据电路的走线面积,造成窄边框(Slim Border)的 效果不佳,无法将显示面板的面积最佳化。
[0004] 因此,发展一种矩形或非矩形的显示面板,能进一步降低走线面积,使得显示面板 的面积最佳化,而达到更窄边框的功效,是非常重要的议题。

【发明内容】

[0005] 本发明一实施例说明了一种显示面板,包含像素区块、数据电路、及数据源。像素 区块包含第一子像素及N个第二子像素。第一子像素耦接于第一数据线,而每一个第二子 像素耦接于N个第二数据线中的对应的第二数据线。数据电路包含N个开关,每一个开关 耦接于对应的第二子像素。数据源耦接于第一数据线及N个第二数据线。其中当数据源依 序输出N个电压准位至第一数据线及N个第二数据线时,N个开关依序被截止,以使第一子 像素被写入对应的电压准位时,N个第二子像素中至少一个第二子像素被写入对应的电压 准位,且N为正整数。
【附图说明】
[0006] 图1为本发明第一实施例的显示面板的架构图。
[0007] 图2为图1的显示面板的扇出区电路配置的示意图。
[0008] 图2A为图2的显示面板内,栅极电路驱动多个像素区块的示意图。
[0009] 图3为图1的显示面板的像素区块及数据电路的电路架构图。
[0010] 图4为本发明第二实施例的显示面板的架构图。
[0011] 其中,附图标记:
[0012] 100、200 显示面板
[0013] DS 数据源
[0014] DC 数据电路
[0015] GC、CGa、CGb、CGc、CGd、CG e&CGf 栅极电路
[0016] Fanout 扇出区电路
[0017] 10 显示区域
[0018] 11 像素矩阵区域
[0019] PB1S PB Q 像素区块
[0020] W 〇 宽度
[0021 ] R1' G1' B1' R2、G2、B2、R3、G3、B 3、R4、64及 B 4 子像素
[0022] D 12 数据线
[0023] S 1Q 开关
[0024] SL 扫描线
[0025] 0511^及 DSIL 2 数据源线
[0026] RApRArRArRApRApRA6及 RA7 子像素区域
【具体实施方式】
[0027] 为让本发明更显而易懂,下文依本发明的显示装置,特举实施例配合附图详细说 明,但所提供的实施例并非用以限制本发明所涵盖的范围。
[0028] 图1为本发明第一实施例的显示面板100的架构图。如图1所示,本实施例的显示 面板100为圆形的显示面板。显示面板100包含了圆形的显示区域10,而显示区域10内具 有多个矩形的像素区块(Pixel 81〇(:10?81至?8(),0为正整数。这0个像素区块?81至?8 () 构成了像素区域11。像素区块?81至PBtj内具有多个子像素。显示面板100另包含多个数 据电路(Data Circuit)DC,这些数据电路DC依序以上下交替的形式分别耦接于像素区块 PB1S PB β。如图1所示,像素区块PB^下侧耦接于数据电路DC,像素区块PB 2的上侧耦接 于数据电路DC,依此类推。显示面板100另包含栅极电路(Gate Circuit)GC,这些栅极电 路GC依序以上下交替的形式分别放置于像素区块。如图1的实施例所示,栅极电 路GC放置于像素区块PB 1的上侧,栅极电路GC放置于像素区块PB 2的下侧,依此类推。而 显示面板100的栅极电路如何驱动像素区块PB$ PBtj,将于图2A中详述。换言之,于显示 面板100中,栅极电路GC与数据电路DC设于每一个像素电路?8 1至PB β的相反两侧。显示 面板100另包含数据源DS以及扇出区电路Fanout。在本实施例中,数据源DS可为任何产 生或接收外部影像数据的装置,数据源DS会产生适合于显示面板100支援的数据信号,而 数据信号透过扇出区电路Fanout传送至每一个像素区块?8 1至PB ^中。于此,扇出区电路 Fanout的走线(Layout)不限于图1所示的位置,亦可为其他位置,于图2将详述。数据电 路DC接收到数据信号后,将驱动对应像素区块内的子像素,以使显示面板100显示影像。于 图1中的显示面板100中,1 1至Wtj表示Q个像素区块PB 1至PB Q及其对应的数据电路DC分 别的宽度。然而,11至^%可为完全相同的数值,亦可为不完全相同的数值。举例来说,当Q 值变大时,表示固定面积的显示区域10内设置了更多的像素区块,因此可使用较小的1至 Wq的数值。如此一来,Q个像素区块PB 1至PBtj所围成的像素阵列形状将会与显示区域10 更一致。而本发明的数据源DS所产生的数据信号透过每一个像素区块?8 1至PB ^对应的数 据电路DC以驱动像素区块PBg PB β内所有子像素的方式,将于后文详述。
[0029] 图2为图1的显示面板100的扇出区电路Fanout配置的示意图。如图2所示,显 示面板100的扇出区电路Fanout可设置于所有像素区块?8 1至PB β的一侧(在此为下侧)。 举例来说,在图2中,像素区块上侧可设置栅极电路GC,像素区块PB1的下侧可设置 数据电路DC,而对应的扇出区电路Fanout可设置于数据电路DC的下侧。像素区块 上侧可设置数据电路DC,像素区块PB 2的下侧可设置扇出区电路Fanout,栅极电路GC可设 置于扇出区电路Fanout的下侧。依此类推。然而,本发明的显示面板100的扇出区电路 Fanout亦不限于图2所示的位置,在其它实施例中,扇出区电路Fanout可设置于其它位置 而达到减少走线面积的功能。
[0030] 图2A描述了显示面板100内,栅极电路GC驱动像素区块PB1至像素区块PB β的示 意图。如图2Α所示,为了描述简化,在此以Q = 6为例绘示像素区块PB1至像素区块PB 6的 架构。并且,为了描述更为精确,在图2A中,栅极电路GC被分别标示为栅极电路GCa、栅极电 路GC b、栅极电路GCc、栅极电路GCD、栅极电路GCe、及栅极电路GC f。图2A中的网状区域RA1 至网状区域RA7表示子像素的区域(范围)。如图2A所示,栅极电路GCa利用扫描线,透过 如箭头方向的驱动电流驱动子像素区域RA 1,而子像素区域RA1包含像素区块PB 3及像素区
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1