专利名称:3d液晶镜头驱动电路的利记博彩app
技术领域:
本实用新型涉及一种3D液晶镜头,且尤其涉及一种3D液晶镜头驱动电路。
背景技术:
随着人们对于声光刺激的要求,图像显示技术也不断地往前推进,早期2D的平面 显示技术已无法满足人们对于感官的需求,于是,3D的立体显示技术乃成为近来图像显示 技术的主流。在3D的立体显示技术中,3D液晶镜头是一种能够将液晶面板显示的图像在2D与 3D间选择切换的显示技术,其应用电路示意图如图1所示。图中,3D液晶镜头驱动电路(3D LC Lens Driving Circuit) 11会依据时序控制器(Timing Controller) 12输出的选择信号 BankJel,来驱动输出如图2所示在高输出值VH与低输出值VL间变化的波形的例如是16 个通道输出信号OUTl 0UT16、以及1个共同输出信号Vcom,用以驱动3D液晶镜头13显 示2D或3D的图像。参考图3所示,其为现有的一种3D液晶镜头驱动电路示意图。图中,数据缓存器 (Data Register) 31具有Bank A及Bank B等两个存储组(Bank),分别用以储存16个通道 输出信号OUTl 0UT16的高输出值VH及低输出值VL,以便得以藉由选择信号BankJel来 将其选择输出至数字模拟转换器32,数字模拟转换器32则将所输入的各通道的高输出值 VH或低输出值VL数据予以进行数字模拟转换,而输出通道信号Vrefl Vref 16及共同信 号Vrefcom,再分别经运算放大器301 317的驱动而输出通道输出信号OUTl 0UT16及 共同输出信号Vcom。前述作法,由于在选择信号BankJ^el将选择的数据输出至数字模拟转换器32后, 数字模拟转换器32才能进行数字模拟转换而输出通道信号Vrefl Vref 16,因此,响应速 度即会受到限制。另外,由于每一通道输出信号均需使用一个运算放大器来驱动,导致集成 电路占用面积大为增加,成本不易下降。
实用新型内容有鉴于此,本实用新型的目的是提供一种3D液晶镜头驱动电路,其不仅响应速度 快,更可节省制造成本。为达上述及其它目的,本实用新型提供一种3D液晶镜头驱动电路,可适用于依据 选择信号,来产生多个通道输出信号及共同输出信号,此3D液晶镜头驱动电路包括例如 是数据缓存器的储存器、数字模拟转换器、驱动电路及选择逻辑电路。其中,储存器用以储存驱动3D液晶镜头的通道输出信号的高输出值及低输出值。 数字模拟转换器耦接储存器,用以依据储存器输出的高输出值及低输出值,来转换产生高 输出信号、低输出信号及共同信号。驱动电路耦接数字模拟转换器,用以驱动前述的高输出 信号、低输出信号及共同信号,产生驱动高输出信号、驱动低输出信号及共同输出信号。选 择逻辑电路耦接驱动电路,用以依据选择信号,以选择性地将驱动高输出信号与驱动低输
3出信号输出为通道输出信号。在一实施例中,此3D液晶镜头驱动电路的选择逻辑电路包括多个开关对及逻辑 控制器。多个开关对用以输出驱动电路产生的驱动高输出信号或驱动低输出信号,逻辑控 制器则耦接开关对,用以依据选择信号来控制开关对的导通或切断。其中,所述开关对分别 由PMOS晶体管及NMOS晶体管所构成,或亦可使用如BJT等其它开关组件来替代。在一实施例中,此3D液晶镜头驱动电路的逻辑控制器也会进一步参考储存于储 存器的通道致能数据,来决定是否致能开关对的导通或切断的控制。在一实施例中,此3D液晶镜头驱动电路中的驱动电路,由分别用以驱动高输出信 号、低输出信号及共同信号的三个运算放大器所构成。综上所述可知,由于本实用新型所提供的一种3D液晶镜头驱动电路,其数字模拟 转换器转换产生的高输出信号与低输出信号,并非在选择信号选择之后才进行数字模拟转 换而产生,因此,其响应速度即不会受到数字模拟转换器的限制而得以提高。另外,由于通 道输出信号以选择逻辑电路将驱动电路输出的驱动高输出信号与驱动低输出信号,选择性 地输出而产生,故只需使用两个运算放大器,来驱动产生所需的驱动高输出信号与驱动低 输出信号即可,而得以节省多数个由通道个别使用的运算放大器,因此,可以大幅缩减集成 电路所占用的面积,降低3D液晶镜头驱动电路的制造成本。为让本实用新型的上述和其它目的、特征、和优点能更明显易懂,下文特以优选实 施例,并结合附图,作详细说明如下。
图1是显示现有的一种3D液晶镜头应用电路的示意图;图2显示图1的3D液晶镜头驱动电路的输出波形图;图3是显示现有的一种3D液晶镜头驱动电路的示意图;图4是显示根据本实用新型优选实施例的一种3D液晶镜头驱动电路的示意图。
具体实施方式
参考图4所示,其为根据本实用新型优选实施例的一种3D液晶镜头驱动电路示意 图。此3D液晶镜头驱动电路可适用于依据选择信号BankJ5el,来产生多个通道输出信号 OUTl 0UT16及共同输出信号Vcom。如图所示,此3D液晶镜头驱动电路40包括例如是数据缓存器41的储存器、数字 模拟转换器42、由分别用以驱动高输出信号VHRef、低输出信号VLRef及共同信号VcomRef 的三个运算放大器431、432、433所构成的驱动电路43及由多个开关对与逻辑控制器50所 构成的选择逻辑电路45。其中,所述的多个开关对分别由PMOS晶体管501 516及NMOS 晶体管601 616所构成。当然,如本领域技术人员所知,其亦可使用如BJT等其它开关组 件来替代。图中,数据缓存器41储存有驱动3D液晶镜头的通道输出信号OUTl 0UT16的高 输出值及低输出值,以便得以应用耦接数据缓存器41的数字模拟转换器42,来将数据缓存 器41输出的高输出值及低输出值,进行数字模拟转换而产生高输出信号VHRef、低输出信 号VLRef及共同信号VcomRef。[0021]运算放大器431、432、433耦接数字模拟转换器42,分别用以接收数字模拟转换器 42输出的高输出信号VHRef、低输出信号VLRef及共同信号VcomRef,并将其驱动而产生驱 动高输出信号VH、驱动低输出信号VL及共同输出信号Vcom。其中,驱动高输出信号VH及 驱动低输出信号VL,同时分别传送至PMOS晶体管501 516及NMOS晶体管601 616所 构成的开关对,以便得以依据选择信号BankJ5el,来选择性地将驱动高输出信号VH及驱动 低输出信号VL输出为通道输出信号OUTl 0UT16。其中,当欲将驱动高输出信号VH输出为任一通道输出信号OUTl 0UT16时,逻辑 控制器50即依据选择信号Bank_kl,来控制将通道对应的PMOS晶体管501 516予以导 通,并将通道所对应的NMOS晶体管601 616予以切断。反之,当欲将驱动低输出信号VL 输出为任一通道输出信号OUTl 0UT16时,则控制将通道对应的PMOS晶体管501 516 予以切断,并将通道所对应的NMOS晶体管601 616予以导通。此外,逻辑控制器50也可以进一步参考储存于数据缓存器41中的通道致能数据, 来决定是否致能PMOS晶体管501 516及NMOS晶体管601 616的导通或切断的控制, 而达成能选择是否致能通道输出信号OUTl 0UT16的输出的功能。前述实施例中,由于以具有16个通道的3D液晶镜头驱动电路40为例,因此,可以 节省的运算放大器数目即为14个。然而,对于具有η个通道的3D液晶镜头驱动电路而言, 可以节省的运算放大器数目应为η-2个,也就是说,当3D液晶镜头驱动电路的通道数增加 时,所使用的运算放大器数目也不会再增加,而得以大幅缩减集成电路所占用的面积,降低 制造成本。虽然本实用新型已以优选实施例揭露如上,然其并非用以限定本实用新型,任何 本领域技术人员,在不脱离本实用新型的精神和范围内所作的各种更动与润饰,亦属本实 用新型的范围。因此,本实用新型的保护范围当视后附的权利要求所界定者为准。
权利要求1.一种3D液晶镜头驱动电路,适用于依据选择信号,来产生多个通道输出信号及共同 输出信号,其特征在于,包括储存器,用以储存高输出值及低输出值;数字模拟转换器,耦接所述储存器,用以依据所述高输出值及所述低输出值,转换产生 高输出信号、低输出信号及共同信号;驱动电路,耦接所述数字模拟转换器,用以驱动所述高输出信号、所述低输出信号及所 述共同信号,而产生驱动高输出信号、驱动低输出信号及所述共同输出信号;以及选择逻辑电路,耦接所述驱动电路,用以依据所述选择信号,以选择性地将所述驱动高 输出信号与所述驱动低输出信号输出为所述通道输出信号。
2.如权利要求1所述的3D液晶镜头驱动电路,其特征在于,其中所述选择逻辑电路包括多个开关对,用以输出所述驱动高输出信号或所述驱动低输出信号;以及逻辑控制器,耦接所述开关对,用以依据所述选择信号,来控制所述开关对的导通或切断。
3.如权利要求2所述的3D液晶镜头驱动电路,其特征在于,其中所述开关对分别由 PMOS晶体管及NMOS晶体管所构成。
4.如权利要求2所述的3D液晶镜头驱动电路,其特征在于,其中所述开关对由BJT所 构成。
5.如权利要求2所述的3D液晶镜头驱动电路,其特征在于,其中所述逻辑控制器也 会参考储存于所述储存器的通道致能数据,来决定是否致能所述开关对的导通或切断的控 制。
6.如权利要求1所述的3D液晶镜头驱动电路,其特征在于,其中所述驱动电路由分别 用以驱动所述高输出信号、所述低输出信号及所述共同信号的三个运算放大器所构成。
7.如权利要求1所述的3D液晶镜头驱动电路,其特征在于,其中所述储存器为数据缓存器。
专利摘要一种3D液晶镜头驱动电路,以储存器来储存驱动3D液晶镜头的通道输出信号的高输出值及低输出值,以数字模拟转换器来将储存器输出的高输出值及低输出值,转换而产生高输出信号、低输出信号及共同信号,以驱动电路来驱动高输出信号、低输出信号及共同信号,进而产生驱动高输出信号、驱动低输出信号及共同输出信号,再以选择逻辑电路来依据选择信号,以选择性地将驱动高输出信号与驱动低输出信号输出为通道输出信号。因此,可节省运算放大器的使用并提高电路的响应速度。
文档编号G09G3/36GK201877110SQ20102060672
公开日2011年6月22日 申请日期2010年11月10日 优先权日2010年11月10日
发明者蔡国振, 陈志浩 申请人:立锜科技股份有限公司