专利名称::液晶显示装置及其驱动方法
技术领域:
:本发明涉及一种液晶显示装置及其驱动方法。技术背景液晶显示装置因其具有重量轻、体积小和耗电少等优点,广泛应用在电视、笔记本、计算机、移动电话、个人数字助理等现代化信息设备。然而,液晶是具有黏滞性的物质,因而液晶显示装置的响应时间一般较长,且由于通常液晶显示装置是采用稳态(HoldType)的驱动方式进行驱动,因此当其进行动态显示时,容易因为反应速度不足而造成拖影现象,影响动态影像品质。一种用于解决液晶显示装置动态显示时拖影现象的方法称为插黑技术(BlackFrameInsertionTechnology),其是在相邻帧与帧之间插入一帧黑画面,使帧与帧的灰阶变化更加明显,由此减少液晶显示装置的响应时间,提高其在动态画面显示时的显示效果。请参阅图l,是一种现有技术采用插黑技术的液晶显示装置的结构示意图,该液晶显示装置100包括多条平行设置的扫描线110、多条与该扫描线110垂直设置的数据线120、多个由该扫描线110和该数据线120分隔界定且呈矩阵分布的像素单元130、一与该扫描线110相连接的栅极驱动器102以及一与该数据线120相连接的源极驱动器103。在该像素单元130中,设置有一作为信号切换开关的薄膜晶体管131、一像素电极132、一与该像素电极132相对设置的公共电极134和一设置在该像素电极132和该公共电极134之间的液晶层(图未示)。该薄膜晶体管131的栅极、源极和漏极分别连接到其对应的扫描线IIO、数据线120和像素电极132。该像素电极132、该液晶层和该公共电极101形成一液晶电容133。4请一并参阅图2,是该液晶显示装置IOO的扫描信号的波形图。该液晶显示装置100—帧的时间被分为相等的第一时段Ti和第二时段T2。在该第一时段T,中,该栅极驱动器102产生多个扫描脉冲信号150,并依次施加到每一扫描线IIO。该扫描脉冲信号150作用期间,与该扫描线110相连接的一行薄膜晶体管131导通。同时该源极驱动器103通过该数据线120将数据信号施加到对应的薄膜晶体管131的源极,并通过该薄膜晶体管131的漏极传送到该像素电极132。此时段该像素单元130所接收的数据信号为正常显示画面的灰阶电压信号,其使得该列的液晶电容133处在充电状态,且充电完成后该液晶电容133在该第一时段Tt中保持该灰阶电压。当该扫描脉冲信号150施加到最后一扫描线IIO之后,进入第二时段丁2。在该第二时段T2中,该栅极驱动器102连续产生多个扫描脉冲信号160,并依次施加到每一扫描线IIO。该扫描脉冲信号160作用期间,与该扫描线110相连接的一行薄膜晶体管131导通。同时该源极驱动器103通过该数据线120将数据信号施加到对应的薄膜晶体管131的源极,并通过该薄膜晶体管104的漏极传送到该像素电极132。此时段该像素单元130所接收的数据信号是与该公共电极134电位相同的黑电平,其使得该列中各液晶电容133处在放电状态,且放电结束后该液晶电容133在该第二时段T2中保持该黑电平。该液晶显示装置100下一帧重复上述工作状态。该液晶显示装置100由此实现在一帧中,第一时段L正常显示画面,第二时段丁2显示一黑画面,即在二正常显示的画面间插入一黑画面,该黑画面使得该像素单元130在帧与帧之间的灰阶电压变化明显,由此实现避免在进行动态显示时产生拖影现象。但是该液晶显示装置100工作时,是正常画面与黑画面交替显示,因此人眼将明显感受到画面在闪烁,由此降低该液晶显示装置IOO的画面显示效果。
发明内容为解决现有技术液晶显示装置工作时产生画面闪烁的问题,有必要提供一种降低画面闪烁现象的液晶显示装置。同时有必要提供一种该液晶显示装置的驱动方法。一种液晶显示装置,其包括多条平行设置的扫描线、多条与该扫描线垂直设置的数据线、多个由该扫描线和该数据线分隔界定且呈矩阵分布的像素单元、一与该扫描线相连接的栅极驱动器、一与该数据线相连接的源极驱动器以及一与该栅极驱动器和该源极驱动器相连接的时序控制器,该时序控制器包括一插黑发生器,该插黑发生器根据显示信号的目标像素单元的地址向其输出一控制信号,以控制该像素单元进行插黑。一种液晶显示装置的驱动方法,其中该液晶显示装置包括多条平行设置的扫描线、多条与该扫描线垂直设置的数据线、多个由该扫描线与该数据线分隔界定且呈矩阵分布的像素单元和一插黑发生器,该驱动方法包括以下步骤将一帧分为第一子帧和第二子帧;进入第一子帧,产生一显示信号,同时确定该显示信号的目标像素单元的地址;该插黑发生器根据该像素单元的地址输出一控制信号,根据该控制信号,将该显示信号转换成相应的灰阶电压或黑电平;将该灰阶电压或黑电平输出至该像素单元,显示画面;进入第二子帧,将该像素单元的灰阶电压或黑电平相互转换;将转换后的黑电平或灰阶电压输出至该像素单元,实现该像素单元在两个子帧中分别显示正常画面和黑画面;进入下一帧,重复上述驱动步骤。相较于现有技术,本发明的液晶显示装置中,该时序控制器包括了一插黑发生器,该插黑发生器根据显示信号的目标像素单元的地址输出一控制信号,以控制该像素单元进行插黑。该液晶显示装置的像素单元是否显示黑画面是由其地址决定的,由于相邻两个像素单元的行地址最低有效位与列地址最低有效位均不同,因此该插黑发生器输出的控制信号也不同,由该控制信号控制该像素单元进行插黑,便实现对该液晶显示装置进行隔点插黑、隔行插黑或隔列插黑,使画面闪烁平均化,由此降低该液晶显示装置工作时人眼感觉到的画面闪烁现象,提高显示效果。相较于现有技术,本发明的液晶显示装置的驱动方法,其将一帧分成两个子帧,并在第一子帧确定显示信号的目标像素单元的地址,并根据该像素单元的地址由该插黑发生器输出控制信号来控制将该显示信号转换成正常显示画面的灰阶电压或显示黑画面的黑电平,而在第二子帧将该灰阶电压与该黑电平相互转换。该驱动方法中各像素单元在任一子帧是否显示黑画面是由其地址决定的,由于相邻两个像素单元的行地址最低有效位与列地址最低有效位均不同,因此该插黑发生器输出的控制信号也不同,该驱动方法便实现液晶显示装置的隔点插黑、隔行插黑或隔列插黑,使画面闪烁平均化,由此降低该液晶显示装置工作时人眼感觉到的画面闪烁现象,提高显示效果。图l是一种现有技术液晶显示装置的结构示意图。图2是图l所示液晶显示装置的驱动波形图。图3是本发明液晶显示装置一种较佳实施方式的结构示意图。图4是图3所示的液晶显示装置的时序控制器的结构示意图。图5是图3所示的液晶显示装置的源极驱动器的结构示意图。图6是图3所示液晶显示装置的驱动波形图。图7是本发明液晶显示装置驱动方法的流程图。具体实施方式请参阅图3,是本发明液晶显示装置一种较佳实施方式的结构示意图。该液晶显示装置300包括多条平行设置的扫描线310、多条与该扫描线3IO垂直设置的数据线320、多个由该扫描线3IO和该数据线320分隔界定且呈矩阵分布的像素单元330、一与该扫描线310相连接的栅极驱动器302、一与该数据线320相连接的源极驱动器303以及一与该栅极驱动器302和该源极驱动器303相连接的时序控制器304。在该像素单元330中,设置有一作为信号切换开关的薄膜晶体管331、一像素电极332、一与该像素电极332相对设置的公共电极334和一设置在该像素电极332和该公共电极334之间的液晶层(图未示)。该薄膜晶体管331的栅极、源极和漏极分别连接至其对应的扫描线310、数据线320和1象素电才及332。该像素电极332、该液晶层和该7>共电极334形成一液晶电容333。该时序控制器304产生时序信号,并分别施加到该栅极驱动器302和该源极驱动器303。该栅极驱动器302具有移位功能,其对该时序控制器304发出的时序信号进行移位处理,由此产生多个扫描脉沖信号并依次施加到对应的扫描线310。该源极驱动器303根据该时序控制器304发出的时序信号,通过该数据线320将数据信号施加到对应的像素单元330。请参阅图4,是图3所示液晶显示装置300的时序控制器304的结构示意图,该时序控制器304包括相互连接的一插黑发生器(BlackInsertionGenerator)410和一逻辑运算单元420。该插黑发生器410包括一第一输入端411、一第二输入端412、一第三输入端413、一输出端414、一第一存储单元415、一第二存储单元416、一第一数据选择器417、一第二数据选择器418和一多路器419。该第一存储单元415和该第二存储单元416均为4位存储单元,其分别连接到该第一数据选择器417和该第二数据选择器418,且该第一存储单元415存储的4位数据为0110,该第二存储单元416存储的4位数据为1001。该第一输入端411和该第二输入端412作为该第一数据选择器417和该第二数据选择器418的两个控制端,其均连接到该液晶显示装置300的地址緩存器(图未示),且该第一输入端411接收显示信号的目标像素单元330的行地址最低有效位(LeastSignificantBit,LSB),该第二输入端412接收显示信号的目标像素单元330的列地址最低有效位。该第三输入端413作为该多路器419的控制端,其接收该时序控制器304内部产生的时序信号。该第一数据选择器417和该第二数据选择器418的输出端作为该多路器419的两个输入端,该多路器419的输出端作为该插黑发生器410的输出端414。该逻辑运算单元420是一与门(AndGate),其包括两个输入端和一个输出端,其中一输入端用在接收来自缩放控制器(Scalar)(图未示)的数字显示信号,另一输入端连接到该插黑发生器410的输出端414,用于接收该插黑发生器410输出的控制信号,且其输出端连接到该源极驱动器303。请参阅图5,是图3所示液晶显示装置300的源极驱动器303的结构示意图。该源极驱动器303包括依次连接的一数据锁存器501、一数字/模拟(D/A)转换器502和一输出緩沖器503。该数据锁存器501将该逻辑运算单元420输出的数字信号保存在其内部相应的緩存单元内,并在该时序控制器304内部产生的时序信号作用下将该数字信号输出到该数字/模拟转换器502,该数字/模拟转换器502将该数字信号转换成相应的模拟信号后,通过该输出緩冲器503将该模拟信号输出到该数据线320。请一并参阅图3、图4、图5和图6,其中图6是本发明液晶显示装置300的驱动波形图。该液晶显示装置300完整显示一帧的时间被分为相等的第一时段Ta和第二时段Tb。在该第一时段Ta中,该栅极驱动器302对来自该时序控制器304的时序信号进行移位处理,产生多个扫描脉冲信号350,并依次施加到该扫描线310。该扫描脉冲信号350作用期间,与该扫描线310相连接的一行薄膜晶体管331导通。同时该时序控制器304中,该第一输入端411将显示信号的目标像素单元330的行地址最低有效位传送到该第一数据选择器417和该第二数据选择器418的其中一控制端,该第二输入端412将显示信号的目标像素单元330的列地址最低有效位传送到该第一数据选择器417和该第二数据选择器418的另一控制端;该第一数据选择器417和该第二数据选择器418在该行地址最低有效位和该列地址最低有效位控制下,分别在该第一存储单元415和该第二存储单元416选择对应的存储数据,并分别通过其输出端将该存储数据输出到该多路器419。具体而言,当目标像素单元330位于奇数行奇数列时,该第一数据选择器417的控制端所接收到的行地址最低有效位为0,该第二数据选择器418的控制端所接收到的列地址最〗氐有效位为0。此时,该第一数据选择器417选择该4位数据0110的最低位O并输出到该多路器419的其中一输入端,该第二数据选择器418选择该4位数据1001的最低位l并输出到该多路器419的另一输入端。当目标像素单元330位于奇数行偶数列时,该第一数据选择器417的控制端所接收到的行地址最低有效位为O,该第二数据选择器418的控制端所接收到的列地址最低有效位为1。此时,该第一数据选择器417选择该4位数据0110的次低位1并输出到该多路器419的其中一输入端,该第二数据选择器418选择该4位数据IOOI的次低位O并输出到该多路器419的另一输入端。当目标像素单元330位于偶数行奇数列时,该第一数据选择器417的控制端所接收到的行地址最低有效位为1,该第二数据选择器418的控制端所接收到的列地址最低有效位为0。此时,该第一数据选择器417选择该4位数据0110的次高位1并输出到该多路器419的其中一输入端,该第二数据选择器418选择该4位数据IOOI的次高位O并输出到该多路器419的另一输入端。当目标像素单元330位于偶数行偶数列时,该第一数据选择器417的控制端所接收到的行地址最低有效位为1,该第二数据选择器418的控制端所接收到的列地址最低有效位为1。此时,该第一数据选择器417选择该4位数据0110的最高位0并输出到该多路器419的其中一输入端,该第二数据选择器418选择该4位数据IOOI的最高位1并输出到该多路器419的另一输入端。下页表l列出了当两个存储单元415和416所存储的数据分别为0110和1001时,在行地址最低有效位和列地址最低有效位的控制下,该多路器419两个输入端所接收的数据。由表l可得到,当该第一存储单元415存储的4位数据为0110,该第二存储单元416存储的4位数据为IOOI时,该两个存储单元415和416对应位的数据保持相反(本说明书所述的两个数据相反是代表其中一为O,另一为l),因此不管目标像素单元的具体位置,该多路器419两个输入端所接收到的数据始终保持相反。且,当两个像素单元的行地址最低有效位或两个像素单元的列地址最低有效位相反时,该多路器419的相应输入端所接收到的数据分别相反。<table>tableseeoriginaldocumentpage11</column></row><table>表l该多路器419在该第三输入端413所接收到的时序信号作用下,制信号,传送到该逻辑运算单元420的一输入端。同时该逻辑运算单元420通过其另一输入端接收数字显示信号,并对其两个输入端所接收到的信号进行逻辑与运算,该逻辑运算单元420运算后得到的数字信号输出到该数据锁存器501,该数字/模拟转换器502再将该数据锁存器501输出的数字信号转换为对应的模拟数据信号,最终该输出緩沖器503将该数据信号输出到该数据线320,并通过该薄膜晶体管331输出到该像素电极332。具体而言,当该多路器419输出的控制信号为O时,该逻辑运算单元420进行逻辑与运算后输出为一零信号,若该零信号为8位时,其即为OOOOOOOO,该零信号输出到该数字/模拟转换器502后得到的数据信号为一与该公共电极334相同电位的黑电平,最终该黑电平通过该输出緩冲器503施加到对应的数据线320,再通过该数据线320输出到其目标像素单元330的像素电极332。该黑电平使得该液晶电容333处在放电状态,且放电结束后该液晶电容333在该第一时段1\中保持该黑电平,由此,该目标4象素单元330在此时段内显示一黑画面。而当该多路器419输出的控制信号为l时,该逻辑运算单元420进行逻辑与运算后得到的结果仍为该数字显示信号,该数字显示信号输出到该数字/模拟转换器502得到的数据信号为对应正常显示画面的灰阶电压信号,最终该灰阶电压信号通过该输出緩冲器503施加到对应的数据线320,再通过该数据线320输出到其目标像素单元330的像素电极332。该灰阶电压信号使得该液晶电容333处在充电状态,且充电结束后该液晶电容333在该第一时段Ta中保持该灰阶电压,由此该目标像素单元330在此时段内显示一正常画面。当该扫描脉冲信号350施加到最后一扫描线3IO之后,进入第二时段Tb。在该第二时段Tb中,根据该时钟发生器304发出的时序信号,该栅极驱动器302再次产生多个扫描脉沖信号360,并将该扫描脉沖信号依次施加到该扫描线310。该扫描脉冲信号360作用期间,与该扫描线310相连接的一行薄膜晶体管331导通。同时该时序控制器410中,该第一输入端411将显示信号的目标像素单元330的行地址最低有效位传送至该两个数据选择器417和418的其中一控制端,同时该第二输入端412将显示信号的目标像素单元330的列地址最低有效位传送至该两个数据选择器417和418的另一控制端。该两个数据选择器417和418在该行地址最低有效位和该列地址最低有效位的控制下,分别在该第一存储单元415和该第二存储单元416选择对应的存储数据,并分别通过其输出端将该存储数据输出到该多路器419。而且由于在该第一时段Ta和该第二时段Tb中,该第一存储单元415和该第二存储单元416所存储的数据保持不变,因此在该第二时段Tb中,该多路器419两个输入端所接收的数据与其在该第一时段L中所接收的数据相同。该多路器419在该第三输入端413所接收的时序信号作用下,将其与该第二信号,传送到该逻辑运算单元420,12由于该多路器419两个端所接收到的数据始终保持相反。因此,在该第二时段Tb中,该逻辑运算单元420所接收的来自该多路器419输出端的控制信号与其在第一时段Ta中所接收到的控制信号相反。该逻辑运算单元420通过其另一输入端接收数字显示信号,并对其两个输入端所接收的信号进行逻辑与运算,该逻辑运算单元420运算后得到的数字信号输出到该数据锁存器501,该数字/模拟转换器502再将该数据锁存器501输出的数字信号转换为对应的模拟数据信号,最终该输出緩冲器503将该模拟数据信号输出到该数据线320,并通过该薄膜晶体管33l输出到该像素电极332。如上所述,由于在该第二时段Tb中该多路器419输出的控制信号其在该第一时段Ta中相反,因此,在经过该数字/模拟转换器502转换得到对应的数据信号并输出到其目标像素单元330时,若对应的数据信号在该第一时段Ta中为黑电平,则其在该第二时段Tb中为正常显示画面的灰阶电压,若对应的数据信号在该第一时段Ta中为正常显示画面的灰阶电压,则其在该第二时段Tb中为黑电平。即在一个完整帧的两个时段Ta和Tb中,不管该像素单元330的具体位置,在其中某一时段该像素单元330显示为一正常画面,而在另一时段其显示为一黑画面。而且,相邻两个像素单元330的行地址最低有效位和列地址最低有效位相反,因此该液晶显示装置300相邻两个像素单元330在同一时段中,其中一显示的画面为正常画面,另一显示的画面为黑画面。即在一帧中,处在奇数行奇数列或偶数行偶数列的像素单元330在该第一时段Ta中显示黑画面,在该第二时段Tb中正常显示画面;处在奇数行偶数列或偶数行奇数列的像素单元330在该第一时段Ta中正常显示画面,在该第二时段Tb中显示黑画面。该液晶显示装置300下一帧重复上述工作状态。该液晶显示装置300由此便实现将一帧分为两个周期相同的子帧,即第一子帧和第二子帧,且第一子帧占用的时间为该第一时段Ta,第二子帧占用的时间为该第二时段Tb。因此,对于该液晶显示装置300,每一子帧在空间上呈正常画面与黑画面交错分布,即在同一子帧中相邻两个^f象素单元330—呈黑画面,另一呈正常画面;且同一像素单元330在时间上也呈正常画面与黑画面交错分布,即在一帧的两个子帧中,同一^f象素单元330在其中一子帧呈黑画面,在另一子帧呈正常画面。由此,该液晶显示装置300实现隔点插黑,使得各像素单元330的灰阶电压变化明显,不会产生拖影现象。相较于现有技术,本发明的液晶显示装置300,其在该时序控制器304中增加一该插黑发生器410,该插黑发生器410根据显示信号的目标像素单元330的地址输出一控制信号,有效控制该源极驱动器303输出的数据信号,使得同一像素单元330在一完整帧的两个子巾贞中,一呈黑画面,另一呈正常画面;在同一子帧中相邻两个像素单元330—呈黑画面,另一呈正常画面,由此实现隔点插黑。因此,该液晶显示装置300便实现将由在画面插黑而产生的画面闪烁现象平均化,有效降低了现有技术液晶显示装置IOO进行整帧插黑而导致严重的画面闪烁现象,提高显示效果。本发明液晶显示装置300中包括该插黑发生器410和逻辑运算单元420的插黑功能块结构简单,其是在该时序控制器304内部实现,并不需要增加其它硬件。因此,本发明的液晶显示装置300不会明显增加驱动电路的复杂性,其实现隔点插黑的功能简单易行。另外,本发明液晶显示装置300并不局限于以上实施方式所描述。根据本发明液晶显示装置300的电路结构,仅需改变该插黑发生器410中该第一存储单元415和该第二存储单元416中所存储的4位数据,便可实现其它插黑方式。如,在该液晶显示装置300其它部分电路结构保持不变的情况下,将该第一存储单元415所存储的数据设置为IOOI,并将该第二存储单元416所存储的数据设置为0110,则可以实现在一个帧中,处在奇数行奇数列或偶数行偶数列的像素单元330在该第一时段Ta中正常显示画面,在该第二时段Tb中显示黑画面;而处在奇数行偶数列或偶数行奇数列的像素单元330在该第一时段Ta中显示黑画面,在该第二时段Tb中正常显示画面。又如,将该第一存储单元415和该第二存储单元416所存储的数据一设置为1010,另一设置为OIOI,便可实现对该液晶显示装置300进行隔行插黑。再如,将该第一存储单元415和该第二存储单元416所存储的数据一设置为OOll,另一设置为1100,^更可实现对该液晶显示装置300进行隔列插黑。请参阅图7,是本发明液晶显示装置300的驱动方法的流程图。该驱动方法700包括以下步骤步骤701,将一帧分为第一子帧和第二子帧。其中,该第一子帧对应该第一时段Ta,该第二子帧对应该第二时段Tb,因此,该第一子帧与该第二子帧所占用的时间相同。步骤702,进入第一子帧,产生一显示信号,同时确定该显示信号的目标像素单元的地址。该步骤702具体如下进入第一子帧,即进入该第一时段Ta,该栅极驱动器302发出扫描脉沖信号350并施加到对应的扫描线310,使与该扫描线310相连接的薄膜晶体管331导通。该缩放控制器产生一数字显示信号并传送到该逻辑运算单元420;同时该时序控制器304确定该数字显示信号所要施加的目标像素单元330的行地址最低有效位和列地址最低有效位,并将该行地址最低有效位和列地址最低有效位输出到该插黑发生器410。步骤703,该插黑发生器根据该像素单元的地址输出一控制信号,根据该控制信号,将该显示信号转换成相应的灰阶电压或黑电平。该步骤703具体如下703A,根据该像素单元330的行地址最低有效位和列地址最低有效位,在该两个存储单元415和416中选择对应的数据,并将所选择的来自该存储单元415的数据输出。具体而言,该行地址最低有效位和列地址最低有效位控制该数据选择器417和418分别选择该存储单元415和416中对应的数据并输出至该多路器419,该多路器419将其输入端中由该数据选择器417所选择的来自该存储单元415的数据输出到该逻辑运算单元420。通过预先对该存储单元415和416分别设置对应数据,使得无论该像素单元330的具体位置如何,该多路器419两个输入端的数据始终保持相反。本驱动方法700中,该数据选择器415存储的数据为0110,该数据选择器416存储的数据为1001。703B,将该数据作为控制信号与该显示信号进行逻辑与运算。即利用该逻辑运算单元420将该数字显示信号与该多路器419输出的控制信号进行逻辑与运算,并将运算结果输出到该源极驱动器303。由此实现,若该像素单元330处在奇数行奇数列或处在偶数行偶数列,即行地址最低有效位和列地址最低有效位均为O或均为1,该逻辑运算单元420输出的运算结果为一零信号;而若该像素单元330处在奇数行偶数列或处在偶数行奇数列,即行地址最低有效位和列地址最低有效位一为O,另一为l,该逻辑运算单元420输出的运算结果仍为该数字显示信号。703C,将运算结果转换成对应的灰阶电压或黑电平。即该源极驱动器303通过该数字/模拟转换器502将运算结果转换为对应的灰阶电压或黑电平。若该像素单元330处在奇数行奇数列或处在偶数行偶数列,该数字/模拟转换器323将该零信号转换成为一黑电平;若该像素单元330处在奇数行偶数列或处在偶数行奇数列,该数字/模拟转换器323将该数字显示信号转换成正常显示画面的灰阶电压。步骤704,将该灰阶电压或黑电平输出到该像素单元,显示画面。该步骤704具体如下将该灰阶电压或黑电平输出至该像素电极332,该像素电极332与该公共电极334间形成一电场,该液晶层中液晶分子在该电场作用下进行旋转,正常显示画面或显示黑画面。具体而言,该源极驱动器303通过该输出緩冲器503将该灰阶电压或黑电平输出到该数据线320,并通过该薄膜晶体管331将该灰阶电压或黑电平输出到该像素电极332,由此该像素电极332与该公共电极334之间形成一电场,在该电场作用下,该像素电极332与该公共电极334之间的液晶分子发生旋转,显示画面。当该灰阶电压输出到目标像素单元330时,该像素单元330正常显示画面;而当将该黑电平输出到目标像素单元300时,该像素单元330显示黑画面。即若该像素单元330处在奇数行奇数列或处在偶数行偶数列,其显示一黑画面;若该像素单元330处在16奇数4于4馬数列或处在4禹数4于奇数列,其显示一正常画面。步骤705,进入第二子帧,将该像素单元的灰阶电压或黑电平相互转换。该步骤705具体如下705A,进入第二子帧,即进入该第二时段Tb,该栅极驱动器302发出扫描脉冲信号360并施加到对应的扫描线310,使与该扫描线310相连接的薄膜晶体管331导通。705B,将所选择的来自另一存储单元的数据输出。具体而言,该像素单元330的行地址最低有效位和列地址最低有效位控制该两个数据选择器417和418分别在该存储单元415和416选择与其在该第一时段L对应的数据并输出到该多路器419,该多路器419将其输入端中由该数据选择器418所选择的来自该存储单元416的数据输出到该逻辑运算单元420,由此,该多路器419输出的数据与其在该第一子帧中所输出的数据相反。705C,将该数据作为控制信号与该显示信号进行逻辑与运算。即利用该逻辑运算单元420将该数字显示信号与该多路器419输出的控制信号进行逻辑与运算,并将运算结果输出到该源极驱动器303。由于该多路器419在该第二子帧中所输出的控制信号与其在该第一子帧中所输出的控制信号相反,因此,当该逻辑运算单元420在第一子帧的运算结果为一零信号时,其在该第二子帧的运算结果为该数字显示信号;反之,当该逻辑运算单元420在第一子帧的运算结果为该数字显示信号时,其在该第二子帧的运算结果为一零信号。705D,将运算结果转换为对应的黑电平或灰阶电压。即该源极驱动器303通过该数字/模拟转换器502将运算结果转换为对应的灰阶电压或黑电平。由此实现,当该数字/模拟转换器502在该第一子帧输出为正常显示的灰阶电压时,其在该第二子帧输出为一黑电平;而该数字/模拟转换器502在该第一子帧输出为黑电平时,其在该第二时段Tb中输出为一正常显示画面的灰阶电压。因此,在该第二子帧中,若该像素单元330处在奇数行奇数列或处在偶数行偶数列,该步骤705实现将其用于显示画面的数据信号由一黑电平转换成一正常显示画面的灰阶电压;若该〗象素单元330处在奇数行偶数列或处在偶数行奇数列,该步骤705实现将该数据信号由一灰阶电压转换成一黑电平。由此,实现将该像素单元330相应的灰阶电压或黑电平相互转换。步骤706,将转换后的黑电平或灰阶电压输出到该像素单元,实现该像素单元在二子帧中分别显示正常画面和黑画面。该步骤706具体如下将该灰阶电压或黑电平输出到该像素电极332,该像素电极332与该公共电极334之间形成一电场,该液晶层中液晶分子在该电场作用下进行旋转,正常显示画面或显示黑画面。具体而言,该源极驱动器303通过该输出緩冲器503将该灰阶电压或黑电平输出到该数据线320,并通过该薄膜晶体管331将该灰阶电压或黑电平输出到该像素电极332,由此该像素电极332与该公共电极334之间形成一电场,在该电场作用下,该像素电极332与该公共电极334之间的液晶分子发生旋转,显示画面。若像素单元330处在奇数行奇数列或处在偶数行偶数列,其接收该灰阶电压,并显示一正常画面;若像素单元330处在奇数行偶数列或处在偶数行奇数列,其接收该黑电平,并显示一黑画面。由上可得,无论该像素单元330的具体位置如何,该驱动方法700均可实现该像素单元330在两个子帧中一显示正常画面,另一显示黑画面。步骤707,进入下一帧,重复上述驱动步骤。相较于现有技术,本发明的液晶显示装置的驱动方法700,其在向各像素单元330施加数据信号之前,先确定该像素单元330的地址,并根据其地址的最低有效位由该插黑发生器410输出控制信号来控制将显示信号转换为正常显示画面的灰阶电压或显示黑画面的黑电平,且由于相邻两个像素单元330的行地址最低有效位与列地址最低有效位均不同,因此该驱动方法700使得同一像素单元330在一帧的两个子帧中,一呈黑画面,另一呈正常画面;在同一子帧中相邻两个像素单元一呈黑画面,另一呈正常画面,实现隔点插黑。该驱动方法700便由此将画面插黑导致的画面闪烁现象平均化,明显降低由于插入整帧黑画面而造成严重的画面闪烁现象,提高该液晶显示装置300的显示效果。另外,本发明液晶显示装置的驱动方法700并不局限于以上实施方式所描述。根据本发明的驱动方法700,重新设置该第一存储单元415和该第二存储单元416中所存储的4位数据,便可实现其它插黑方式。如,将该第一存储单元415所存储的数据设置为1001,并将该第二存储单元416所存储的数据设置为0110,则可以实现在一个帧中,处在奇数行奇数列或偶数行偶数列的像素单元330在该第一时段Ta中正常显示画面,在该第二时段Tb中显示黑画面;而处在奇数行偶数列或偶数行奇数列的像素单元330在该第一时段Ta中显示黑画面,在该第二时段Tb中正常显示画面。又如,将该第一存储单元415和该第二存储单元416所存储的数据一设置为1010,另一设置为0101,便可实现对该液晶显示装置300进行隔行插黑的驱动。再如,将该第一存储单元415和该第二存储单元416所存储的数据一设置为0011,另一设置为1100,便可实现对该液晶显示装置300进行隔列插黑的驱动。权利要求1.一种液晶显示装置,其包括多条平行设置的扫描线、多条与该扫描线垂直设置的数据线、多个由该扫描线和该数据线分隔界定且呈矩阵分布的像素单元、一与该扫描线相连接的栅极驱动器、一与该数据线相连接的源极驱动器以及一与该栅极驱动器和该源极驱动器相连接的时序控制器,其特征在于该时序控制器包括一插黑发生器,该插黑发生器根据显示信号的目标像素单元的地址向其输出一控制信号,以控制该像素单元进行插黑。2.如权利要求1所述的液晶显示装置,其特征在于该插黑发生器包括两个存储单元、两个数据选择器和一多路器,每一数据选择器分别对应一存储单元,该两个数据选择器在该像素单元的地址的控制下分别选择该存储单元中对应的数据作为该控制信号并输出到该多路器。3.如权利要求2所述的液晶显示装置,其特征在于该时序控制器还包括一与该插黑发生器相连接的逻辑运算单元,该逻辑运算单元对该显示信号与该控制信号进行逻辑运算,并将结果输出到该源极驱动器。4.如权利要求2所述的液晶显示装置,其特征在于该两个存储单元所存储的数据为OllO和lOOl。5.如权利要求2所述的液晶显示装置,其特征在于该两个存储单元所存储的数据为001l和1100。6.如权利要求2所述的液晶显示装置,其特征在于该两个存储单元所存储的数据为0101和1010。7.—种液晶显示装置的驱动方法,其中该液晶显示装置包括多条平行设置的扫描线、多条与该扫描线垂直设置的数据线、多个由该扫描线与该数据线分隔界定且呈矩阵分布的像素单元和一插黑发生器,该驱动方法包括以下步骤将一帧分为第一子帧和第二子帧;进入第一子帧,产生一显示信号,同时确定该显示信号的目标像素单元的地址;该插黑发生器根据该像素单元的地址输出一控制信号,根据该控制信号,将该显示信号转换成相应的灰阶电压或黑电平;将该灰阶电压或黑电平输出到该像素单元,显示画面;进入第二子帧,将该像素单元的灰阶电压或黑电平相互转换;将转换后的黑电平或灰阶电压输出到该像素单元,实现该4象素单元在两个子帧中分别显示正常画面和黑画面;进入下一帧,重复上述驱动步骤。8.如权利要求7所述的液晶显示装置的驱动方法,其特征在于该插黑发生器包括两个存储单元、两个数据选择器和一多路器,每一数据选择器分别对应一存储单元,该两个数据选择器在该像素单元的地址的控制下分别选择该存储单元中对应的数据并输出到该多路器。9.如权利要求7所述的液晶显示装置的驱动方法,其中该插黑发生器根据该像素单元的地址输出一控制信号,根据该控制信号,将该显示信号转换成相应的灰阶电压或黑电平的步骤包括根据该像素单元的行地址最低有效位和列地址最低有效位,在该两个存储单元选择相应的数据,并将所选择的来自其中一存储单元的数据输出;将该数据作为控制信号与该显示信号进行逻辑与运算;将运算结果转换成对应的灰阶电压或黑电平。10.如权利要求9所述的液晶显示装置的驱动方法,其中将该像素单元的灰阶电压或黑电平相互转换的步骤包括将所选择的来自另一存储单元的数据输出;将该数据作为控制信号与该显示信号进行逻辑与运算;将运算结果转换成对应的黑电平或灰阶电压。全文摘要本发明提供一种液晶显示装置。该液晶显示装置包括多条平行设置的扫描线、多条与该扫描线垂直设置的数据线、多个由该扫描线和该数据线分隔界定且呈矩阵分布的像素单元、一与该扫描线相连接的栅极驱动器、一与该数据线相连接的源极驱动器以及一与该栅极驱动器和该源极驱动器相连接的时序控制器,该时序控制器包括一插黑发生器,该插黑发生器根据显示信号的目标像素单元的地址向其输出一控制信号,以控制该像素单元进行插黑。本发明同时提供一种该液晶显示装置的驱动方法。文档编号G09G3/36GK101256291SQ20071007341公开日2008年9月3日申请日期2007年2月28日优先权日2007年2月28日发明者陈思孝,陈景丰申请人:群康科技(深圳)有限公司;群创光电股份有限公司