电光装置和电子设备的利记博彩app

文档序号:2617277阅读:158来源:国知局

专利名称::电光装置和电子设备的利记博彩app
技术领域
:本发明涉及抑制对每多根数据线进行分组并驱动的场合呈现的显示质量的降低的技术。
背景技术
:近年,采用液晶等的电光面板形成小型图像,通过光学系统将该小型图像放大投影于屏幕、墙面等上的投影仪正在普及。该投影仪不具有通过本身制作图像的功能,而从个人计算机或电视调谐器等的上位装置,接收图像数据(或图像信号)的供给。该图像数据指定像素的灰度(亮度),按照呈矩阵状排列的像素的垂直扫描和水平扫描的形式供给,由此,对于投影仪所采用的电光面板,也适合按照该形式驱动。因此在投影仪所采用的电光面板中,一般按照逐点方式驱动,该方式为依次选择扫描线,并且在选择1根扫描线的期间(1个水平扫描期间),每次1根地依次选择数据线,将按照适合液晶的驱动的方式变换图像数据的图像信号供给已选择的数据线。但是,最近,为了应对高清晰度电视等,高精细化的要求强烈。高精细化可通过增加扫描线的根数和数据线的根数而实现,但是,伴随扫描线根数的增加,1水平扫描期间缩短,另外,在逐点方式的场合,伴随数据线根数的增加,数据线的选择期间也缩短。由此,在逐点方式的场合,伴随高精细化的进行,无法充分地确保将图像信号供给数据线的时间,导致向像素的写入不充分。于是,为了解决这样的写入不充分的问题,人们考虑相展开驱动的方式。该相展开驱动为下述的方式,其中,每次以预定的根数例如6根地同时选择数据线,并且将向与选择扫描线和选择数据线的交叉相对应的像素输入的图像信号相对时间轴伸长为6倍,供向已选择的6根数据线的每根。人们认为在该相展开驱动方式的场合,向数据线供给图像信号的时间与逐点方式时相比较,在本实例中,可6倍确保,由此,适合于高精细化。但是,在该相展开驱动方式的场合,由于同时选择多根数据线,故容易发生显示质量降低的现像。
发明内容本发明是针对上述的情况而提出的,本发明的目的在于提供抑制相展开时的显示质量降低的现像,可进行高质量的显示的电光装置和电子设备。作为本发明的前提,从多级连接的移位寄存器中的初级输出的脉冲信号的条件、波形与从其以后的级输出的脉冲信号相比较,容易发生不同。但是,如果使输出该脉冲信号的区域全部为无效(dummy)像素,与其对应地,则构成移位寄存器等的周边电路的面积减少。于是,本发明的电光装置具有像素,该像素对应于扫描线与针对每多根而分组的数据线的交叉处而设置,并且在选择扫描线的期间,在数据线中对图像信号进行取样处理时,成为与该图像信号相对应的灰度,其特征在于,其包括扫描线驱动电路,该扫描线驱动电路针对每个水平扫描期间依次选择扫描线;移位寄存器,该移位寄存器按照预定的时钟信号,依次传送在水平扫描期间的最初供给的传送开始脉冲信号地多级连接;路径,该路径为将在上述寄存移位器的各级中传送的脉冲信号分支成多条的路径;运算电路,该运算电路使脉冲宽度相互不重复地计算被分支的脉冲信号和预定的使能信号的逻辑运算信号;取样开关,该取样开关从电气方面来说,分别介于供给图像信号的图像信号线中的任何一根线和上述数据线的每根线之间,并且通过导通,将供向该图像信号线的图像信号在该数据线中进行取样处理,与同一组(block)的数据线相对应的取样开关根据同一逻辑积信号,基本同时地导通断开,省略应通过由上述运算电路输出的逻辑运算信号中的在水平扫描期间的最初输出的信号而实现导通断开的取样开关,以及与该取样开关相对应的数据线。按照本发明的电光装置,由于省略应通过在水平扫描期间的最初输出的逻辑运算信号而实现导通断开的取样开关,以及与该取样开关相对应的数据线,故可与其对应地确保形成移位寄存器等的周边电路的面积。但是,如果省略应通过在水平扫描期间的最初输出的逻辑运算信号而实现导通断开的取样开关,以及与该取样开关相对应的数据线,由于显示的中心位置与整个像素区域的中心偏离,故在本发明中,最好采用将应通过由上述运算电路输出的逻辑运算信号中的在水平扫描期间的最后输出的信号实现导通断开的取样开关,以及与该取样开关相对应的数据线均省略的构成。另外,在这样的构成中,也可这样形成,其中,在供给有通过由上述运算电路输出的逻辑运算信号中的,在水平扫描期间的第2个输出的信号的组(block)中,对于与靠近已省略的数据线的数据线相对应的像素,使其作为无效像素区域而不显示。这样做的原因在于与第2级相对应的像素区域中的,与和第1级相对应的像素区域邻接的区域容易受到与该第1级相对应的像素区域的影响(电容耦合等的影响)等。另外,在本发明的电光装置中,为了使作为无效像素区域的像素不显示,考虑比如,与显示内容无关地,将该像素设为特定的颜色(黑、白、灰)的形式、通过挡光层覆盖该像素的形式、不形成像素电路的一部分或全部的形式等的各种形式。在这些方案中,由于具有形成左右反转像的情况,故最好这样形成,其中,相对进行显示的有效像素区域的中心,对称地设置上述无效像素区域。另外,最好采用下述的方案,其中,在将与初级和最终级相对应的图像区域作为无效像素区域的场合,或相对有效像素区域的中心,对称地设置上述无效像素区域的场合,使有效像素区域的数据线根数为基本同时导通断开的取样开关的个数的倍数。在本发明的电光装置中,最好这样形成,其中,上述运算电路中的,在水平扫描期间的最初输出逻辑运算信号的电路为非(NOT)电路,其不输入上述使能信号,而输出通过上述移位寄存器的第1级传送的脉冲信号的“非”信号。按照该方案,由于上述运算电路通过非电路而简化,故可相应地确保形成移位寄存器等的周边电路的面积。此外,在上述方案中,也可这样形成,其中,上述运算电路中的,在水平扫描期间的最后输出逻辑运算信号的电路为非电路,其不输入上述使能信号,而输出通过上述移位寄存器的最终级传送的脉冲信号的“非”信号。另外,也可为下述的方案,其中,上述运算电路包括除去在水平扫描期间的最初和最后输出逻辑运算信号的电路以外的与非(NAND)电路,该与非电路计算上述使能信号与通过移位寄存器中的相应的级传送的脉冲信号的“与非”。按照上述方案,在从将通过移位寄存器的各级传送的脉冲信号分支的路径看时,可使倒相电路和“与非”信号的栅电容基本一致。此外,由于本发明的电子设备将上述电光装置作为显示部,故可不使显示质量显著降低。图1为表示本发明的实施形态涉及的电光装置的构成的框图;图2为表示该电光装置的电光面板的构成的框图;图3为表示该电光面板的像素的构成的图;图4为表示该电光装置的移位寄存器的构成的图;图5为表示该电光装置的工作的时序图;图6为表示该电光装置的工作的时序图;图7为表示该电光装置的工作的时序图;图8为表示该电光装置的工作的时序图;图9为表示另一实施例的对应的电光装置的电光面板的构成的框图;图10为表示再一实施例的对应的电光装置的电光面板的结构的框图;图11为表示该电光面板的与非电路与非电路的构成的图;图12为表示采用实施例的电光装置的投影仪的构成的图。具体实施例方式下面参照附图,对用于实施本发明的优选形态进行描述。图1为表示本发明的实施例的电光装置的整体结构的方框图。像该图所示的那样,电光装置包括电光面板100,控制电路200和处理电路300。其中,控制电路200按照从图中未示出的上位装置提供的垂直扫描信号Vs、水平扫描信号Hs和点时钟信号DCLK,生成用于对各部分进行控制的定时信号,时钟信号等。处理电路300进一步由S/P变换电路302、D/A转换器组304和放大倒相电路306构成。其中,S/P转换电路302,将从上位装置按照与垂直扫描信号Vs、水平扫描信号Hs和点时钟信号DCLK同步的方式串行地供给的,使针对每个像素,按照数字值指定像素的灰度等级电平(亮度)的图像数据Vid如图5所示的那样,分配给信道ch1~ch4的4个系统,并且在时间轴上以4倍伸长(串并转换),将其作为图像数据Vd1d~Vd4d输出。于是,在图像数据的1个像素量按照点时钟DCLK的1个周期供给的场合,已伸长的图像数据Vd1d~Vd4d中的每个在点时钟DCLK的4个周期的范围内供给。另外,串并转换的原因在于延长外加图像信号的时间,为确保后述的取样开关的取样、保持时间和充放电时间。另外,在本实施例中,S/P变换电路302对应于属于后述的无效像素区域的像素的选择定时,输出对像素比如,进行黑色处理的图像数据。D/A转换器组304为针对每个信道ch1~ch4而设置的D/A转换器,将图像数据Vd1d~Vd4d分别转换为具有与像素的灰度相对应的电压的模拟的图像信号。放大倒相电路306将进行了模拟转换的图像信号,以电压Vc为基准,进行极性反转处理或正转处理,然后,适当地对其放大,将其作为图像信号Vd1~Vd4而供给。在这里,对于极性反转,具有(a)每根扫描线;(b)每根数据线;(c)每个像素;(d)每个面(帧)等的形式,对于本实施例,为(a)每根扫描线的极性反转(1H反转)。但是,本发明不限于此。此外,电压Vc像图6所示的那样,为图像信号的振幅中心电压,基本与外加于对置电极上的电压LCcom相等。另外,在本实施例中,为了方便,分别将高于振幅中心电压Vc的高位电压称为正极性,将低电位电压称为负极性。预先充电电压生成电路310在于数据线中刚对图像信号进行取样之前的回扫期间,产生预先充电用的电压信号Vpre。另外,在本实施例中,作为预先充电电压信号Vpre,采用比如,使像素为最高灰度的白色和最低灰度的黑色的中间值的灰色的电压(灰色相当电压)。如上述那样,在本实施例中,由于进行每根扫描线的极性反转处理,故在1个垂直扫描期间,正极性写入和负极性写入在每个1水平扫描期间交替地进行。由此,预先充电电压生成电路310按照像图6所示的那样,使得在即将进行正极性写入前的回扫期间,形成正极性的灰色相当电压Vg(+),另外,在即将进行负极性写入前的回扫期间,形成负极性灰色相当电压Vg(-),分别在每个1水平扫描期间,极性反转地形成预先充电电压信号Vpre。在返回到图1而描述的场合,选择器350在比如信号NRG为低(L)电平时,选择放大倒相电路306的图像信号Vd1~Vd4,另一方面,在信号NRG为高(H)电平时,选择预先充电电压生成电路310的预先充电电压信号Vpre,将分别选择的信号作为Vid1~Vid4而供给电光面板100。在这里,信号NRG是从控制电路200供给的,在作为回扫期间的一部分期间的预先充电期间形成为高电平的信号。于是,信号Vid1~Vid4在信号NRG为高电平的预先充电期间,均共同地成为预先充电电压信号Vpre,在其以外的期间,分别成为图像信号Vd1~Vd4。接着,对电光面板100的具体结构进行描述。图2为表示电光面板100的电构成的方框图。该电光面板100为以一定的间隙,将器件基板和形成有对置电极的对置基板贴合,并且在该间隙中封闭有液晶的液晶显示板。在该电光面板100中,像图2所示的那样,768根扫描线112沿图中的横向(水平)延伸而排列,另一方面,1032(=4×258)根数据线114沿图中的纵向(垂直)排列。此外,按照与这些扫描线112和数据线114的交叉部分的每个部分相对应的方式设置像素110。于是,像素110按照纵768行×横1032列的矩阵状排列。但是,在本实施例中,在该像素排列中,左端4列的量和右端4列的量用作不用于显示的无效像素区域。由此,在本实施例中,有助于显示的有效像素区域为相当于除了左右各4列的量以外的区域的纵768行×横1024列。下面参照图3,对像素110的具体构成进行描述。像该图所示的那样,在像素110中,N沟道型的TFT(薄膜晶体管)116的源与数据线114连接,并且漏与像素电极118连接,另一方面,栅与扫描线112连接。此外,按照与像素电极118对置的方式,保持在一定的电压LCcom的对置电极108相对全部像素,同样地设置,并且在该像素电极118和对置电极108之间,夹持有液晶层105。由此,针对每个像素,形成由像素电极118、对置电极108和液晶层105形成的液晶电容。还有,在两基板的各对置面上,分别设置按照液晶分子的长轴方向在两基板之间,比如,连续地扭转约90度的方式进行研磨处理的取向膜,另一方面,在两基板的各背面侧,分别设置有与取向方向相对应的偏振片,虽然这一点在图中未特别示出。如果液晶电容的电压实效值为零,则从像素电极118和对置电极108之间通过的光形成沿液晶分子的扭转而旋光约90度,另一方面,伴随该电压实效值的增大,液晶分子沿电场方向倾斜,其结果是,其旋光性消失。由此,比如在透射型中,在为于入射侧和背面侧形成对应于取向方向,分别设置偏振轴相互垂直的偏振片的常态白色模式的场合,如果液晶电容的电压实效值为零,则光的透射率为最大,形成白色显示,另一方面,伴随电压实效值的增大,透射的光量减少,最终形成透射率为最小的黑色显示。再有,为了防止液晶电容的电荷的泄漏,存储电容109针对每个像素而形成。该存储电容109的一端与像素电极118(TFT116的漏)连接,另一方面,其另一端在全部像素的范围内,共同地接地。接着,在有效像素区域和无效像素区域的周边,设置扫描线驱动电路130,移位寄存器140等的周边电路。其中,扫描线驱动电路130像图5所示的那样,依次将按照1个水平有效显示期间形成高电平的扫描信号G1、G2、G3、...、G768的各个相应信号分别供给第1行、第2行、第3行、...、第768行的扫描线112。另外,由于与本发明不直接相关,故扫描线驱动电路130的具体结构省略,但是,构成如下,每当时钟信号CLY的电平跃迁(上升或下降)时,依次使在1个垂直扫描期间(1F)的最初供给的传送开始脉冲DY移位,然后,进行使脉冲宽度变窄等的波形整形处理,将其作为扫描信号G1、G2、G3、...、G768而输出。接着,移位寄存器140以纵向连续的方式连接131级的闩锁电路1450,按照占空比大约为50%的时钟信号CLX,以及与该时钟信号CLX处于逻辑反转的关系的时钟信号CLXinv,依次传送传送开始脉冲DX。在这里,传送开始脉冲DX为在1个水平扫描期间的开始时供给,并且脉冲宽度(成为高电平的期间)为时钟信号CLX的大约1个周期的量的信号。移位寄存器140采用下述的构成,其中,既可沿图2中的从左向右的方向(R方向,或正转方向),也可沿从右向左的方向(L方向或逆转方向),传送传送电路脉冲DX。预定该传送方向的为形成相互排他的逻辑电平的信号Dir-R、Dir-L,在信号Dir-R为高电平(信号Dir-L为低电平)的场合,指示向R方向传送,在信号Dir-L为高电平(信号Dir-R为低电平)的场合,指示向L方向的传送。在R方向传送的场合,由于在闩锁电路1450中,其左端为输入端,另一方面,其右端为输出端,故对于闩锁电路1450,按照从图中的左起的顺序,表示为左1级、左2级、...、左130级、左131级。在该R方向传送的场合,信号F1、F2、...、F130分别从左1级、左2级、...、左130级的闩锁电路1450输出。与此相反,在L方向传送的场合,由于在闩锁电路1450中,其右端形成输入端,另一方面,其左端形成输出端,故对于闩锁电路1450,按照从图中的右起的顺序,表示为右1级、右2级、...、右130级、左131级。在该L方向传送的场合,信号F130、F129、...、F1分别从右1级、右2级、...、右130级的闩锁电路1450输出。此外,比如,左2级的闩锁电路1450与右130级的闩锁电路1450相同。由此,在本实施例中,R方向传送的场合(从左起数)与L方向传送的场合(从右起数)均没有奇数级、偶数级的区别。时钟反相器152仅仅在信号Dir-R为高电平的R方向传送的场合,将传送开始脉冲DX作为输入而供给左1级的闩锁电路1450。另一方面,时钟反相器154仅仅在信号Dir-L为高电平的L方向传送的场合,将传送开始脉冲DX作为输入而供给右1级的闩锁电路1450。在这里,参照图4,对移位寄存器140的闩锁电路1450的具体结构进行描述。图4为表示在设奇数为m时,奇数m级的闩锁电路1450,偶数(m+1)级的闩锁电路1450,与奇数(m+2)级的闩锁电路1450的3级的部分的结构的图。任何一个闩锁电路1450均具有4个时钟反相器1451~1454。其中,在奇数级的闩锁电路1450中,时钟反相器1451在时钟信号CLX为高电平的场合,反转地输出输入信号的逻辑电平,在时钟信号CLX为低电平的场合,使输出处于高阻抗状态,时钟反相器1452在时钟信号CLXinv为高电平的场合,反转地输出输入信号的逻辑电平,在时钟信号CLXinv为低电平的场合,使输出处于高阻抗状态,时钟反相器1453在信号Dir-R为高电平的场合,反转地输出输入信号的逻辑电平,在信号Dir-R为低电平的场合,使输出处于高阻抗状态,时钟反相器1454在信号Dir-L为高电平的场合,反转地输出输入信号的逻辑电平,在信号Dir-L为低电平的场合,使输出处于高阻抗状态。在偶数级的闩锁电路1450中,时钟反相器1451、1452,与时钟信号CLX、CLXinv之间的供给关系与奇数级的相反。由此,在偶数级的闩锁电路1450中,时钟反相器1451在时钟信号CLXinv为高电平的场合,反转地输出输入信号的逻辑电平,在时钟信号CLXinv为低电平的场合,使输出处于高阻抗状态,时钟反相器1452在时钟信号CLX为高电平的场合,反转地输出输入信号的逻辑电平,在时钟信号CLX为低电平的场合,使输出处于高阻抗状态。另外,时钟反相器1453,1454在奇数级和偶数级中没有差异。移位寄存器140像这样,按照交替地将奇数级的闩锁电路1450和偶数级的闩锁电路1450连接的方式形成。在这样的构成中,在R方向传送的场合,由于在所有级的范围内,时钟反相器1454的输出处于高阻抗状态,故其存在从电气方面来说可忽略,另一方面,时钟反相器1453为单纯的非电路。首先,如果时钟信号CLX为高电平,则在奇数级的闩锁电路1450中,时钟反相器1451将从左端输入的信号的逻辑电平反转,将其供给时钟反相器1453的输入端,该时钟反相器1453再次将供给输入端的信号的逻辑电平反转,形成闩锁电路1450的输出信号,并且将其供给时钟反相器1452的输入端。在这里,在时钟信号CLX为高电平的期间,奇数级的时钟反相器1452的输出处于高阻抗状态。由此,在时钟信号CLX为高电平的期间,成为该奇数级的输出信号的时钟反相器1453的输出仅仅由时钟反相器1451的输出电平确定。于是,在R方向传送的场合,在时钟信号CLX为高电平(时钟信号CLXinv为低电平)的期间,从奇数m级的闩锁电路1450输出的信号Fm成为2次反复进行左端的输入信号的逻辑反转处理后的正转信号。接着,如果时钟信号CLX为低电平,时钟信号CLXinv为高电平,则在奇数级的闩锁电路1450中,时钟反相器1452将时钟反相器1453的输出信号的逻辑电平反转,反馈地输入到该时钟反相器1453中。另外,在时钟信号CLXinv为高电平的期间,奇数级的时钟反相器1451的输出处于高阻抗状态。于是,在R方向传送的场合,时钟信号CLX为低电平(时钟信号CLXinv为高电平)的期间,从奇数m级的闩锁电路1450输出的信号Fm在时钟信号CLX即将为低电平之前,对从时钟反相器1453输出的信号进行闩锁处理。在偶数级的闩锁电路1450中,如果考虑时钟反相器1451、1452,与时钟信号CLX、CLXinv之间的供给关系与奇数级相反的方面,则在R方向传送的场合,时钟信号CLX为低电平的期间,从偶数(m+1)级的闩锁电路1450输出的信号F(m+1)为2次反复地进行左端的输入信号的逻辑反转处理的正转信号,即,为通过前1级的奇数m级的闩锁电路1450闩锁的信号。另外,在R方向传送的场合,时钟信号CLX为高电平的期间输出的信号F(m+1)成为在时钟信号CLX即将为高电平之前对从时钟反相器1453输出的信号进行闩锁处理后的信号。由此,在R方向传送的场合,从偶数(m+1)级的闩锁电路1450输出的信号F(m+1)与从其前一级的奇数m级的闩锁电路1450输出的信号Fm相比较,正好延迟时钟信号CLX(时钟信号CLXinv)的半个周期。移位寄存器140按照交替地多级将这样的奇数级和偶数级的闩锁电路1450连接,由此,如果在R方向传送的场合,传送开始脉冲DX作为输入而供给左1级的闩锁电路1450,则从左1级、左2级、左3级、...的闩锁电路1450输出的信号F1、F2、F3...像图5所示的那样。即,第1,信号F1在时钟信号CLX为高电平的期间,对传送开始脉冲DX进行正转处理,将其输出,在时钟信号CLX为低电平的期间,对其之前的正转输出进行闩锁处理,第2,信号F2在时钟信号CLX为低电平的期间,为通过左1级的闩锁电路闩锁处理后的信号的正转信号,在时钟信号CLX为高电平的期间,对此前的正转输出进行闩锁处理,之后的工作相同。于是,信号F1、F2、F3、...F130按照时钟信号CLX(时钟信号CLXinv)的半个周期依次移位。另外,在L方向传送的场合,在全部级的范围内,时钟反相器1453的输出处于高阻抗状态,由此,其存在从电气方面来看可忽略,另一方面,时钟反相器1454为单纯的非电路。由此,比如,在奇数(m+2)级的闩锁电路1450中,如果时钟信号CLX为低电平,则时钟反相器1452将从右端输入的信号的逻辑电平反转,将其供给时钟反相器1454的输入端,该时钟反相器1454再次将供给输入端的信号的逻辑电平反转,将其作为信号F(m+1)而输出,同时将其供给输出处于高阻抗状态的时钟反相器1451的输入端。于是,在L方向传送的场合,在时钟信号CLX为低电平的期间输出的信号F(m+1)为2次反复地进行右端的输入信号的逻辑反转的正转信号。在奇数(m+2)级的闩锁电路1450中,如果时钟信号CLX为高电平,则时钟反相器1451将时钟反相器1454的输出信号的逻辑电平反转,将其反馈地输入到该时钟反相器1454中。于是,在L方向传送的场合,在时钟信号CLX为高电平的期间输出的信号F(m+1)是对在时钟信号CLX即将为高电平之前,从奇数(m+2)级的时钟反相器1454输出的信号进行闩锁处理而形成的。此外,在L方向传送的场合,在时钟信号CLX为高电平的期间从偶数(m+1)级的闩锁电路1450输出的信号Fm成为对反复2次对右端的输入信号进行逻辑反转处理的正转信号,即,成为通过前1级的奇数(m+2级的闩锁电路1450进行闩锁处理而形成的信号。接着,在L方向传送的场合,时钟信号CLX为低电平的期间输出的信号Fm是对在时钟信号CLX即将成为低电平之前,从偶数(m+1)级的时钟反相器1454输出的信号进行闩锁处理而形成的。由此,如果在L方向传送的场合,传送开始脉冲DX作为输入而供给到右1级的闩锁电路1450中,则从右1级、右2级、右3级、...的闩锁电路1450输出的信号F130、F129、F128、...像图7所示的那样。即,第1,信号F130是在时钟信号CLX为低电平的期间,对传送开始脉冲DX进行正转处理而输出后形成的,在时钟信号CLX为高电平的期间,是对此前的正转输出进行闩锁处理后而形成的,第2,信号F129在时钟信号CLX为高电平的期间,为通过右1级的闩锁电路闩锁处理后的信号的正转信号,在时钟信号CLX为低电平的期间,是对此前的正转输出进行闩锁处理而形成的,以后的工作相同。于是,信号F130、F129、F128、...、F1按照时钟信号CLX(时钟信号CLXinv)的半个周期依次移位。还有,在图4中,为了便于理解省略互补型构成。具体来说,时钟反相器1451、1452、1453、1454中的每个时钟反相器像人们熟知的那样,通过在从电源的高位侧电压Vdd到低位侧电压Vss之间串联连接的2个P沟道型TFT和2个N沟道型TFT,以互补型分别构成。于是,比如,向奇数级的时钟反相器1451,供给图示的时钟信号CLX,以及图中未示出的时钟信号CLXinv。同样,比如,向时钟反相器1453,供给图示的信号Dir-R,以及图中未示出的信号Dir-L。再次返回到图2而进行描述。移位寄存器140的输出信号F1、F2、...、F130的各信号路径分别在图2中,形成左右方向的2条分支路径,并且原则上,针对各分支路径,分别设置分别具有与非电路142、非电路143、与非电路144、非电路145、146的运算电路。但是,在信号F1的路径的2条分支路径中的左方向的分支路径,以及信号F130的路径的2条分支路径中的右方向的分支路径上,例外地分别仅仅设置与非电路142。在这里,与在m为奇数的信号Fm的,即,与在R方向传送中从奇数级的闩锁电路1450输出的信号(或在L方向传送中从偶数级的闩锁电路1450输出的信号)的供给路径中的,图2的左方向的分支路径相对应的与非电路142,输出该信号Fm和使能信号Enb1的与非信号,另一方面,与右方向的分支路径相对应的与非电路142输出该信号Fm与使能信号Enb2的与非信号。此外,在(m+1)为偶数的信号F(m+1)中的,即,在R方向传送中从偶数级的闩锁电路1450输出的信号(或在L方向传送从奇数级的闩锁电路1450输出的信号)中的,图2的左方向的分支路径所对应的与非电路142,输出该信号F(m+1)与使能信号Enb3的与非信号,另一方面,与右方向的分支路径相对应的与非电路142输出该信号F(m+1)与使能信号Enb4的与非信号。在这里,使能信号Enb1~Enb4处于像图5所示的那样,为高电平的脉冲宽度的期间相互基本相同,相互不重复,并且该脉冲的相位相互每次按照90°移位的关系。另外,在R方向传送的场合,使能信号Enb1,Enb2的脉冲在时钟信号CLX为高电平的期间依次输出,另外,使能信号Enb3,Enb4的脉冲在时钟信号CLXinV为高电平的期间依次输出。与非电路144输出与非电路142的与非信号,与通过非电路143对信号NRG进行逻辑反转处理的信号的与非信号。与非电路144的与非信号经过非电路145、146的偶数次(在图2的场合为2次)的逻辑反转,作为取样信号而输出。在这里,将通过信号F1、F2、F3、...F130的输出路径中的沿左方向分支的路径而输出的取样信号分别表示为S1-a、S2-a、S3-a、...、S130-a,将通过沿右方向分支的路径而输出的取样信号分别表示为S1-b、S2-b、S3-b、...、S130-b。另外,由于在将信号F1的路径分为2个分支路径中的左方向的分支路径,与将信号F130的路径分为2个分支路径中的右方向的分支路径上,分别仅仅设置与非电路142,故实际上,未输出取样信号S1-a、S130-b,但是,在这里为了便于描述,将该与非电路142的输出信号像虚线所示的那样,作为通过非电路反转的场合的假想的信号而处理。取样开关148比如为N沟道型的TFT,针对每根数据线114而设置,用于在数据线114中,对通过4根图像信号线171而供给的4沟道的量的信号Vid1~Vid4的每个信号进行取样处理。具体来说,如果从图2中的左起数,第j列的数据线114的一端连接漏的取样开关148中,在j除以4的余数为“1”的场合,其源与供给有信号Vid1的图像信号线171连接。同样,j除以4余数为“2”、“3”、“0”的数据线114上连接漏的取样开关148的每个开关的源分别与供给有信号Vid2~Vid4的图像信号线171连接。由于“11”除以4的余数为“3”,故比如,从图2的左方起数第11列的数据线114上连接漏的取样开关148的源与供给有信号Vid3的图像信号线171连接。另外,向在(j+3)除以8的商为i,其余数为“0”~“3”的数据线114上连接漏的4个取样开关148的栅,分别共同地供给取样信号S(i+1)-a,向在其余数为“4”~“7”的数据线114上连接漏的4个取样开关148的栅,分别共同地供给取样信号S(i+1)-b。比如,在第5列~第8列的数据线114中,(j+3)为“8”~“13”,该数字除以8的商为“1”,余数分别为“0”~“3”,故向与这些数据线114相对应的取样开关148的栅,共同地供给取样信号S2-a。此外,比如,由于在第1025~第1028列的数据线114中,(j+3)为“1028”~“1031”,该数字除以8的商为“128”,余数分别为“4”~“7”,故向与这些数据线114相对应的取样开关148的栅,共通地供给取样信号S129-b。还有,在本实施例中,将处于向相对应的取样开关148的栅供给同样的取样信号的关系的4根数据线114视为1个组(block)。下面以R方向传送的场合为实例,对本实施例的电光装置的工作进行描述。图5和图6为用于说明R方向传送的场合的电光装置的工作的时序图。首先,在垂直扫描期间(1F)的最初,将传送开始脉冲DY供给扫描线驱动电路130。通过该供给,像图5所示的那样,扫描信号G1、G2、G3、...G768依次排他地仅在水平有效显示期间成为高电平。在这里,如果着眼于扫描信号G1为高电平的水平有效显示期间,则在该水平有效显示期间的在先回扫期间,信号NRG像图6所示的那样,在与该回扫期间的前后端隔绝的预先充电期间,为高电平。如果在该水平有效显示期间进行正极性写入,则预先充电电压生成电路310对应于正极性写入,使预先充电电压信号Vpre为电压Vg(+)。如果信号NRG为高电平,由于选择器350(参照图1)选择预先充电电压信号Vpre,故4根图像信号线171(参照图2)对应于紧跟其后的水平有效显示期间的正极性写入,为电压Vg(+)。另外,如果信号NRG为高电平,无论与非电路142的与非信号的电平如何,与非电路144的与非信号均被强制地变为高电平,由此,全部的取样开关148导通。于是,如果信号NRG为高电平,则在全部的数据线114中,对图像信号线171的电压信号Vpre进行取样处理,其结果是,作为正极性写入的事先准备,按照电压Vg(+)进行预先充电。此外,如果预先充电期间结束,信号NRG为低电平,则与非电路144起将与非电路142的与非信号的逻辑电平进行反转处理的非电路的作用。如果回扫期间结束,则传送开始脉冲DX通过移位寄存器140的各闩锁电路1450,依次移位,像图5所示的那样,在水平有效显示期间,作为信号F1、F2、F3、...、而输出。其中,对于将奇数m的信号Fm向左侧分流的信号,在与非电路142中,求出其与使能信号Enb1的“与非”,由此,使脉冲宽度变窄,进而,经过与非电路144、非电路145,146,作为取样信号Sm-a而输出。同样,对于将奇数m的信号Fm向右侧分流的信号,在与非电路142中,求出其与使能信号Enb2的“与非”,由此,使脉冲宽度变窄,进而,经过与非电路144、非电路145,146,作为取样信号Sm-b而输出。在这里,对于将偶数(m+1)的信号F(m+1)向左侧分流的信号,通过与非电路142,借助其与使能信号Enb3的“与非”,使脉冲宽度变窄,作为取样信号S(m+1)-a而输出,对于向右侧分流的信号,通过与非电路142,借助其与使能信号Enb4的“与非”,使脉冲宽度变窄,作为取样信号S(m+1)-b而输出。在这里,使能信号Enb1,Enb2的正脉冲宽度(形成高电平的期间)包含在时钟信号CLX为高电平的期间,另外,使能信号Enb3,Enb4的正脉冲宽度包含在时钟信号CLX为低电平(时钟信号CLXinv为高电平)的期间,并且,按照正脉冲宽度不相互重复的方式输出,由此,取样信号S1-b、S2-a、S2-b、...、均像图5所示的那样,按照正脉冲宽度不重复的方式输出。此外,取样信号S1-a、S130-b像上述那样,为假想的信号。另一方面,与水平扫描同步地供给的图像数据Vid,第1,通过S/P变换电路302分配给4个信道,并且相对时间轴按照4倍伸长,第2,通过D/A转换器组304,分别变换为模拟信号,并且对应于正极性写入以电压Vc为基准而对其正转处理,将其输出。由此,进行正转输出的图像信号Vd1~Vd4伴随像素为黑色,形成比电压Vc高的高位电压。另外,在水平有效显示期间,由于信号NRG为低电平,选择器350选择该图像信号Vd1~Vd4,其结果是,供给4根图像信号线171的信号Vid1~Vid4成为放大倒相电路306的图像信号Vd1~Vd4。此外,在图6中,表示供给4根图像信号线171的信号中的,相当于信道ch1的信号Vid1的电压变化。在回扫期间,在使图像信号Vd1~Vd4为与极性相对应的黑色相当电压Vb(+)或Vb(-)的场合,供给图像信号线171的信号Vid1也为黑色相当电压的任何电压,但是,在信号NRG为高电平时,由于为预先充电电压信号Vpre,故为与紧跟其后的写入极性相对应的灰色相当电压Vg(+)或Vg(-)。还有,在扫描信号G1为高电平的水平有效显示期间,虽然最初取样信号S1-a为高电平,但是,该信号不供给取样开关148,由此,完全与显示工作无关。接着,如果取样信号S1-b为高电平,则在从图2中的左起数第1~4列的数据线114的每根线中,分别对图像信号Vd1~Vd4进行取样。另外,经过取样处理的图像信号Vd1~Vd4分别外加于与从图2的上方数第1行的扫描线112和第1~4列的数据线114的交叉处相对应的像素110的像素电极118上。但是由于第1~4列的数据线114属于无效像素区域,故进行取样处理的图像信号为与正极性写入相对应的黑色相当电压Vb(+)。由此,使1行1列~1行4列的像素变为黑色。接着,如果取样信号S2-a为高电平,则此次,在第5~8行的数据线114中的每根线中,分别对图像信号Vd1~Vd4进行取样处理,分别外加于与第1行的扫描线112和该第5~8列的数据线114的交叉处相对应的像素110的像素电极118上。由于这些第5~8列的数据线114移位属于有效像素区域,故进行取样处理的图像信号为通过图像数据Vid指示的灰度等级电平,为与正极性写入相对应的电压。由此,1行5列~1行8列的像素为通过图像数据Vid指定的灰度。于是,在本实施例中,有助于显示的有效的像素从第5列开始。接着,如果取样信号S2-b为高电平,则此次,在第9~12列的数据线114中的每根线中,分别对图像信号Vd1~Vd4进行取样处理,分别外加于与第1行的扫描线112和该第9~12列的数据线114的交叉处相对应的像素110的像素电极118上,1行9列~1行12列的像素为通过图像数据Vid指定的灰度。以下相同的写入反复地进行,直至取样信号S129-b、S130-a、S130-b依次为高电平,对第1行的全部像素的写入完成。当取样信号S130-a为高电平时,第1029~1032行的数据线属于无效像素区域,由此,待取样处理的像素信号为黑色相当电压Vb(+),这样,使1行1029列~1行1032列的像素变为黑色。另外,在R方向传送的场合,在传送1个水平有效显示期间的最后,取样信号S130-b为高电平,但是,该信号不供给取样开关148,由此,完全与显示工作无关。换言之,在本实施例中,有助于显示的有效的像素在第1028列结束。于是,在本实施例中,有助于显示的有效的像素的范围为第5~1028列的共计1024列。如果第1行的全部像素的写入完成,则扫描信号G1为低电平。如果扫描信号G1为低电平,则与第1行的扫描线112连接的TFT116截止,但是,由于存储电容109及液晶层本身的电容性,在像素电极118中,保持在TFT116的导通时写入的电压,维持与该保持电压相对应的灰度。接着,如果成为扫描信号G2即将为高电平之前的回扫期间中的信号NRG为高电平的预先充电期间,则像上述那样,向4根图像信号线171,分别供给预先充电电压生成电路310的预先充电电压信号Vpre。但是,在扫描信号G2为高电平的水平有效显示期间,由于为进行每根扫描线的极性反转形成负极性写入,因此,全部的数据线114与负极性写入相对应,按照电压Vg(-)预先充电。其它的工作与扫描信号G1为高电平的期间相同,取样信号S1-a、S1-b、S2-a、S2-b、...、S130-a、S130-b依次为高电平,由此,使第2行的像素中的,2行1列~2行4列的像素变为黑色,在2行5列~2行1028列的像素中,进行用于实现有效的显示的写入,使2行1029列~2行1032列的像素变为黑色。另外,由于放大倒相电路306分别对应负极性写入,以电压Vc为基准,反转输出D/A转换器组304的模拟信号,故信号Vid1~Vid4(Vd1~Vd4)伴随像素变为黑色侧,变成为低于电压Vc的低位电压(参照图6)。以下按照相同的方式,扫描信号G3、G4、...、G768为高电平,进行第3行、第4行、...、第768行的像素的写入。由此,对于第奇数行的像素进行正极性写入,另一方面,对于第偶数行的像素进行负极性写入,在该1个垂直扫描期间,在第1~768行的全部像素的范围内,写入完成。接着,同样在下一个1垂直扫描期间(1F),进行同样的写入处理,但是此时,各行的像素的写入极性交替。即,在下一个1垂直扫描期间,对于第奇数行的像素进行负极性写入,另一方面,对于第偶数行的像素进行正极性写入。像这样,针对每个垂直扫描期间,像素的写入极性交替,由此,不在液晶上外加直流成分,防止液晶的性能变差。另外,对应于写入极性的反转,预先充电电压信号Vpre也实现极性反转。此外,在L方向传送的场合的工作像图7和图8所示的那样,其与R方向传送的场合的不同之处在于取样信号按照S130-b、S130-a、...、S2-b、S2-a、S1-b、S1-a的顺序形成高电平,以及在图像信号线171和取样开关148之间的连接关系在组(block)内部固定的关系方面,图像信号Vd1~Vd4相对图像信号线171的分配顺序相反等。另外,时钟信号CLX、CLXinv与使能信号Enb1~Enb4的相位关系也相反,但是,对于这些方面,可通过使信号供给路径交替的方式应对。在本实施例中,在对信号F1的输出路径沿左方向形成分支的路径,以及对信号F130的输出路径沿右方向形成分支的路径的各个中,仅仅设置与非电路142,省略与非电路144以后的取样开关148,数据线114。另外,将有助于显示的有效的像素的范围限制为第5~1028列的共计1024列。于是,对像这样限制的理由及效果进行描述。像上述那样,在R方向传送的场合,从移位寄存器140最初输出的信号F1的正脉冲(高电平)的前半部分在时钟信号CLX为高电平的期间,照原样正转输出传送开始脉冲DX,与此相对,信号F2、F3、...、F130的正脉冲的前半部分为通过借助前级的闩锁电路进行闩锁处理的信号的正转输出而形成。即,在R方向传送的场合,由于不存在前级的闩锁电路,故在最初为正脉冲的信号F1按照与其它的信号F2、F3、F130不同的条件及波形而输出。在这里,对于信号F1,分流到左右的2条路径,分别供给与非电路142,形成取样信号S1-a、S1-b。如果假定通过取样信号S1-a、S1-b的每个信号,在数据线114中对图像信号进行取样处理的方案,则在本实施例中,通过取样信号S1-a、S1-b的每个信号对图像信号进行取样处理的数据线114为8根。作为取样信号S1-a、S1-b的源信号的信号F1像上述那样,与其它的信号F2、F3、...F130不同,由此,在上述8根数据线114中,在与其它的数据线114不同的状态,对图像信号进行取样处理,由于该原因,产生显示质量差的可能性较高。人们认为,作为消除这样的显示质量差的措施,可使与上述8根数据线相对应的像素为不用于显示的无效像素区域。但是,在该措施的场合,在实现高精细化处理的场合,如果无用的非像素区域过多,本申请发明人给出结论。其原因在于在本实施例的场合,采用将图像数据在4信道(4相)中展开,使同时对图像信号进行取样的数据线的根数为“4”的方案,但是,假定在其为将图像数据在32信道(32相)中展开,将同时地对图像信号进行取样的数据线的根数为“32”的方案的场合,与其2倍的,即为64根的数据线相对应的像素区域至少为无效像素区域。另外,如果无用的非像素区域较多,则电光面板100为与其相应大的尺寸,由此,从1块母基板切下的个数减少,其结果是,存在直接导致较高成本的问题。另外,还存在因图像信号线171和对置电极108的电容耦合、数据线114和对置电极108的电容耦合、对置电极108的电阻性等,电压LCcom应为一定值的对置电极108对应于图像信号线171的电压变化而变化的情况。在本实施例中,在R方向传送的场合,在1个水平扫描期间,按照第1~4列、第5~8列、第9~12列的顺序,在数据线114中对图像信号进行取样,但是,比如,因选择了第1~4列的数据线114时的图像信号线171的电压变化,伴随图像信号的取样的数据线114的电压变化等,存在着对置电极108的电压变化的情况。如果在该电压变化未结束的状态,在下一第5~8列的数据线114中,对图像信号进行取样,由于即使在向相应的像素的像素电极118中正确地外加图像信号的情况下,对置电极108不为电压LCcom,故液晶电容中保持的电压不为所需的值。在同时对图像信号进行取样的第9~12列以后的各组(block)中,也是同样的。与此相对,对于第1~4列的数据线114,由于在其以前不存在对图像信号进行取样的数据线114,故不受到对置电极108的电压变化的影响。于是,在与第1~4列的数据线114相对应的像素,和与受到对置电极108的电压变化的影响的第5列以后的数据线114相对应的像素中,具有产生显示差的可能性。在这里,首先,在本实施例中,不采用基于信号F1中的向左侧分流的信号的取样信号S1-a。由此,首先,由于4个取样开关148和4根数据线可省略,故可相应地削减无用的区域。接着,在本实施例的场合,采用对于基于信号F1中的,向右侧分流的信号的取样信号S1-b,通过取样开关148,在第1~4列的数据线114中,对图像信号进行取样处理的方案,但是,对于与该第1~4列的数据线114相对应的像素,将其作为不用于显示的无效像素区域。由此,与受到对置电极108的电压变化的影响的第5列以后的数据线114相对应的像素的显示差不产生。于是,在本实施例的场合,省略根据将信号F1分流到左侧的取样信号S1-a而实现导通断开的取样开关148与数据线114,并且使根据向右侧分流的取样信号S1-b对图像信号进行取样的第1~4列的数据线114所对应的像素区域为无效像素区域,由此,在R方向传送的场合,可抑制起因芋在1个水平扫描期间的最初输出的信号F1与其它的信号F2、...F130不同,与对置电极的电压变化的显示质量的降低,同时可削减无用的无效像素区域。另一方面,在L方向传送的场合,从移位寄存器140中最初输出的信号F130的正脉冲的前半部分为在时钟信号CLX为低电平的期间照原样正转输出传送开始脉冲DX后的部分,与此相对,信号F129、F128、...、F1的正脉冲的前半部分为通过借助前级的闩锁电路进行闩锁处理的信号的正转输出而形成。由此,信号F130按照与其它的信号F129、F128...、F1不同的条件、波形而输出。此外,如果考虑L方向传送的场合的对置电极的电压变化,则在与第1032~1029列的数据线114相对应的像素,和与受到对置电极108的电压变化的影响的第1028~1列的数据线114相对应的像素中,具有产生显示差的可能性。与此相对,在本实施例中,由于省略根据将信号F130分流到右侧的取样信号S130-b而实现导通断开的取样开关148,以及数据线114,并且使根据分流到左侧的取样信号S130-a对图像信号进行取样的第1032~1029列的数据线114所对应的像素区域为无效像素区域,故在L方向传送的场合,可抑制起因于在1个水平扫描期间的最初输出的信号F130与其它的信号F129、...、F1不同,以及对置电极的电压变化的显示质量的降低,同时削减无用的无效像素区域。但是,如果显示质量的降低的原因在于从移位寄存器140,在1个水平扫描期间的最初输出的信号和对置电极的电压变化,则可以考虑在R方向传送的场合,仅仅将与第1~4列的数据线相对应的区域作为无效像素区域,对于位于相反侧的第1029~1032列的数据线的像素区域,不必作为无效像素区域。同样,可以考虑在L方向传送的场合,仅仅使与第1032~1029列的数据线相对应的区域为无效像素区域,对于第4~1列的数据线的像素区域,不必形成无效像素区域。但是,在像后述的那样,投影仪为与RGB相对应的3板式,与每种颜色相对应的图像由3块电光面板形成的场合,必须对于某种颜色形成正转像,对于其它的颜色形成左右反转像,对其进行合成投影。在此场合,电光面板按照正转像形成用和左右反转像形成用的场合专用化地分开使用,在此场合导致成本上升,由此,认为1块电光面板可形成正转像与左右反转像的方案是良好的措施。在本方案中,在为了形成正转像进行R方向传送的场合,仅仅将与第1~4列的数据线相对应的区域形成无效像素区域,另一方面在为了形成左右反转像进行L方向传送的场合,仅仅将与第1032~1029列的数据线相对应的区域形成无效像素区域,由此,产生正转像的中心和左右反转像的中心相对面板(整个像素区域)不一致的不利情况。为了消除该不利情况,在本实施例中,即使在R方向传送的情况下,地使第1029~1032列的数据线的像素区域为无效像素区域,即使在L方向传送的情况下,也使第4~1列的数据线的像素区域为无效像素区域,确保相对面板的形成图像的左右对称性。于是,在不必要求这样的左右对称性的场合,如果为R方向传送,由于对于第1029~1032列的数据线的像素区域,不必作为无效像素区域,故作为有效图像区域,同样,如果为L方向传送,则也可使第4~1列的数据线的像素区域为有效像素区域,使其用于显示。另外,在本实施例中,在与XGA(eXtendedGraphicsArray扩展型图形阵列)格式相对应的场合,由于水平方向的有效像素数量为“1024”,故通过同一取样信号同时对图像信号进行取样的数据线114的根数(相展开数)除以“1024”,其余数为“0”~“4”。于是,在该格式的场合,不但可使相展开数为4,还可使其为8、16、32、48、...。如果增加相展开数,则可实现移位寄存器140的级数减小,时钟信号CLX(CLXinx)的频率降低,但是,无效像素区域慢慢地增加。此外,也可像图9所示的那样,使有效像素区域的左端的组(block)中的第5,6列,以及有效像素区域的右端的组(block)中的第1027,1028列的像素区域为无效像素区域。其原因在于可以认为像上述那样,与第1~4列和第1029~1032列的数据线114相对应的像素区域分别容易使显示质量产生差异,该数据线114,第5、6列和第1027、1028列的数据线114从距离上说较接近,故因电容耦合,显示容易受到影响。于是,使与第5、6列的数据线114相对应的像素区域具有缓冲有效像素区域和容易产生显示质量的差异的第1~4列的功能,另一方面,使与第1027、1028列的数据线114相对应的像素区域具有缓冲有效像素区域和容易产生显示质量的差异的第1029~1032列的功能,尽可能地防止对有效像素区域的影响。另外,在图9中,水平方向的有效像素数为“1022”,但是,为了使有效像素数量为通过格式预定的像素数量,比如为“1024”,可使相展开数为“6”,使有效像素区域为“172”的组(block),并且使其中的与左右两端的4根数据线114相对应的像素区域为无效像素区域。在像这样设置缓冲功能的无效像素区域的场合,以像为水平方向的有效像素数量能整除这样的数,设定相展开数的必要性降低。另外,在本实施例中,在沿左方向对信号F1的输出路径进行分支的路径,以及沿右方向对信号F130的输出路径进行分支的路径中的每个路径中,与其它的分支路径相同,设置与非电路142,但是,由于其输出信号最终不供给到任何地方,故像图10所示的那样,也可替换为单纯的非电路141。在与非电路142为互补型的场合,采用图11(a)所示的那样的结构,在非电路141为互补型的场合,采用图11(b)所示的那样的结构。于是,如果从信号F1、F130的分支路径看,由于它们在并列地分别供向P沟道型的TFT的栅和N沟道型的TFT的栅的方面是共同的,故在信号F1、F130的输出路径中寄生的电容等与在其它的信号F2、F3、...、F129的输出路径中寄生的电容等基本相同,可避免在闩锁条件以外的条件下不一致的状态。此外,在上述的实施例中,因不用于显示,使无效像素区域的像素为黑色,但是,作为不用于显示的实例,除此以外,还考虑各种方案。比如,第1,无效像素区域的像素不为最低灰度,其既可为接近它的颜色,也可为灰色、最高亮度的白色。第2,也可作为无效像素区域仅仅形成数据线114,不在像素110的全部或一部分上形成。另外,也可不形成数据线114。在就显示质量降低的原因来说,在与于移位寄存器140中从初级输出的信号与从其它级输出的信号不同的方面相比较,对置电极的电压变化的方面占支配地位的场合,由于电容耦合的程度在无效像素区域和有效像素区域必须是一致的,故认为最好,无效像素区域的像素110与有效像素区域的像素110相同。第3,也可无论形成/不形成像素110,而对应作为无效像素区域的部分,设置挡光层(或框)。在任何的场合,无效像素区域的像素可为在显示方面与有效显示区域的像素区别的形式。另外,在上述的实施例中,处理电路300对数字的图像信号Vid进行处理,但是,也可采用对模拟的图像信号进行处理的方案。另外,在处理电路300中,采用在S/P展开后进行模拟变换的方案,但是,如果最终的输出为相同的模拟信号,则也可采用在模拟变换后进行S/P展开的方案。此外,在上述的实施例中,在对置电极108和像素电极118的电压实效值较小的场合,对进行白色显示的常态白色模式进行了描述,但是,也可为进行黑色显示的常态黑色模式。在上述的实施例中,液晶采用TN型,但是,也可采用BTN(Bi-stableTwistedNematic双稳定扭曲向列)型、强介电型等的具有存储性的双稳定型、高分子分散型,以及GH(guesthost宾主)型等的液晶,在后者的类型中,将沿分子的长轴方向和短轴方向在可见光的吸收具有各向异性的染料(guest宾)溶解于特定的分子排列的液晶(host主)中,使染料分子按照与液晶分子平行的方式排列。另外,也可为在不外加电压时液晶分子沿垂直方向排列于两基板上,另一方面,在外加电压时液晶分子沿水平方向排列于两基板上的垂直取向(轴向极面垂直均匀取向)的方案,还可为在不外加电压时,液晶分子沿水平方向排列于两基板上,另一方面,在外加电压时,液晶分子沿垂直方向排列于两基板上的平行(水平)取向(均质取向)的方案。像这样,按照本发明,作为液晶、取向方式,可适合于各种场合。在上面的描述中,对液晶装置进行了描述,但是,按照本发明,如果采用将图像数据(图像信号)进行S/P展开处理,通过图像信号线而供给的方案,则也可用于采用比如EL(ElectronicLumineesence电致发光)器件、电子释放器件、电泳器件、数字反射镜器件等的装置或等离子显示器等。(电子设备)下面作为采用上述实施例的电光装置的电子设备的实例,对将上述电光面板100用作光阀的投影仪进行描述。图12为表示该投影仪的结构的平面图。像该图所示的那样,在投影仪2100的内部,设置有由卤素灯等的白色光源形成的灯组件2102。从该灯组件2102射出的投射光通过设置于内部的3个反射镜2106和2个分色镜2108,分离为R(红)、G(绿)、B(蓝)的3个原色,分别送向与各原色相对应的光阀100R、100G和100B。另外,由于B色的光在与其它的R色,G色相比较的场合,光路较长,故为了防止其损失,通过由入射透镜2122、中继透镜2123和射出透镜2124形成的中继透镜系统2121进行导向。在这里,光阀100R,100G和100B的构成与上述实施例的电光面板100相同,分别通过从处理电路(在图12中省略)供给的与R、G、B的各色相对应的图像信号驱动。通过光阀100R,100G和100B分别调制的光向分色棱镜2112,从3个方向射入。另外,在该分色棱镜2112中,R色和B色的光折射90度,另一方面,G色的光直线前进。于是,对各色的图像进行合成,然后,在屏幕2120中,通过投射透镜2114投射彩色图像。另外,由于通过分色镜2108,与R、G、B的各原色相对应的光射入光阀100R,100G和100B中,故不必设置滤色片。另外,形成下述的构成,其中,光阀100R和100B的透射图像通过分色棱镜2112而反射,然后投射,与此相对,直接投射光阀100G的透射图像,由此,光阀100R,100B的水平扫描方向与光阀100G的水平扫描方向相反,显示左右反转像。此外,作为电子设备除了参照图12进行描述的场合以外,可以例举有直视型,比如,便携电话机、个人计算机、电视机、摄像机的监视器、车载导航装置、寻呼机、电子笔记本、电子计算器、字字处理器、工作站、可视电话、POS终端、数字照相机、具有摸面的设备等。另外,显然,本发明的电光装置可用于上述这些中的每种电子设备。权利要求1.一种电光装置,其具有像素,该像素对应于扫描线与针对每多根而分组化的数据线的交叉处而设置,并且在选择了扫描线的期间,在数据线中对图像信号进行了取样时,成为与该图像信号相对应的灰度;其特征在于,其具备扫描线驱动电路,在每个水平扫描期间,依次选择扫描线;移位寄存器,多级地连接,以便按照预定的时钟的信号,依次传送在水平扫描期间的最初所供给的传送开始脉冲信号;路径,将上述移位寄存器的各级中传送的脉冲信号分支成多个;运算电路,使脉冲宽度相互不重复地求分支的脉冲信号和预定的使能信号的逻辑运算信号;取样开关,分别电气地介于供给图像信号的图像信号线中的某一根和上述数据线的每根线之间,并且将通过导通供给于该图像信号线的图像信号,在该数据线中进行取样,与同一组的数据线相对应的取样开关根据同一逻辑积信号,基本同时地导通断开;省略应通过由上述运算电路输出的逻辑运算信号中的,在水平扫描期间的最初和最后输出的信号而实现导通断开的取样开关,以及与该取样开关相对应的数据线。2.根据权利要求1所述的电光装置,其特征在于,在被供给由上述运算电路输出的逻辑运算信号中的,水平扫描期间的第2个输出的信号的组中,对于与靠近已省略的数据线的数据线相对应的像素,作为无效像素区域而不显示。3.根据权利要求1所述的电光装置,其特征在于,相对进行显示的有效像素区域的中心,对称地设置有上述无效像素区域。4.根据权利要求1所述的电光装置,其特征在于,有效像素区域的数据线根数为通过同一逻辑运算信号而实现导通断开的取样开关数的倍数。5.根据权利要求1所述的电光装置,其特征在于,上述运算电路中的,在水平扫描期间的最初输出逻辑运算信号的电路为非电路,其不输入上述使能信号,而输出通过上述移位寄存器的第1级传送的脉冲信号的“非”信号。6.根据权利要求5所述的电光装置,其特征在于,上述运算电路中的,在水平扫描期间的最后输出逻辑运算信号的电路为非电路,其不输入上述使能信号,而输出通过上述移位寄存器的最终级传送的脉冲信号的“非”信号。7.根据权利要求6所述的电光装置,其特征在于,上述运算电路除去在水平扫描期间的最初和最后输出逻辑运算信号的电路以外,还包括与非电路,该与非电路求上述使能信号和通过移位寄存器中的相应的级传送的脉冲信号的“与非”。8.一种电子设备,其特征在于包括权利要求1~8中的任何一项所述的电光装置。全文摘要在本发明中,将把闩锁电路按照多级连接的移位寄存器的输出信号分支为2个分支路径,并且在这些分支路径中分别设置与非电路根据其输出信号,导通取样开关,在数据线(1)中对图像信号进行取样处理。但是,对应于在使通过第1级输出的信号(F1)沿左方向分流的路径上设置的与非电路,以及在使通过最终级输出的信号(F130)沿右方向分流的路径上设置的与非电路,既不设置取样开关,也不设置数据线。由此,可以抑制显示质量的降低现像。文档编号G09G3/34GK1670793SQ200510053650公开日2005年9月21日申请日期2005年3月9日优先权日2004年3月19日发明者村出正夫申请人:精工爱普生株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1